• 통합검색(4,395)
  • 리포트(3,694)
  • 자기소개서(481)
  • 시험자료(104)
  • 방송통신대(59)
  • 논문(51)
  • 서식(3)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로설계" 검색결과 81-100 / 4,395건

  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 설계결과보고서
    은 시간을 다운 카운팅 한다.3) 설계 내용1. 세부 회로1) CLOCK Divider 우리가 사용한 FPGA에는 50MHz를 기본 주파수로 출력하는 내부 핀이 있다. 이 내부 핀 ... 1) 설계목표 1. FPGA를 이용하여 5분 타이머를 설계한다. (버튼을 누르면 0분 0초를 나타내는 0:00:00 디스플레이가 증가하고, 다시 누르면 정지 ... 한다.) 2. 5분 타이머에 반전 기능(남은 시간만큼 거꾸로 세는)을 추가하여 설계한다. 3. FPGA를 통해 설계한 타이머를 구현한다. 4. FPGA를 능숙하게 다룰 줄
    리포트 | 10페이지 | 1,500원 | 등록일 2021.10.24 | 수정일 2021.10.26
  • 중앙대학교 아날로그및디지털회로설계실습 설계실습 7. 논리함수와 게이트 A+ 예비보고서
    7-1. 실습목적 : Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인한다.6-2. 실습 준비물* 부품스위치 : 2개AND
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.15 | 수정일 2022.09.22
  • [A+]중앙대학교 아날로그및디지털회로설계실습 논리함수와 게이트 과제
    문제 1NAND 게이트 소자만을 이용하여 XOR 게이트의 등가회로를 구성하시오.문제 24 x 2 인코더를 설계하시오.(Hint : 2개의 OR 게이트를 사용, 4개의 입력 중 한 가지는 사용되지 않으며 3개의 입력만 회로에 사용)
    리포트 | 2페이지 | 1,000원 | 등록일 2021.09.02
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - 기본 논리 게이트(Gate) 및 TTL, CMOS I.F 실험 2
    디지털회로실험및설계 결과 보고서 #1( 기본 논리 Gate 및 TTL, CMOS I/F 실험 )과 목담당교수제 출 일학 번이 름1. 회로도, 이론값, 실험결과실험 1) 전압 ... 4.4V4.4V3V0V0V0V0V0V0V0V0V논리레벨HHLLLLLLLLL실험결과)0.0V 0.5V 1.0V1.5V 2.0V 2.5V 3.0V3.5V 4.0V 4.5V 5.0V입력 ... V논리레벨HHLLLLLLLLL결과분석- 논리레벨 H 단계도 4.4V로 충분히 잘 나왔고, 논리레벨 L 단계에서 완전 0V가 나오진 않았지만, 0.xxxV 정도 측정되어서 거의 흡사
    리포트 | 14페이지 | 3,000원 | 등록일 2023.09.22
  • [A+]중앙대 아날로그및디지털회로설계실습 과제 논리함수와 게이트 (10주차)
    아날로그 및 디지털 회로설계실습10주차 논리함수와 게이트 과제1.NAND 게이트 소자만을 이용하여 만든 XOR 게이트 등가회로: 진리표입력A입력B출력Y*************.4 ... X2 인코더 회로도 : 4개의 입력으로 2개의 출력: 진리표입력0입력1입력2입력3출력A출력B100000010001001010000111
    리포트 | 2페이지 | 1,000원 | 등록일 2021.10.09
  • [A+][예비레포트] 중앙대 아날로그 및 디지털 회로 설계실습 7. 논리함수와 게이트
    실습 7. 논리함수와 게이트실습목적여러 종류이 게이트의 기능을 측정하여 실험적으로 이해한다.설계실습계획서2-1 XNOR 게이트 설계 및 특성 분석AND, OR, NOT 게이트 ... 가 다른 구형파가 나올 것이다. 이 주파수 차이를 이용하여 딜레이를 측정할 수 있다.2-2 NAND 게이트 설계 및 특성 분석Vcc를 5V (논리값 1)에서 0V (논리값 0 ... 진리표를 만들고, 2x4 회로도를 설계한다.N비트의 2진 코드 입력에 의해 최대 2^n개의 출력을 가지는 회로디코더란 n비트의 2진수 값을 입력으로 받아서 최대 개의 다른 출력
    리포트 | 4페이지 | 1,000원 | 등록일 2022.04.08
  • 7. 논리함수와 게이트 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    아날로그 및 디지털 회로 설계 실습-실습 7 예비보고서-논리함수와 게이트소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.10.28(목)분반, 조**분반, *조학번 ... 할 수 있는 방법의 실험 방법을 설계한다.전파 지연 시간은 논리회로가 입력신호를 받고서 출력 결과를 나타낼 때까지 걸리는 시간을 의미한다. 이 전파 지연 시간이 게이트의 입출력 ... 되어야 하는 경우가 생긴다.따라서 논리회로 설계 시에는 전파 지연 시간을 정확하게 확인할 필요가 있다.AND 게이트와 OR 게이트의 전파 지연 시간을 정확하게 측정하기 위해서 먼저
    리포트 | 11페이지 | 1,000원 | 등록일 2022.10.02 | 수정일 2023.01.03
  • [A+]중앙대 아날로그및디지털회로설계 실습 예비보고서 7 논리함수와 게이트
    : 2진 부호, DCD 부호 등 여러가지 부호를 부호 없는 형태로 변환하는 회로이다. (해 독기와 같은 역할을 수행한다.)예를 들어 연산회로로부터 나오는 BCD부호를 발광 다이오드
    리포트 | 10페이지 | 1,000원 | 등록일 2022.09.08 | 수정일 2022.09.16
  • [논리회로설계실험] 1bit full adder & 4bit full adder (logic gate 구현)(성균관대)
    가장 먼저 full adder의 기능에 대해 알 수 있었다. Full adder는 가산기로 입력된 값의 합을 이진수로 표현하고 남는 값은 C를 통해 내보내는 기능을 하는데, 위의 과정에서 직접 2진수를 입력 받고 오버플로우가 발생하여 C값에 1이 생기거나 오버플로우가 ..
    리포트 | 7페이지 | 1,500원 | 등록일 2024.06.07 | 수정일 2025.06.09
  • 중앙대 아날로그 및 디지털 회로 설계 실습 3학년 2학기 논리함수와게이트 예비
    아날로그 및 디지털회로 설계 실습9주차 예비: 논리함수와 게이트전자전기공학부20160000 하대동고릴라1. XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트 ... 의 회로도를 설계한다.↑NAND 게이트↑NOR 게이트↑XOR 게이트XNOR 진리표ABY=A?B=bar{A``` OPLUS B}001010100111↑XNOR 게이트(XOR 출력 ... }를 5(V) (논리값 1)에서 0(V) (논리값 0)로 단계적으로 변화시켜서 NAND 게이트가 동작하는 최소 정격 전압을 구하는 설계 방법을 생각하고, 그 단계적 방법을 구체
    리포트 | 8페이지 | 1,500원 | 등록일 2020.12.23
  • 판매자 표지 자료 표지
    [A+보장]한양대에리카A+맞은 레포트,논리회로설계및실험, Decoder & Encoder 실험
    Chapter 1. 실험 목적게이트를 활용하여 Decoder, Encoder를 설계해서 둘의 관계를 알게되고 LED BAR를 사용해서 Decoder를 동작시켜보자Chapter 2 ... 고르게 되면 이에 대한 n개의 출력으로 2진수의 정보가 출력되는 회로이다. 예를 들어서 8개의 입력이 있다고 하면  개라고 표현할 수 있다. 여기서 3개가 출력된다는 의미이 ... 다. 인코더를 회로에서 사용되는 이유는 인코더는 어떤 정보를 암호화 시키는 역할을 한다. 여기서 암호화란 컴퓨터에게 정보를 전달할 때 정보를 전송하는 방식이 다른 장치에 전달
    리포트 | 8페이지 | 2,500원 | 등록일 2024.05.21
  • [A+] 중앙대 아날로그 및 디지털회로 설계실습7 논리함수와 게이트 예비보고서
    아날로그 및 디지털 회로 설계 실습-실습 7 예비보고서-논리함수와 게이트학 과 : 전자전기공학부담당 교수님 : XXX 교수님제출일 : 2020.11.XX(X)조 : X요일 X조학 ... 는 방법의 실험 방법을 설계한다.실제 게이트에 입력 신호가 가해지고 게이트의 종류에 따른 논리 연산 결과가 게이트의 출력으로 나올 때까지는 약간의 시간이 걸리는데, 이 시간 딜레이 ... -2 NAND 게이트 설계 및 특정 분석(A) Vcc를 5V (논리값 1)에서 0V (논리값 0)로 단계적으로 변화시켜서 NAND 게이트가 동작하는 최소 정격 전압을 구하는 설계
    리포트 | 5페이지 | 1,000원 | 등록일 2021.09.06
  • [A+]중앙대 아날로그및디지털회로설계실습 예비보고서7 논리함수와 게이트
    아날로그및디지털회로설계실습 05분반 9주차 예비보고서설계실습 7. 논리함수와 게이트7-3-1 (A)- NAND의 기능을 갖는 회로도입력1입력2출력001011101110- NOR ... 의 기능을 갖는 회로도입력1입력2출력001010100-110- XOR의 기능을 갖는 회로도입력1입력2출력000011101110- XNOR의 기능을 갖는 회로도입력1입력2출력 ... 로 변화시킬 때회로도파형 (자주색 파형 : 값을 변화시킨 입력, 청록색 파형 : 출력): 입력전압을 5V에서 점점 감소시키니 3.6V 부근에서 출력이 0에서 약 2.4V가 되었고 입력
    리포트 | 5페이지 | 1,000원 | 등록일 2021.10.09
  • [A+]중앙대학교 아날로그및디지털회로설계실습 논리함수와 게이트 예비보고서
    . 설계실습 계획서7-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고 ... , XNOR (Exclusive NOR)의 진리표를 사용하여 AND, OR, NOT 게이트로 XNOR의 회로도를 설계한다. ... 1. 서론디지털 시스템에 있어서 입·출력을 두 개의 전압값이나 레벨(level)로 나타내는데, 본 파트에 서는 입·출력을 두 개의 전압레벨로 표기할 때 양논리시스템
    리포트 | 13페이지 | 1,500원 | 등록일 2021.09.02
  • [A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 7. 논리함수와 게이트
    7-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR ... (Exclusive NOR)의 진리표를 사용하여 AND, OR, NOT 게이트로 XNOR의 회로도를 설계한다. 00, 01, 10, 11의 입력을 만들기 위해 V1과 V2를 회로도에 나타난 ... >와 같으며, [그림 1]과 같이 AND, NOT gate를 이용하여 NAND gate 회로도를 설계하였다. 출력 결과는 [그림 2]와 같은데, 의 진리표와 동일한 결과를 보여준다.
    리포트 | 7페이지 | 1,000원 | 등록일 2023.02.06
  • [A+] 중앙대학교 아날로그및디지털회로설계실습 결과보고서 7. 논리함수와 게이트
    설계 실습 7에서는 여러 종류의 논리게이트를 직접 설계하고, 기능을 확인해보는 실험을 진행하였다. 첫 번 째로, AND, OR, NOT 게이트를 사용하여 NAND, NOR ... , XOR 게이트를 설계해보았다. 진리표와 동일한 출력을 나 타내는 것을 알 수 있었다. 두 번째로, NAND 게이트만을 이용하여 AND, OR, NOT 게이트를 만들고, NAND 게 이 ... 전압이 2.6 [V]임을 확인하였다. 마지막으로. 4x2 Encoder를 두 가지 방법으로 설계를 해보았고, 모두 정상적으로 동작하는 것을 확인하였다.
    리포트 | 11페이지 | 1,000원 | 등록일 2023.02.06 | 수정일 2023.02.10
  • 7. 논리함수와 게이트 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 7 결과보고서-논리함수와 게이트학과 :담당 교수님 :제출일 :조 :학번 / 이름 :7-4. 설계실습 내용 및 분석7-4-1 설계논리 ... 를 포함하여 요약한다. 설계실습계획서에서 설계회로와 실제 구현한 회로의 차이점을 비교하고 이에 대한 이유를 서술한다. 설계실습이 잘되었다고 생각하는가? 실습이 잘 되었거나 못 되었으면 그 이유를 생각하여 서술한다. ... 게이트의 진리표와 등가회로를 작성하고 두 입력의 모든 경우에 대해 출력 전압의 값을 측정한다.코로나로 인해 강의영상을 시청하였는데, 출력 전압의 값을 측정하지 않아 등가회로만 제출
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.07
  • 7. 논리함수와 게이트 예비보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 7 예비보고서-논리함수와 게이트학과 :담당 교수님 :제출일 :조 :학번 / 이름 :7-1. 실습목적여러 종류의 게이트의 기능을 측정 ... 하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR (Exclusive NOR)의 진리표를 사용하여 AND, OR, NOT 케이트로 XNOR의 회로도를 설계 ... 표 대로 출력파형이 나온 것을 볼 수 있다.4. XNOR 게이트 설계XOR gate에 인버터를 추가한 회로도 가능하나 다른 회로설계해보았다.입력출력입력 V1입력 V
    리포트 | 9페이지 | 1,000원 | 등록일 2022.09.06
  • 중앙대 아날로그 및 디지털 회로 설계 실습 3학년 2학기 논리함수와 게이트 과제 10주차
    아날로그 및 디지털회로 설계 실습10주차 과제: 논리함수와 게이트1. NAND 게이트 소자만을 이용하여 XOR 게이트의 등가회로를 구성하시오.Y= bar{bar{bar{A} B ... . 4 x 2 인코더를 설계하시오(Hint : 2개의 OR 게이트를 사용, 4개의 입력 중 한 가지는 사용되지 않으며 3개의 입력만 회로에 사용)4 x 2 인코더Y _{1}(이진수 두 ... 를 설계해 보자피스파이스를 통해I _{3} ,`I _{2} ,`I _{1} ,`I _{0} 중 하나가 HIGH이고 나머지는 LOW 인 경우Y _{1} ,`Y _{0}이 어떻게 변하
    리포트 | 4페이지 | 1,000원 | 등록일 2021.06.28
  • 16bit 가산기 / 16bit adder / Verilog code / 베릴로그코드 설명 결과보고서 포함 / ASIC 설계 / 논리회로 / 디지털 설계
    1. 설계방법 설계한 16-bit adder는 add16을 root module로 하고, 4개의 sub-module인 add4로 구성되어 있다. 각 add4 module은 2개
    리포트 | 3페이지 | 2,000원 | 등록일 2020.10.17
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 12일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:37 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감