• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(9,586)
  • 리포트(8,363)
  • 자기소개서(700)
  • 시험자료(295)
  • 방송통신대(168)
  • 논문(51)
  • 서식(5)
  • ppt테마(2)
  • 이력서(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로" 검색결과 1,241-1,260 / 9,586건

  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습8-(논리함수와 게이트)
    진리표를 만들고, 2X4 회로도를 설계하라.디코더(decoder): n비트의 2진 코드(code) 값을 입력으로 받아들여 최대 2n개의 서로 다른 정보로 바꿔 주는 조합 논리 회로. ... (3) Vcc를 5V(논리값 1)에서 0V(논리값 0)로 단계적으로 변화시켜서 NAND 게이트가 동작하는 최소 정격 전압을 구하는 설계 방법을 생각하고, 그 단계적 방법을 구체
    리포트 | 6페이지 | 1,000원 | 등록일 2017.12.17
  • 논리회로 설계 실험 계산기 설계
    계산기 설계1. Introduction1)LCD를 이용하여 계산기를 설계 할 수 있다.2)LCD출력 특성에 대해 알 수 있다.3)FPGA 보드에 있는 다양한 스위치들을 다뤄 볼 수 있다.4)여러 개의 entity가 어떤 구조로 실행되는지 생각해봄으로써 VHDL 프로그램..
    리포트 | 21페이지 | 1,000원 | 등록일 2009.07.10
  • 논리회로) SOP와 POS (Pro_VSM 시뮬, 진리표, 실험사진)
    1. 실험 제목 : SOP와 POS2. 실험 목적- Sum of Products와 Product of sums로 표현된 회로를 간략화 한다.- Pro-VSM을 이용하여 간략 ... 화 된 회로들의 동작을 검증 및 분석한다.3. 실험 내용① Reduce to a minimum sum of products (three terms)
    리포트 | 1페이지 | 1,000원 | 등록일 2013.06.09
  • 기본논리회로 및 부울 대수, 회로의 간소화 및 XOR 회로
    김성준 200511392 문은혁 200711563 홍석남 1주차 실험Title1. 기본논리회로 및 부울 대수2. 회로의 간소화 및 XOR 회로Name금(오전) 5조 김성준 ... 로만 회로를 구성하여 시뮬레이션6. 위 5개의 실험을 통하여 AND, OR, NOT gate의 기초 논리함수 및XOR gate를 이해하고, Boolean Algebra의 공리 및 ... 법칙을 이해한다. 또한, K-map을 이용한 Boolean function의 최적화를알아본다. 마지막으로, NAND gate를 이용한 기본논리회로 구현을이해한다.Background1
    리포트 | 12페이지 | 1,500원 | 등록일 2008.10.03
  • 2진수와 기본논리회로
    ⇒실제 데이터10000112장 기본적인 논리 게이트1. 기본 게이트(1) 기본 게이트기본 게이트(basic gate) 회로는 저항(register), 다이오드(diode ... [ 입출력 파형] [ 논리기호 ]② OR 회로ABY000010100111?Truth table논리식 Y = A+B[ 입출력 파형] [ 논리기호 ]x'(dash), (bar ... 셈을 덧셈으로 구현할 수 있다.* 2진 보수를 사용하는 시스템: 덧셈 회로(가산기)가 있는 경우 뺄셈회로(감산기)가 없이도 뺄셈을 계산할 수 있다.양수와 그보다 절대값이 큰 음수
    리포트 | 26페이지 | 1,000원 | 등록일 2007.06.03
  • 아주대 논리회로실험 설계 8by8 multiplier 결과보고서
    논리회로실험 결과보고서논리회로 실험 설계1. 설계 목적- 8비트 2진수 입력 2개를 받아들여 곱셈을 하고 16비트 2진수의 결과값을 만들어 내는 곱셈기 구현 (8bit 입력 ... 적cation- multiplication using fft- 결론우선 기본적인 곱셈 알고리즘에 대해서는 논리회로 교재에도 나와 있고 쉽게 할 수 있는 방법이고, 다음으로는 카라 ... Modified Booth 곱셈기파이프라인 구조는 디지털 회로의 성능을 향상시키기 위하여 널리 사용되고 있으며, 파이프라인에 단이 많이 추가될수록 각 단의 지연 시간이 짧아지
    리포트 | 18페이지 | 1,000원 | 등록일 2013.11.29
  • [컴퓨터시스템/IT/전자] 디지털 논리회로
    디지털 논리회로 개요디지털 시스템에 관한 논리회로에는 작동 원리에 따라 조합회로와 순서회로로 나눌 수 있으며, 컴퓨터 내부에는 많은 종류의 조합 논리회로와 순서 논리회로가 복잡 ... 하게 연결되어 있다. 디지털 논리회로는 기억장치의 유무로 그 분류를 달리한다.기억장치가 없는 조합논리회로와 플립플롭이라는 기억장치가 있는 순서논리회로로 나뉜다. 조합논리회로의 예 ... 는 가산기, 감산기, 코드변환기, 디코더, 인코더, 멀티플렉서, 디멀티플렉서 등이 있다. 순서논리회로의 예는 레지스터, 카운터 등이 있다논리회로게이트는 논리회로의 기본 하드웨어 소자이
    리포트 | 8페이지 | 1,500원 | 등록일 2009.05.19
  • 논리회로 설계실험 shift register
    의 값에 따라 회로가 본격적으로 동작하게 된다.enable 이 L이면 Q는 이전 값을 유지하게 되고, H이면 mode의 값에 따라 그리고 dir의 값에 따라 shift의 종류와 s ... 는 port. clock과 동기로 작동한다.dir : shift direction을 표시해주는 port.mode: 회로 동작의 mode를 결정 해주는 port.pi: 4비트 데이터 입력 ... port.q: 4비트 데이터 출력 port.표 각 port 설명이 회로는 비동기 reset 및 동기 enable로 동작하는 회로이다. 이 회로의 특성을 if-elsif 구문으로 구현하면 다음과 같다.if(reset = '0') thenin_q
    리포트 | 9페이지 | 1,000원 | 등록일 2009.07.10
  • 논리회로 설계실험 농구전광판
    을 검색한 결과 이 현상이 채터링 현상임을 알 수 있었다.?채터링전자 회로 내의 스위치나 계전기의 접점이 붙거나 떨어질 때 기계적인 진동에 의해 실제로는 매우 짧은 시간 안에 접점이 붙 ... 었다가 떨어지는 것을 반복하는 현상. 이는 회로에 나쁜 영향을 끼치므로 제거해야 한다.다시 말해서 스위치를 누르고 땔 때 스위치가 바로 떨어지는 것이 아니라 순간 적으로 여러 번
    리포트 | 24페이지 | 2,000원 | 등록일 2009.07.10
  • [논리회로실험] 플립플롭과 래치
    1. 실험목적- 순차식 논리회로의 기본 소자인 플립프롭과 래치의 여러 종류(D타입, T타입, RS타입, JK타입)에 대한 기능의 차이를 알아보고 동작조건을 확인한다.2. 관련이론 ... 자리 (trailingedge)에서 트리거 되므로 이들을 특히 에지 트리거(edge-triggred) 플립 플롭이라고 부르는 경우가 많다. 그림에 RS-플립 플롭 회로를 나타내 ... 지면 플립 플롭 회로를 전파하는 시간 만큼 지연된 후 추력 Q=1 이 나타난다. 그러나 클록 펄스의 지속 시간이 보다 커서 계속 1의 상태로 머물고 있으면 J=1, K=1 이고 Q
    리포트 | 3페이지 | 1,000원 | 등록일 2008.05.13
  • [아주대] 논리회로실험 6장 결과(Latch & Flip-Flop)
    -K flip-flop 회로를 직접 구현해보아 원리와 동작을 이해할 수 있었고, logic gate를 통해 만든 flip-flop회로와 실제 flip-flop소자를 비교할 수 있 ... 었다.공급전류원PROCEDURES & RESULTS위 사진에서 볼 수 있듯이 앞으로의 모든 실험에서 공급전류원은 5V DC 전압을 사용했다.< 실험 1 >< 실험 1 > 회로도실험 1 ... 에서는 NAND gate를 사용하여 R-S flip-flop회로를 구성하고 입출력 결과를 관찰하였다. D Flip-Flop의 회로는 R-S Flip-Flop의 회로의 동작과 매우
    리포트 | 8페이지 | 2,000원 | 등록일 2013.09.25
  • [아주대] 논리회로실험 3장 결과(가산기 & 감산기)
    연산하여 진리표를 작성했는데, 이 또한 맞게 회로를 구상해서 결과 값이 예상한 논리연산에 맞게 출력되었다.세 번째 실험은 반 감산기에 관한 실험이었는데, XOR gate(74HC86 ... ( 반가산기 )회로도실험 예상 진리표INPUTOUTPUTABSC*************101실제 실험 결과 & 사진 ... INPUTALLHHBLHLHOUTPUTSLHHLCLLLHPICTURE반가산기는 회로도에서 보이는 것처럼 XOR gate(74HC86) 하나와 AND gate(74HC08) 하나를 사용해서 구성하였다. 뒷자리에서 가져가는 자리 올림 값이 없
    리포트 | 6페이지 | 2,000원 | 등록일 2013.09.15
  • [아주대] 논리회로실험 3장 예비(가산기 & 감산기)
    한다.두 개의 2진수를 더하는 조합논리회로를 반가산기(Half adder, HA)라 부르며 두 개의 2진수와 더불어 자리올림수도 더해주는 조합논리회로를 전가산기(Full Adder ... 라 하고 상위 합의 비트를 carry-out이라 한다. 반가산기는 두 개의 2진수 덧셈을 위해 XOR gate 하나와 AND gate 하나로 만든 회로이다. XOR gate와 AND ... gate의 특성을 살펴보면 XOR gate는 두 개의 입력이 다를 때 논리 값 1을 출력하고 두 개의 입력이 같으면 0을 출력하는 특성을 가지고 있다. AND gate는 입력이 둘
    리포트 | 9페이지 | 2,000원 | 등록일 2013.09.15 | 수정일 2013.09.25
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (결과) 설계실습8-(논리함수와 게이트)
    실험은 전반적으로 누구나 쉽게 알고 있는 디지털 회로의 기본이 되는 논리함수와 게이트의 실험이라 이 전의 실험들에 비해 비교적 쉽게 진행되었다. ... 이번 실습은 AND, OR, INVERTOR, NAND, NOR, XOR 등 게이트의 동작을 확인하는 실험이었다. AND, OR, NAND, NOR 등 논리함수와 그에 상응
    리포트 | 7페이지 | 1,000원 | 등록일 2017.12.17
  • 아주대 논리회로실험 실험결과3 가산기와 감산기(Adder & Subtractor)
    는 들어 본적은 있었으나그냥 더하고 빼주는것 이라는 개념만 있을뿐 논리회로에서 어떤 원리로 작동하고 구성되어있는지 모르고 있었다. 그래도 예비보고서를 준비하면서 어느 정도 개념 ... 해야 할지 도무지 감이 잡히지 않았다. 회로를 보고 논리표를 구하고 Boolean 방정식을 구하는건 쉬웠지만 ... 실험으로 위의 진리표에서 알 수 있듯이 실험에서 구성한 회로 가 이론상의 반가산기의 결과와 정확히 일치했다. 결과를 보면 1+1을 했을 때 C(carry)는 1의 출력 을 S(s
    리포트 | 7페이지 | 1,500원 | 등록일 2014.10.04 | 수정일 2017.08.03
  • 아주대 논리회로실험 실험예비6 시프트레지스터와 카운터 (Shift Register & Counter)
    된 순환형(4) 카운터◆ 계수능력을 갖는 회로◆ 입력에 들어오는 펄스의 수를 계수 함으로서 컴퓨터가 여러 가지 동작을 수행 하는 데에 필요한 타이밍 신호 (timing signal ... 하한다. 동기식 회로보다 회로구성이 간단하지만 각 단을 통과할 때 마다 지연시간이 누적되어 전달지연이 커지는 단점을 가진다. 그러므로 고속 카운터, 매우 높은 주파수, 비트수가 많 ... 이 동시에 변하도록 구성한다. 동기식에서의 최고의 장점은 전파지연이 한단에만 존재하여 전파지연이 짧아 고속계수 회로에 이용된다는 점이다. 그러므로 고속 카운터, 매우 높은 주파수
    리포트 | 11페이지 | 1,500원 | 등록일 2014.10.04 | 수정일 2017.08.03
  • 논리소자를이용한 전자회로실습 텀프로젝트
    더라도 사용이 가능하다.회로구동원리 / 소자설명사용된 소자74LS00(NAND gate)게이트논리기호와 수식진리표NANDMODEINOUTABY*************110회로동작A ... 레이저건을 이용한 사격게임레이저건을 이용한 사격게임목차설계목적사용된 소자타겟 회로 / 레이저건 회로회로구동원리 / 소자설명P-spice 시뮬레이션Term project 진행과정 ... 한 사격게임을 만들었다.사용된 소자레이저건타겟 회로트랜지스터 C3198 저항 1㏀ * 3 5Ω 커패시터 100㎌ LEDIC 74LS42 74LS00 * 2 74LS90 74LS47
    리포트 | 24페이지 | 1,000원 | 등록일 2010.06.18
  • [A+자료] 논리회로 4비트 가감산기 설계 입니다.
    할 수 있다.2. 4비트 가감산기 논리회로설계3. VHDL을 이용한 4비트 가감산기1) 소스entity fouurbit_lsi isPort ( C0 : in STD_LOGIC;A
    리포트 | 4페이지 | 3,000원 | 등록일 2012.06.17
  • 논리회로 디지털시계 보고서
    을 작성하였다.실험 결과에서 우리는 순차적으로 0부터 9까지 숫자가 진행하고 9이후에 0으로 돌아오도록 디스플레이하는 7-세그먼트를 만들 수 있었다.논리회로 및 실험실 험 보 고 서- 10 조 -◆ 제 출 일 :성 명학 번학 부확 인 ... 에서는 GAL22V10을 이용한 실험을 하였다. 실험의 목적은 7-세그먼트에 GAL 22V10 한 개는 0부터 9까지의 수를 나타내는 논리를 구현하여 기록하는 것이었고 GAL 22 ... 들이 짜온 식을 기록했지만 숫자가 랜덤으로 잘못 디스플레이 하였다. 문제는 논리 진리표를 짤 때 잘못된 입력 값이었다. 잘못된 부분을 다시 바로 잡고 새로운 부울식과 카르로 맵
    리포트 | 6페이지 | 2,000원 | 등록일 2008.06.08
  • [논리회로과제]해밍코드 4 Input 7 Output ENCODER,DECODER 만들기
    4비트의 입력을 받아 7비트의 해밍코드를 출력하는 인코더를 만든다.A,B,C,D는 정보비트, H1에서 H7는 해밍코드이다. 왼쪽 그림의 entity와 entity안의 architecture을 구성하여 해밍코드가 출력되도록 하는 vhdl을 구성하고 testbench fi..
    리포트 | 15페이지 | 4,000원 | 등록일 2013.01.21
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 02일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:12 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감