• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(9,573)
  • 리포트(8,361)
  • 자기소개서(692)
  • 시험자료(293)
  • 방송통신대(168)
  • 논문(50)
  • 서식(5)
  • ppt테마(2)
  • 이력서(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로" 검색결과 761-780 / 9,573건

  • 논리회로실험_예비6
    (1)시프트레지스터로 만들어진 링카운터의 구조와 동작원리에 대해 조사하라. 시프트 레지스터의 마지막에 나온 데이터가 다시 첫 번째의 입력으로 들어가게 되는 구조다. 따라서 정보가 순환하면서 유지되고 이것을 순환시프트레지스터라고 하고 링카운터로 사용한다.(링카운터는 한..
    리포트 | 10페이지 | 2,000원 | 등록일 2012.07.13
  • 06 논리회로설계실험 예비보고서(순차회로)
    논리회로설계 실험 예비보고서 #6실험 6. 순차회로 설계1. 실험 목표래치와 플립플롭에 대해 이해한다. 각 각 어떤 종류의 래치와 플립플롭이 있는지 알아본다.JK 플립플롭 ... 및 귀환 요소가 있어 플립플롭과 유사하지만 clock 입력이 없어 비동기식 순서논리회로이다.종류는 S-R래치와 D래치가 있다.- SR 래치S(set) 및 R(reset)으로 된 ... ) 특성표JKQ(T)Q(T+1)*************1101001101111011110(3) 상태도(4) 논리기호(5) NOR 게이트를 이용한 JK FF 회로도 (펜으로 그릴 것
    리포트 | 9페이지 | 3,000원 | 등록일 2014.09.27 | 수정일 2021.04.15
  • 06 논리회로설계실험 결과보고서(순차회로)
    논리회로설계 실험 결과보고서 #6실험 6. 순차회로 설계1. 실험 목표JK 플립플롭을 VHDL을 이용해 설계해본다.레지스터에 대해 이해하고 VHDL을 이용해 시프트 레지스터 ... 회로가 아닌, 순차회로를 설계하는 시간을 가졌다. 순차회로는 조합회로와 달리 클락을 갖게되며, 클락에 동기되어 출력값을 갖게 된다.
    리포트 | 7페이지 | 3,000원 | 등록일 2014.09.27 | 수정일 2021.04.15
  • 실험6-산술논리연산회로-예비레포트
    실험 6. 산술논리연산회로목차 TOC \o "1-3" \h \z \u Hyperlink \l "_Toc401081084" 1실험 목적 PAGEREF _Toc401081084 \h ... OR 게이트로 구성된 4진수/2진수 우선순위 인코더를 도시하라. PAGEREF _Toc401081094 \h 6실험 목적산술논리연산회로에 대해 알아본다.산술논리연산회로를 구현 ... 하여 산술연산회로 동작을 확인해 본다.산술논리연산회로를 구현하여 논리연산회로 동작을 확인해 본다.관련 이론산술논리연산회로는 산술, 논리, 비트, 수의 대소 판단 등의 연산을 처리
    리포트 | 14페이지 | 1,000원 | 등록일 2017.03.07
  • 논리회로실험 결과2
    CMOS 회로의 전기적 특징실험의 목적 : High-speed CMOS logic family인 74H시리즈의 전기적 특성을 이해하고 실험을 통해 동작을 확인한다.실험1 ... 사이의 값이다. 슈미트리거 회로의 존재이유는 이런식으로파라메터측정값(V)데이터시트 TYP.(V)VT-1.81.6(typ), 0.9(min), 2.45(max)VT+2.42.5 ... 었다. 그래서 우리는 실험1과 2를 통해서 74HC04N과 SN74HC14의 동작에 대한 차이를 알아보았다. 74HC04N에 비해서 SN74HC14는 슈미트리거 회로로서 히스테리시스 구간을 가짐으로 인해 노이즈에 대해 반응을 덜 한다는 것을 확인했다.
    리포트 | 3페이지 | 1,500원 | 등록일 2012.07.13
  • 논리회로실험_결과6
    실험6. 시프트레지스터와 카운터(2)집적회로 시프트 레지스터Shift PulseL0L1L2L3L40LLDDD1DLLDD2DDLLD3DDDLL4DDDDL5DDDDDLED에 불이 0 ... 점이 9번핀과 10번핀을 연결하여 회로를 구성한다는 점이다. 그러면 9번핀이 그라운드로 열결되어 버린 회로와는 다르게 마지막 LED로 인가된 신호가 다시 입력으로 돌면서 신호 ... 로 파형이 나왔다는 것을 알 수 있습니다.처음엔 회로를 F/F을 사용한 카운터의 회로도를 F/F을 NAND gate로 구성 할 수 있으니까 F/F만 NAND gate로 구성해서 회로
    리포트 | 4페이지 | 1,500원 | 등록일 2012.07.13
  • 논리회로실험 예비2
    의 경우는 Vcc값의 30%에 해당한다.3. 천이시간(Transition time)과 전달지연(Propagation delay)의 정의를 각각 쓰고 말로 설명하시오.논리 회로의 출력 ... 1. CMOS Inverter의 동작에 대해 설명하시오. 또한, CMOS NAND게이트와 NOR게이트의 회로도를 그려보시오.(1) Vin이 0V인 경우아래쪽의 n채널 트랜지스터 ... 지만 그래프상에서 가로축의 한칸한칸이 작기 때문에 계단형이 두드려져 보이고 출력이 0가까이 떨어지기까지의 입력 구간은 1V 정도입니다.실험2옆의 화면은 회로도의 캡쳐 화면입니다.첫
    리포트 | 8페이지 | 1,500원 | 등록일 2012.07.13
  • 논리회로실험_예비8
    과 해독의 두 회로가 있어서 정보의 기록, 해독이 가능하고 컴퓨터나 주변 단말기기의 기억장치에 널리 쓰인다. 대표적인 RAM의 종류에는 DRAM, SRAM이 있다.2. RAM ... =0 일 때, 쓰기동작이 수행된다.RAM 회로 내부에 존재하는 디코더는 E=1일 경우 주소선 으로부터 주소값을 입력받아 해당되는 번지에 속한 셀들을 선택하는 역할을 수행한다. 예 ... 되어 동작하게 될 것이다.1비트 정보를 저장하는 메모리 셀(cell)의 내부회로이다. 아래 그림에서 Select Input은 선택신호로 이 신호값이 1일 때 메모리 셀이 동작
    리포트 | 10페이지 | 2,000원 | 등록일 2012.07.13
  • 논리회로실험_결과4
    74HC153을 이용하여 다음 회로를 구성한다.우리반은 실험(1)은 생략하고 실험(3)만 했는데 (1)과 (3)의 차이는 둘다 4X1 멀티플렉서이고 그래서 당연히 결과값도 같 ... 74HC04를 이용하여 다음 회로와 같이 구성한다. 데이터 입력 D는 enable 입력의 역할도 동시에 함을 주목한다.입력출력DS1S0Y3Y2Y1Y00XXLLLL+500LLLH ... 들의 조합으로 디먹스 기능을 만들어 내 보기도 하였다. 물론 같은 먹스나 디먹스를 두가지 방법으로 각각 구현하였더라도 약간의 측정값 차이가 있었을 수는 있었겠으나 결과 논리값을 당연히 같게 나왔을 것이고 이건 이미 예비보고서의 시뮬레이션을 통해서 확인 한 바 있다.
    리포트 | 2페이지 | 1,500원 | 등록일 2012.07.13
  • 논리회로실험 예비4
    74HC138 디코더 칩은 3X8, 3개의 입력과 8개의 출력으로 되어있고, 각각의 출력은 3입력 변수의 최소항을 나타낸다. 3개의 인버터는 입력들의 보수를 입력하고, 8개의 AND 게이트의 각 하나는 최소항의 하나를 발생시킨다. 입력의 3개 인버터와 출력의 8개 AN..
    리포트 | 8페이지 | 1,500원 | 등록일 2012.07.13
  • [논리회로설계실험]커피자판기설계
    _logic; -- 다섯 개의 입력과 하나의 출력을 선언, state_out은 회로의 상태변수가 어떤 값을 저장하고 있는지를 보여주기 위해 필요.reset : in std
    리포트 | 5페이지 | 1,500원 | 등록일 2015.07.07
  • 디지털논리회로 3판 중간고사 예상문제
    [디지털논리회로/임석구/개정3판/한빛미디어] 3판 중간고사 1~3장풀이 및 족보1장 중간고사 예상문제1. 아날로그 신호와 디지털 신호의 차이점을 설명하여라.? 아날로그 신호 ... 구성을 소형화, 저가격화로 할 수 있다.�� �狼茉哲憤狼�10. 그림과 같은 트랜지스터 회로에서 입력 Vi가 인가되었을 때 ,출력파형 Vo 를그려라.트랜지스터 때문에 입력과 출력
    리포트 | 7페이지 | 1,000원 | 등록일 2016.04.16 | 수정일 2016.04.21
  • 논리회로) Pro_VSM 드모르간법칙
    1. 실험 제목 : 브레드보드와 로직박스 사용 및 Pro-VSM을 이용한 회로 시뮬레이션2. 실험 목적 - Pro-VSM을 이용해서 미리 회로를 검증하고 분석 및 구현한다. ... - 기본 회로를 구현하여 브레드보드와 로직박스의 사용법에 대하여 익힌다.- DeMorgan`s Laws을 회로로 구현하여 확인한다.3. 실험 내용 ① 2Input-AND, OR, NOT gate에 해당하는 칩의 동작을 LED를 통하여 확인하고 진리표와 비교 분석 하시오.
    리포트 | 1페이지 | 1,000원 | 등록일 2013.06.09
  • 응용논리회로 엘레베이터 VHDL 레포트
    응용논리회로-Term project--Elevator controller-Block diagramVHDL 코드library IEEE;use IEEE.std_logic_1164
    리포트 | 29페이지 | 2,500원 | 등록일 2013.06.15
  • (논리회로실험)Basic Gates입니다.
    를 각각 연결한다.- (-)단자를 접지시키기 위해 Power Supply의 (-)단자를 GND에 연결한다.- 이렇게 회로를 만든 후, 3-input And Gate Pin 즉, 74 ... -)에 꽂는다.- 위의 그림을 보고 3-input And Gate Pin의 입력, 출력 회로를 연결한다. 즉, And Gate의 1번, 2번 Pin은 입력 값(A, B)으로 연결 ... -)를 Bread Board의 (-)로 연결해주면 회로가 완성된다.- 입력 값을 바꾸어가며 출력 값을 확인한다.(다이오드에 불이 들어오면 출력 값이 1, 안 들어오면 출력 값이 0이
    리포트 | 12페이지 | 1,500원 | 등록일 2013.06.09
  • 서강대학교 디지털논리회로실험 - 실험 7. Finite State Machines 결과 보고서
    디지털논리회로실험결과 보고서[8주차]실험 7. Finite State Machines1. 실험 개요1) Finite state machine (FSM) 회로를 설계하고 분석할 수 ... ) 중간고사 1-(a)번의 회로를 schematic으로 구현하여 시뮬레이션이번 실험에서는 schematic으로 그린 회로를 키트에 FPGA로 구현하지 않고, 시뮬레이션으로 그 동작 ... 만 확인하였다. 최소화된 상태표 및 카르노맵을 각각 [표 1]과 [그림 2]에 나타내었다. 이를 바 탕으로 구현한 회로는 [그림 3]과 같다. [그림 4]의 타이밍 다이어그램
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 조합논리회로
    ? 조합논리회로조합논리 회로 => 입력이 여러 개 있을 때 원하는 출력을 얻기 위하여 논리회로를 조합하여 만든 회로를 조합논리회로라고 한다.? 최소 항 (Minterm)최소 항 ... 는 보수를 취하여 더한 다음 이 항들을 곱하면 진리표를 만족한다.다음표의 진리표에서 최대 항으로 출력X를 구하시오? 불식 => 논리회로 변환 방법다음 불식에 대한 논리회로를 그리 ... 시오.X = AB + ABC다음 불식에 대한 논리회로를 그리시오.X = (A + B) + AB? 불식 => 진리표 변환 방법다음 불식에 대한 진리표를 작성하시오X = AB + C변수
    리포트 | 10페이지 | 1,000원 | 등록일 2009.04.30
  • 서강대학교 디지털논리회로실험 - 실험 7. Finite State Machines 예비 보고서
    디지털논리회로실험예비 보고서[8주차]실험 7. Finite State Machines1. 실험 목적1) Finite state machine (FSM) 회로를 설계하고 분석할 수 ... 만 결정됨② Melay type : 출력이 현재의 상태와 현재의 입력에 의해서 결정됨3) 카운터 : 카운팅을 하는 데 사용되는 회로① 비동기 카운터 : 플립플롭들의 클럭이 하나 ... 의 신호로 동기화되지 않은 카운터T 플립플롭을 이용한 3비트 Up-카운터의 회로 및 타이밍 다이어그램은 아래와 같다. [그림 2] 에서 확인할 수 있듯 클럭 신호가 플립플롭을 거쳐
    리포트 | 12페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 조합논리회로의 설계
    디지털 논리 회로 2학년 1학기 4. 조합 논리 회로 1. 조합 논리 회로의 설계 ( / )시스템을 분석하고 진리표를 작성할 수 있다. 최소항을 이용하여 출력 함수를 유도할 수 ... 있다. 출력 함수를 이용하여 조합 논리 회로를 구성할 수 있다.n개의 입력 변수가 외부로부터 입력되어 처리된 다음 그 결과가 m개의 출력 변수를 통하여 외부로 보내어진다.조합 논리 ... 회로입력 (n개)출력 (m개)(그림4-1)조합 논리 회로의 개요도조합 논리 회로의 종류 : 연산 장치(가산, 감산 등), 코드 변환기, 비교기, 멀티플렉서와 디멀티플렉서 등조합
    리포트 | 20페이지 | 1,500원 | 등록일 2010.11.20
  • 서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 결과 보고서
    디지털논리회로실험서강대학교 전자공학과2017년 2학기 결과레포트실험2. Digital Logic Gates실험2. Digital Logic Gates1. 실험목적1. TTL ... 하므로 PSW의 연결을 제거하면 해당 입력은 HIGH이 될 것으로 예상된다.?실험 1-DInverter를 만든 회로로 출력은 입력의 반대 논리값이 나올 것으로 예상된다.?실험 1 ... )5.01V33.03mV실험 1-D의 결과는 우리가 예상했던 결과대로 나왔다. NOT 게이트, 즉 Inverter를 만든 회로로 출력은 입력의 반대 논리값이 나왔다.?실험 1
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 프레시홍 - 추석
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 30일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:32 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감