• 통합검색(4,398)
  • 리포트(3,697)
  • 자기소개서(481)
  • 시험자료(104)
  • 방송통신대(59)
  • 논문(51)
  • 서식(3)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로설계" 검색결과 361-380 / 4,398건

  • 아날로그및디지털회로설계실습 래치와플립플롭
    아날로그 및 디지털회로 설계실습예비 REPORT9. 4-bit Adder 회로 설계분 반교 수 명실험 날짜제출 날짜조학 번이 름요약 : 순차식 논리회로의 기본 소자인 래치와 플립 ... 플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인한다.1. 서론순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건 ... 므로 넣어서는 안 되는 입력이다.3. 결론순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인한다.참고 자료를 올려주신 조교
    리포트 | 3페이지 | 1,000원 | 등록일 2021.12.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_2주차 예비보고서_A+
    디지털 논리실험 및 설계 2주차 예비보고서실험 준비1.1 NAND 7400 게이트, NOR 7402 게이트, XOR 7486 게이트의 datasheet를 확인하시오.7402 ... NOR 게이트는 지금까지의 게이트와는 다르게 1번 pin이 output이기 때문에 유의할 필요가 있다.1.2 기본 실험 (4)의 회로를 구현하시오.1.3 응용 실험 (1), (2 ... ), (3)의 회로를 구현하시오.응용 실험(1)응용 실험(2)응용 실험(3)1.4 응용 실험 (3)의 결과를 예상하고 이유를 서술하시오.= (A+B)(A+C) [∵드모르간 법칙]= AA
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab05(예비) / 2021년도(대면) / A+
    :4 Decoder의 진리표로부터 논리회로를 Karnaugh Map을 이용한 최적화 방법으로 설계하시오.- , , ,(2) 교안의 4:2 Encoder의 진리표로부터 논리회로 ... 를 Karnaugh Map을 이용한 최적화 방법으로 설계하시오.- ,(3) 교안의 2:1 Mux의 진리표로부터 논리회로를 Karnaugh Map을 이용한 최적화 방법으로 설계하시오.-(4 ... ) 교안의 1:4 Demux의 진리표로부터 논리회로를 Karnaugh Map을 이용한 최적화 방법으로 설계하시오.- , , ,(5) 모든 실습에 대하여 Verilog HDL 코딩
    리포트 | 13페이지 | 2,000원 | 등록일 2022.07.16
  • 판매자 표지 자료 표지
    [고려대학교 디지털시스템실험] - 모든 주차 A+ 결과보고서 총집합
    설계 방식에 대해 알아본 후, 다음과 같은 그림의 회로설계해보는 실험을 수행하였다. input에 대한 t1, t2, result의 논리표는 다음과 같다.회로도대로 설계한 후 ... 실험제목 Verilog, Quartus 툴 사용방법실험목표 Verilog 사용법을 이해하여 설계회로의 동작을 검증한다. 실험결과해당 주차에서는 Verilog의 기본적인 문법 ... 다.회로도대로 설계한 후, 테스트벤치를 통해 올바르게 설계되었는지 확인해본 결과, 정상 작동함을 확인할 수 있었다.해당 테스트벤치는 A,B가 각각 (0,0) / (1,0) / (1
    리포트 | 45페이지 | 2,500원 | 등록일 2022.12.24 | 수정일 2023.01.02
  • 판매자 표지 자료 표지
    [A+예비보고서] 실습 7. 논리함수와 게이트
    아날로그 및 디지털 회로 설계 실습-실습 7 예비보고서-논리함수와 게이트학 과 :담당 교수님 :제출일 :조/ 학번 / 이름 :. 실습 목적여러 종류의 게이트의 기능을 측정 ... 하여 AND, OR, NOT 게이트로 XNOR의 회로도를 설계한다.NAND gate와 NOR gate의 회로도는 아래 그림1,2와 같다.XOR gate의 진리표와 논리식은 다음과 같 ... 게이트 설계 및 특성 분석(A) Vcc를 5V (논리값 1)에서 0V (논리값 0)로 단계적으로 변화시켜서 NAND 게이트가 동작하는 최소 정격 전압을 구하는 설계 방법을 생각
    리포트 | 7페이지 | 1,000원 | 등록일 2025.01.31
  • 논리회로 연습문제 1주차-1
    논리회로 연습문제 1주차 - 1전기공학과1. 2진논리[Binary logic]Ex1) 명제의 판단 - 이 예시를 사용한 이유는 A라는 명제가 있을 때 A는 참 혹은 거짓이라는 값 ... 가 있지만, 메인인 전원 스위치가 off일 시에 아무것도 작동하지 않으며, on에 전원 스위치가 위치할 경우 기계가 제 역할을 할 수 있도록 설계한 수학적 연산에 의해 작동하기 ... 을 거쳐 기계어로 전환되어 사용되기 때문에, 2진변수 중 하나라고 할 수 있습니다.(참고 : 네이버 지식백과)3. 논리연산자[Logical Operators]Ex1) AND - 3개
    리포트 | 2페이지 | 1,000원 | 등록일 2022.04.15
  • 판매자 표지 자료 표지
    [A+결과보고서] 실습 7. 논리함수와 게이트
    아날로그 및 디지털 회로 설계 실습-실습 7 결과보고서-논리함수와 게이트학 과 :담당 교수님 :제출일 :조/ 학번 / 이름 :7-4. 설계 실습 내용 및 분석7-4-1 설계 ... 은 진리표에 나와있는 것처럼 A는 논리값 1, B는 논리값 0 상태로 최종적인 출력 결과는 동일하다.7-5. 검토사항본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함 ... 하여 요약한다. 설계실습계획서에서 설계회로와 실제 구현한 회로의 차이점을 비교하고 이에 대한 이유를 서술한다. 설계실습이 잘되었다고 생각하는가? 실습이 잘 되었거나 못 되
    리포트 | 13페이지 | 1,000원 | 등록일 2025.01.31
  • 디지털 시스템 설계 및 실습 클럭 분주회로 설계 verilog
    가 전이되도록 클럭 분주회로설계함으로써 순차논리회로설계하는 절차를 배운다.2. 코드1) moore.vmodule moore(clk, rst, i, m, n, y);input c ... 1. 실습목적많은 디지털 회로에서 클럭을 분주하여 사용한다. 클럭을 분주하는 방법은 다양하지만, 이번 실슴에서는 순차논리회로에 의해 상태를 정의하고 일정한 조건에 의해 상태
    리포트 | 4페이지 | 2,500원 | 등록일 2021.03.24
  • 판매자 표지 자료 표지
    디지털 논리회로 3장 연습문제 풀이 (생능출판, 김종현)
    11000110013.7(1)풀이 및 답: 두 의원의 의견이 같은 경우 출력을 1을 발생, 다르면 0을 발생한다. 이때 출력 1이 발생되면 의견 일치를 나타내는 램프가 켜지도록 장치를 설계 ... 한다. 한 개의 논리 게이트만 이용하여 구성해야 하므로 XNOR 게이트를 이용하면 된다.(XNOR 게이트는 두 입력이 같은 값을 가지면, 1을 출력, 두 입력이 서로 다른 값을 가지 ... : 모든 논리 게이트들은 입력 단자의 수가 두 개이면서 그림 3-8에서 창문 두 개(C, D)를 더 추가한다. C, D에 창문들에 설치된 센서들의 출력은 초기값이 1이며 침입
    리포트 | 9페이지 | 3,000원 | 등록일 2021.03.17 | 수정일 2021.03.22
  • 판매자 표지 자료 표지
    [A+, 에리카] [A+] 2021-1학기 논리설계및실험 Decoder, Encoder 실험결과보고서
    Chapter 1. 실험 목적Decoder와 Encoder를 이해하고, 2x4 decoder, 4x2 encoder, 3x8 decoder를 논리회로설계할 수 있 ... 다.Chapter 2. 관련 이론ü CodeCode는 부호로, 정보를 특정한 형태로 표현하는 규칙을 의미한다.대부분의 논리회로는 2개 값의 신호를 받아들이기 때문에, 10진수는 2진수의 항 ... 다. 아래 행들도 마찬가지로 비교해보면 a와 b의 십진수의 값이 d 옆의 숫자와 같은 10진수로 표현될 때, 1이 됨을 알 수 있다.- and게이트와 not 게이트를 이용하여 논리회로
    리포트 | 8페이지 | 2,500원 | 등록일 2023.02.28
  • 판매자 표지 자료 표지
    multiplexer(멀티플렉서) VHDL 실습보고서
    로 불러오는 방법을 이용하여 회로를 구성한다.2. 배경이론(Background)1)Multiplexer여러 개의 입력신호중 하나를 선택하여 출력하는 논리회로로, 세가지 값으로 구성 ... 1.목적(Purpose)이번 실습은 8-1 Multiplexer를 구현하는 실습으로 8개의 입력값중 1개의 출력값을 선택하여 만들어내는 Multiplexer를 설계하는 실습이 ... 하는 식으로 설계한다. 지난 실습에 이어 component를 이용하여 실습하는데, 자일링스 상에서 먼저 2-1multiplexer을 모듈로 만들고, 이 모듈을 component
    리포트 | 12페이지 | 2,000원 | 등록일 2020.12.20 | 수정일 2020.12.27
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 7주차 결과레포트 (A+자료) - Counter, State Machine, State Diagram
    디지털논리회로실험 7주차 실험 보고서목적- Counter의 구조와 동작 원리를 이해한다. (비동기/동기 counters)- State machine을 분석하고 설계할 수 있 ... 하는 순차 논리회로이다. 일반적으로 000->001->…->111->000과 같이 n-bit 숫자가 증가/감소하는 기능을 수행한다. counter는 여러 개의 flip-flop ... machine은 n개의 flip-flop을 이용해 2n개의 state를 갖게 되며, 이러한 state와 입력에 따라 다음 state, output을 결정하는 순차 논리회로
    리포트 | 28페이지 | 2,000원 | 등록일 2022.09.18
  • 충북대 기초회로실험 4-비트 산술논리회로 예비
    ) MyCAD를 이용하여 4비트 ALU를 설계하고 시뮬레이션을 한다.이론ALU는 산술 연산회로논리 연산회로로 나누어진다. 산술 연산은 가산, 감산, 증가, 감소 등의 8가지 기능 ... 실험 12. 4-비트 산술논리회로(예비보고서)실험 목적(1) ALU (Arithmetic Logic Unit)의 기능과 구조를 이해한다.(2) MyCAD의 사용법을 익힌다.(3 ... 된 심볼을 이용하여 의 4비트 산술 연산회로를 그리고 시뮬레이션을 한 다음 심볼화 하라. 시뮬레이션 결과를 인쇄하라.(6) 실험 3의 심볼을 이용하여 의 1비트 논리 연산회로
    리포트 | 3페이지 | 1,000원 | 등록일 2021.09.10 | 수정일 2021.09.15
  • 서강대학교 디지털논리회로실험 레포트 5주차
    ) 비교회로(comparators)디지털 컴퓨터 시스템 및 장치의 설계과정에서 두 개의 이진수의 비교를 통해 프로그램 및 논리의 흐름을 결정하는 것은 매우 일반화된 동작이다. 두 ... 5주차 결과레포트비교 및 연산 회로1. 실험 제목: 비교 및 연산 회로2. 실험 목표:(1) Exclusive-OR 회로를 이용한 비교회로의 구현 및 동작원리 이해(2) 기본 ... gates를 이용한 half-adder 및 full-adder의 구현 및 동작원리 이해(3) 연산회로의 동작 및 signed/unsigned numbers에 대한 이해3. 이론3-1
    리포트 | 25페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 논리회로실험_신호등(사거리) 레포트
    Traffic Controller Design실험일자 :학과 :과목명 : 논리회로실험 (1631)담당교수 :조 :학번 :이름 :1. 서론5가. 실험목적5나. 실험 내용5다. 실험 ... Machine이용한 회로 구현.2. 본론가. 실험 설계 과정1) Logic circuit state table가) State ReductionNS_GNS_YNS_REW_GEW_YEW_RNS ... 를dboard에 회로를 구현하는 과정에서 많은 어려움이 있었다. 원인 모를 특정부분 전압저하현상과 회로를 작동시키면 정상작동하던 IC칩 손상이 확인되는 어려움 등이 있었다.논리회로
    리포트 | 17페이지 | 3,000원 | 등록일 2022.05.31
  • 클럭분주회로설계 verilog 설계
    제목클럭 분주회로 설계실습 목적많은 디지털 회로에서 클럭을 분주하여 사용한다. 클럭을 분주하는 방법은 다양하지만, 이번 실습에서는 순차논리회로에 의해 상태를 정의하고 일정한 조건 ... 에 의해 상태가 천이되도록 클럭 분주회로설계함으로써 순차논리회로설계하는 절차를 배운다.실습 내용실습결과Verilog, VHLD설계1. 클럭 분주회로를 verilog로 설계
    리포트 | 2페이지 | 2,000원 | 등록일 2020.12.19
  • 크기비교기 verilog 설계
    제목 - 크기비교기 설계실습 목적크기 비교기 회로는 두 수 중에서 한 수가 크고, 같고, 작다는 것을 결정하는 회로이다. 이 회로는 조합논리회로이며 두 수를 비교한다. 입력 a ... 와 b는 서로 상대적인 크기를 결정하여 a>b, a=b, a
    리포트 | 2페이지 | 2,000원 | 등록일 2020.12.19
  • 9. 4-bit Adder 회로 설계 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    의 모든 변수의 값을 ‘0’ 과 ‘1’ 로 표현한다.조합 논리 회로는 입력의 조합에 따라 출력이 결정되는 회로이며 설계 순서는① 회로의 기능을 입력과 출력의 관계로서 명확하게 표현 ... Cout 을 출력한다.참고 자료 : 실습 교재 이론부, Digital Design 4 Ed.2. 실습 목적- 조합논리회로설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로 ... 어줬다.)(D) XOR gate 를 이용하여 보다 간소화된 다단계 조합 논리 회로설계한다.(B) 에서 XOR 게이트를 사용하여 간소화한 불리언 식은 다음과 같다불리언 식에 따라
    리포트 | 10페이지 | 1,000원 | 등록일 2022.10.30 | 수정일 2023.01.03
  • 업다운 카운터 verilog 설계
    제목동기식 BCD 카운터 설계실습 목적동기식 카운터는 순차논리회로에서 예제로 가장 많이 사용된다. 일상샐활에서는 10진수를 주로 사용하므로, 이 실습에서는 10진수를 2진수 ... 씩 증가하도록 한다. 그리고 각 상태에서 0에서 9까지의 수를 각각 출력하도록 설계한다. 이 실습을 통해서는 상태 천이를 위한 여러 가지 조건을 순차회로에 적용하는 방법에 대해 ... 로 표현하는 BCD 카운터를 설계한다. BCD 카운터는 0에서 9까지 카운트하므로 앞에서 설계한 Up_down 카운터와 마찬가지로 10개의 상태를 정의하고, 클럭의 상승 에지에서 1
    리포트 | 3페이지 | 2,000원 | 등록일 2020.12.19
  • 순차검출기와 32x8 sram verilog 설계
    을 가진 순차회로설계함으로써 순차논리회로설계 과정을 깊이 이해한다.Verilog설계- 순차 검출기의 상태도- Verilog 코드 기술SD.vmodule SD(stepCLK ... 제목 - 실험 결과 보고서실습 목적앞에서 실습한 순차회로 설계는 상태가 천이하는 조건이 단순했는데, 입력이 많아지고 조건이 복잡해지면 상태 천이 조건도 복잡해진다. 다양한 조건
    리포트 | 5페이지 | 2,000원 | 등록일 2020.12.19
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 13일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:15 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감