• 통큰쿠폰이벤트-통합
  • 통합검색(9,512)
  • 리포트(8,358)
  • 자기소개서(634)
  • 시험자료(294)
  • 방송통신대(167)
  • 논문(50)
  • 서식(5)
  • ppt테마(2)
  • 이력서(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로" 검색결과 1,481-1,500 / 9,512건

  • 디지털논리회로실험 - 제 2장 UNIVERSAL 게이트
    개념실험 목적: 논리 회로에서 가장 많이 사용되는 유니버셜 게이트인 NAND, NOR Gate의기본논리 동작 및 특성을 실험을 통하여 이해.NAND, NOR 게이트만으로 어떠 ... 한 디지털 논리회로도를 나타낼 수 있다.즉, NAND, NOR 게이트로 AND, OR, NOT 게이트를 비롯한 모든 논리 게이트를 표현할 수 있다는 이유로 NAND, NOR 게이트 ... 디지털회로실험예비 보고서(9월 17일)학과학번성명1조컴퓨터공학과20040244김선습안현태안정민김성훈제 2장 UNIVERSAL 게이트 (NAND, NOR)1. 실험 목적 및 기본
    리포트 | 13페이지 | 1,500원 | 등록일 2008.11.27
  • [논리회로] 입출력 장치
    9. 입?출력 장치입출력 장치는 주변장치(I/O peripherals)라고도 부르며 키보드, 마우스, 모뎀등의 직렬포트와 하드디스크, CD-ROM, 프린터 등의 병렬포트와 CRT등을 포함하고 있다.시스템 버스를 통하여 중앙 처리 장치 혹은 주 기억 장치와 정보를 교환하..
    리포트 | 12페이지 | 1,000원 | 등록일 2004.04.28
  • [공학기술]∥. 조합논리회로(학습지도안)
    ∥. 조합논리회로(학습지도안)목차Ⅰ.계획단계1. 단원의 개관2. 단원의 목표3. 단원의 내용구조4. 단원지도계획Ⅱ. 진단단계1.실태파악2. 진단평가문항3. 분석 및 대책4.교정 ... 화 한다는 것을 의미한다.② 연산회로는 디지털 시스템에서 중요한 기능의 하나로 여러 가지 논리 게이트를 조합함으로써 구성할 수 있다. 모든 전자적인 연산은 기본 조합회로나 MSI 칩 ... 에서 디지털 입출력에 의해 수행된다. 여기서는 여러 가지 조합 논리 회 로 중에 여러 가지 기본연산 회로 즉, 각종 가산기, 감산기들에 대하여 상세 히 설명한다.③ 조합 논리회로
    리포트 | 21페이지 | 2,000원 | 등록일 2007.07.13
  • [아주대학교] 논리 회로 실험 -2장- CMOS 회로의 전기적 특성 - 결과보고서
    실험 2. CMOS 회로의전기적 특성가. Logic Levels & DC Noise Margins(1) DC 전원공급기는 VIN과 VCC를 위해 2개 채널을 모두 사용한다. 첫 ... 단계로 VCC = 4.5V, VIN = 4.5V로 설정하여 다음과 같이 회로를 구성한다.(2) 오실로스코프에 프루브 2개를 설치한 다음 CH1,2 VDIV는 1V로 맞추고, CH1 ... 로 설정하여 다음과 같은 회로를 구성한다.(2) 오실로스코프에 프루브 2개를 설치한 다음 CH1,2 VDIV는 1V로 맞추고, CH1 Voffset = 0V, CH2의 Voffset
    리포트 | 7페이지 | 1,500원 | 등록일 2010.09.28
  • [논리회로실험] 실험10. 시프트 레지스터 및 링 카운터 예비보고서
    면서 동시에 이 전단의 상태(데이타)를 받게된다. 그러므로 시프트 펄스가 들어오면 레지스터 내부의 데이터가 다른 위치로 시프트되게 된다.시프트 레지스터의 회로구성 방향을 바꾸면 데이터 ... (CRO) : dc 결합된 입력과 전압측정 가능한 것4. 실험과정1. 시프트 레지스터그림 10-1의 회로를 Altera MAX_ plus program을 이용하여 구현하시오. 여기 ... 서 CRL (clear)과 PR(preset) 단자들은 논리 1값을 갖게 하고, 직렬 데이터는 모두 0을 갖게 하시오.펄스 발생기를 단일 펄스가 발생되도록 세팅하시오(여기서는 단일펄스
    리포트 | 14페이지 | 1,000원 | 등록일 2010.12.05
  • 아주대논리회로실험 9장 RAM 결과(문답+빵판+고찰)
    이 정해지는데 이것을 읽어 들이는 메모리 동작을 확인하는 실험이다. 우선 회로에서 74HC03 게이트는 오픈 드레인이기 때문에 풀업 저항을 달지 않으면 두 입력이 High일때 결과
    리포트 | 5페이지 | 2,000원 | 등록일 2011.12.21
  • 논리회로설계실험 프로젝트 - vhdl을 이용한 ATM기 설계
    ATM기 설계(Final-term Team Project)1. Purpose학기 수업 중 배웠던 VHDL의 이론을 바탕으로 프로그램을 구현한다. 입, 출력이 있는 VHDL프로그램의 특성을 활용해서 일상생활에서 널리, 유용하게 사용되고 있는 ATM(Automatic Te..
    리포트 | 20페이지 | 3,000원 | 등록일 2009.06.24
  • [논리회로실험]실험3결과보고서 가산기,감산기
    7400으로만 구성하라고 하여 이렇게 회로를 구성하여 실험을 하였다. 이번 실험 역시 시뮬레이션을 돌려보았는데 그 결과 논리값과 실험에서 나온 논리값이 완벽히 일치함을 확인 ... 으로 들어가 논리값이 출력되었다. 이번회로역시 시뮬레이션 결과와 실험 결과 값과 완벽히 일치함을 확인하였다. ... 예비보고서에서 구상한 반가산기를 구성하고 그 결과를 확인하라.XYCS0*************10 이 실험은 두 출력값의 가산을 하는 회로로써 단순히 2개를 더하는 값이 출력
    리포트 | 7페이지 | 1,000원 | 등록일 2010.04.12
  • 논리회로 실험6장) 인코더와 디코더
    진수의 데이터를 2진수의 데이터로 변환하는것, 이 말은 부호를 암호화하는뜻을 지니고도 있다. 일반적으로 논리회로는 처음부터2진부호의 신호를 발생하기 때문에 전용IC화 된것은 드물 ... 다 그러므로 필요에 따라서 논리회로를 구성해야만 한다. 예를 들어 표6.1과 같이0~9까지의 10진수 입력을 2진수의 8421코드로 변환시키는 장치를 고려하면 다음과 같다. 인코더 ... 하는 회로에 관한 것을 의미한다. 만약n개의 비트로 구성된 2진코드를 입력으로 하면 최대개의 출력을 갖는 조합논리회로로 AND게이트가 사용된다.3)실험실험1실험2실험3실험44)고찰인코더의 디코더를 두 개가 서로 비교가 되는 것들이여서
    리포트 | 6페이지 | 1,500원 | 등록일 2007.03.27
  • [논리회로] 카르노맵
    카르노 맵① 한 개의 논리 변수 A의 값은 0 또는 1 이기 때문에 두 개의 칸으로 표시한다.: 카르노 맵을 표현한 사각형의 오른쪽 칸을 1 에 대응하는 논리 변수, 왼쪽 칸은 0 ... 에 대 응하는 논리 변수라 한다.< 그림 3-1 1변수 카르노 맵 >A01X'X② 논리 변수 2개인 경우: 입력 가능한 값은 네 가지 조합.여기에 대응하는 최소항을 사각형 ... 을 간소화할 때에는 원래의 논리식에 의한 진리표에서 1인 것만 카 르노 맵에 표현하고, 이웃한 1끼리 묵는다.묶여진 사각형에서 조건에 변화가 없는 것만 추출하여 논리합으로 표현.: 그림
    리포트 | 4페이지 | 1,000원 | 등록일 2003.01.08
  • [논리회로실험]실험3예비보고서 가산기,감산기
    에는 serial과 parallel 2가지의 방법이 있다. 이 두 방법의 특징과 논리회로 설계 방식을 설명하시오. 또한 이 두 방법을 이용하여 4-bit serial adder와 4 ... 되며 이 단점을 보완키 위해 look-ahead Carry 가산기가 있다.< 4-bit 병렬 회로> 이론의 반감산기의 진리표를 참고하여 부울 함수를 구하고 논리회로를 구성하시오 ... .YX01001100YX01001110 B = X’YD = X’Y + XY’ 이론의 전감산기의 진리표를 참고하여 카노맵을 통해 부울 함수를 구하고 논리 회로를 구성하시오.ZXY
    리포트 | 8페이지 | 1,000원 | 등록일 2010.04.12
  • 논리회로실험 디코더,인코더예비보고서
    의 서로 다른 정보로 바꿔 주는 조합 회로를 말한다. 일반적으로 디코더는 n개의 입력선과 최대 2n개의 출력선을 가지며, 입력값에 따라 선택된 하나의 출력선이 나머지 출력선들과 반대값 ... 은 0으로 바뀌었음을 알 수있는데, 이 디코더 역시 입력 값의 각 조합에 대해 한 출력선이 나머지 출력선들과 반대값을 가짐을 확인할 수 있다. 또한 회로를 비교해보면 그림 1-1 ... 의 AND 게이트들이 그림 1-2에서는 NAND 게이트로바뀌었음을 알 수 있다. 실제로 회로 구성에 사용되는 디코더는 주로그림 1-2와 같은 형태가 많다. 그 이유는 일반적으로 AND
    리포트 | 6페이지 | 1,000원 | 등록일 2008.01.14
  • [논리회로실험]실험7결과보고서 복호기와 부호기
    회로를 구성하여 그림 3에 다음의 파형을 그리시오.출력 A의 파형출력 A’의 파형출력 B의 파형출력 B’의 파형7420의 NAND gate의 4, 5번핀은 연결하지 않고 다음의 파형 ... 였다.3진 카운터이 실험에서는 카운터 각각의 카운트 상태를 디코딩할 것이다. 그림 4의 회로를 연결하고 다음의 파형을 그림 5에 그려라.출력 A의 파형출력 A’의 파형출력 B ... 토의 >인코딩 – 10진 / Excess-3 코드(1) 인코딩 - 10진 / Excess - 3코드그림 7의 회로를 구성하라. 출력 D, C, B, A의 전압을 측정하여 표 2
    리포트 | 10페이지 | 1,000원 | 등록일 2010.04.12
  • 디지털회로 [ 기본 논리 게이트(AND, OR, NOT) _ 결과 ]
    번째 AND 게이트는 0, 세 번째 AND 게이트가 1이므로, 출력 f는 1이 된다.3.고찰이번 실험은 기본적 논리 게이트들의 동작을 살펴보는 실험이었다. 기초회로 실험을 해보 ... 1. 기본 논리 게이트제출일실험조조 원-결과 보고서-1.실험결과· 실험 1입력출력ABCDEFG0000 ... 여 구하였다.? OR gate 동작 확인이 실험은 회로는 위의 실험과 같으나 74LS08 소자가 아니라 OR 게이트를 내장하고 있는 74LS32 소자를 이용하여 위와 동일한 방법
    리포트 | 5페이지 | 1,000원 | 등록일 2008.04.08
  • 아주대 논리회로실험 결과7-복호기와 부호기
    으로 Excess-3 Code는 출력 값에 십진수 3을 더해주는 코드이다. 즉 3의 이진수 0011을 더해줌으로써 출력을 얻을 수 있었다. 하지만 회로의 오류가 있어서 처음엔 정확 ... 한 출력 값을 얻을 수 없었지만 회로를 차근차근 오류의 원인을 파악함으로써 오류를 찾아 정확한 회로로 실험하니 Excess-3 Code에 정확한 값을 얻을 수 있었다.5) 7 s ... egment 표시기를 갖는 BCD 카운터< 그림 8. 7-segement 표시기를 갖는 BCD 카운터 >※ 토의 사항이번 실험은 교재의 실험 회로의 오류로 정확한 실험 결과를 얻을 수 없
    리포트 | 5페이지 | 1,000원 | 등록일 2010.04.04
  • 디지털논리회로실험 - 제 10장 플립플롭
    의 기본개념을 이해하고 각종 플립플롭의 원리 및 동작 특성을 실험을 통하여 이해함.2. 실험 과정, 회로도 및 타이밍 다이어그램그리고 예비실험 및 조사2.1 플립플롭의 이론순차 논리 ... 회로(Sequential Logic Circuit)는 입력에 의해서만 출력이 결정되는 조합논리회로(Combinational logic Circuit)와는 달리 입력신호 이외에 현재 ... 의 출력상태 일부가 입력으로 피드백되어 최종 출력을 결정하는 회로. 이러한 순차논리회로의 가장 기본이 되는 회로가 플립플롭 회로. 플립플롭(FF: Flip-Flop)은 쌍안정 멀티
    리포트 | 14페이지 | 1,500원 | 등록일 2008.12.08
  • [디지털논리회로]Digital clock design
    설계 포트폴리오학부(과)명전파공학과프로그램 명전파공학 프로그램성 명권명진학 번20001165교과목 명디지털 논리회로년도 / 학기2005/2교과목 코드51956담 당 교 수김기만 ... diagram으로부터의 파형이 정확히 일치함을 볼 수 있습니다.4. 결론한 학기동안 디지털 논리 회로를 배워나가면서 힘든 점도 많았지만 많은 것을 배웠고 보람도 있었습니다. 마지막 4 ... (교수님)제 목Digital clock design1. 서론- 설계 목적① Digital clock의 동작 원리를 이해한다.② CAD 프로그램의 사용법을 익힌다.③ 설계된 회로
    리포트 | 10페이지 | 1,500원 | 등록일 2006.06.21
  • 순서 논리 회로 플립플롭( flip-flop) 실험보고서
    순서 논리 회로 플립플롭( flip-flop) 실험보고서1. 실험목적순서논리회로의 기반이 되는 플립플롭을 RS, D, T, JK, 플립플롭 등을 대상으로 하여 동작 원리를 살펴보 ... 고, 전반적인 이해를 한다.2. 이론디지털 회로는 조합(combinational) 논리회로와 순서(sequential) 논리회로 나뉜다. 조합 논리회로는 간단하게 말해서 그냥 ... AND,OR gate로 구성된 회로이다.순서논리회로는 쉽게 말해 플립플랍이라는 동기소자가 들어가있는 회로를 말하는 것이다.또 다시 순서논리회로는 크게 비동기(asynchronous
    리포트 | 3페이지 | 1,000원 | 등록일 2009.08.06
  • [디지털논리회로] 디지털논리회로실험예비레포트
    작용을 한다. AND의 출력은 개방 트랜지스터에 의해서 비교되기 때문이다.NOT 게이트 또는, 인버터는 아래와 같다. 회로의 출력 게이트는 NOT의 기능을 가리킨다. 논리 게이트 ... -state 논리 소자는 각각 다른 세가지의 출력을 가진다. high(논리값1)와 low(논리값0)의 출력과 high-impedance 또는 high-Z 상태라고 부르는 출력 ... 을 가진다. high-Z 상태는 소자의 출력에서 개방회로와 같다. 출력은 floating condition이다.이것은 tri-state buffer를 표현하는 것이다. enable
    리포트 | 7페이지 | 1,500원 | 등록일 2003.08.29
  • 디지털 논리회로 실험 텀 프로젝트 - 디지털 번호키
    디지털 논리회로 실험Term Project- 디지털 번호키 -디지털 번호키1. 설계 주제실생활에 사용되는 ‘디지털 번호 자물쇠’(이하 ‘디지털 번호키’)를 logic 회로를 통해 ... gate를 통해 나온 논리 값 ‘1’을 회로 전체에서 사용되는 Clock과 함께 and gate에 입력하였다. 따라서 counter의 출력에 맞춰 논리 값 ‘1’이 나올 때 ... latch를 지정Input0-3까지의 수를 2-bit으로 표현D Latch(D Flip-flop)2개의 D Latch를 통해 2bit의 신호를 저장함Comparator 회로
    리포트 | 11페이지 | 2,000원 | 등록일 2008.11.27 | 수정일 2019.04.12
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 01일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:44 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감