• 통큰쿠폰이벤트-통합
  • 통합검색(4,736)
  • 리포트(4,418)
  • 자기소개서(250)
  • 시험자료(40)
  • 방송통신대(11)
  • 논문(10)
  • 서식(4)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로실험" 검색결과 2,701-2,720 / 4,736건

  • 순차회로 설계 - 카운터 예비보고서
    과 목 : 논리회로설계실험과 제 명 : 순차회로 설계 - 카운터담당교수 :담당조교 :학 과 : 전자전기공학과학 년 : 3학 번 :이 름 :제 출 일 : 2014. 5. 15논리 ... 회로설계 실험 예비보고서 #8실험 8. 순차회로 설계 - 카운터1. 실험 목표- 카운터의 종류와 각각의 기능에 대해서 이해를 하고, 이해한 내용을 바탕으로 VHDL 코딩 실습을 한다 ... 하다.- 이에 반해 동기식 카운터는 병렬 카운터라고도 하며 카운터에 있는 F/F들이 공통의 CP를 통해 트리거(trigger)되어 고속 동작에 적합하지만 비동기식 카운터에 비해 회로
    리포트 | 8페이지 | 1,000원 | 등록일 2014.07.25
  • MUX & DEMUX
    DEMUX를 설계하고, 설계한 회로도의 논리도를 완성하시오.1)8 x 1 MUX진리표ABCOUTPUT000D0001D4010D2011D6100D1101D5110D3111D72) 2x6 ... 실험 11. MUX & DEMUX5. 실험 고찰1. MUX와 DEMUX의 응용분야에 대해 실제 예를 들어가면 기술하시오.1) MUX의 응용분야멀티플렉서의 한 예로 라디오의 튜너 ... 에 대해서 설계하여 논리도로 작성해보았다.입력선택출력EABD0D1D2D30XX0*************010011000101110001(b)진리표6. 필요한 결과표 11-1Y
    리포트 | 5페이지 | 1,000원 | 등록일 2009.04.30
  • 디지털실험 1결과 디지털 논리소자
    디지털 실험 결과보고서실험 1. 디지털 논리소자실험 결과실험 1. 회로를 구성하고, 입력을 변화시켜 출력을 측정사진설명그림 회로이다. 왼쪽 붉은 집게가 입력이고 오른쪽 집게 ... 할 수 있다. 위의 실험 결과와 같이 생각해 보면 이 회로는 NOT gate와 등가인 것을 알 수 있다.실험 2. 회로를 구성하고 입력 A, B에 0, 5V로 입력할 수 있는 모든 ... 일때만 출력이 0이고 나머지 경우에서는 1인 OR gate의 성질을 보여주는 것을 관찰했다.실험 3. 회로를 구성하고 입력 A, B에 0, 5V로 입력할 수 있는 모든 경우의 수
    리포트 | 6페이지 | 1,000원 | 등록일 2014.09.30
  • [텀프로젝트]디지털 논리회로 설계 - 2자리수 16진수 가감산기
    도 (Block Diagram) 프로그램 순서도 회로도 (Circuit) 기기 및 부품 리스트 (Equipment and parts list) 결론 및 향후과제 Q A주제 설명 논리 게이트 ... 2013.12.3 디지털회로설계 결과보고서 20080XXXXX XXX 20090XXXXX XXX 20090XXXXX XXX 20110XXXXX XXX목차 주제 설명 블록
    리포트 | 11페이지 | 2,000원 | 등록일 2013.12.13 | 수정일 2014.12.23
  • 11주차 Counter and Timer
    실험목적 : up&down counterdㅢ 논리회로의 이해타이머의 특성 및 동작에 대한 이해1. 업 카운터의 회로를 구현하기 위해 Quatrus ll를 이용 ... 하여 ModelSim의 구동을 위한 회로를 구현하고 보드에서 동작을 확인한다.1) 회로도사진Up-Counter의 회로도를 나타낸 사진이다. 입력으로 clk과 cnt, clr, load가 있는걸 ... 확인할 수 있으며 출력으로는 c가 있다. 회로에서 clk은 일정주기마다 값이 바뀌게 설정하였으며, cnt가 1이라면 카운터는 값을 1씩 계속 증가시킨다. clr은 reset신호이
    리포트 | 7페이지 | 1,000원 | 등록일 2014.10.12
  • 논리 소자를 이용한 7
    의 기호 및 동작 특성을 이해하고, 논리 회로에 사용되는 논리 연산에 대해 이해하는데 많은 도움이 되었다.이번 실험의 과제는 논리소자를 이용하여 7개의 segment를 제어, 0~7 ... 논리회로 설계Number 0 : A(0),B(0),C(0)Number 1 : A(0),B(0),C(1)Number 2 : A(0),B(1),C(0)Number 3 : A(0),B(1 ... ),C(1)고찰실험에서 스위치 2개를 통해 0~3까지의 숫자를 만들어 보는 실험을 바탕으로 이론을 확인하고, 논리 소자들의 작동법을 익혔다. 또, AND, OR, NOT 게이트
    리포트 | 10페이지 | 1,000원 | 등록일 2013.12.26
  • 조합회로 설계 결과보고서
    과 목 : 논리회로설계실험과 제 명 : 조합회로 설계담당교수 :담당조교 :학 과 : 전자전기공학과학 년 : 3학 번 :이 름 :제 출 일 : 2014. 5. 1논리회로설계 실험 ... 결과보고서 #5실험 5. 조합회로 설계1. 실험 목표- ALU의 정의를 이해하고 8가지 기능을 가진 ALU를 각 소스로 작성 후 프로시저와 추가적인 함수를 이해한 후 코드를 새롭 ... 게 작성하여 검증한다.2. 실험 결과- 실험 1. 8가지 기능을 가진 ALU설계(1) 소스 코드(2) 테스트 벤치 코드(3) Wave Form- 입력값 A와 B는 임의로 각각 12
    리포트 | 6페이지 | 1,000원 | 등록일 2014.07.25
  • 디지털실험 8 예비 실험 8. CMOS – TTL interface
    한 구동을 위해서 어떻게 해야 할지를 기술하라4001로 구성한 회로이다. 이론적인 low의 최대값 1.666과 high의 최소값 3.3334를 줘서 0을 기대하고 실험했는데 2 ... _{NH}=1.38V이다.실험 준비물SN7406SN7401SN7411SN7450저항 (470, 1K, 4.7K, 10K, 15K, 47K)Ω전원공급기, 오실로스코프, 함수발생기의 회로 ... 를 구성하고, V _{DD}(핀 14번)를 +10[V]로 연결하고, 입력값에 따른 출력을 살펴보고, 또한 +5[V]로 연결하여 살펴보아라.실험 1의 회로와 A=0 B=0넣은 모습
    리포트 | 13페이지 | 1,000원 | 등록일 2014.09.30
  • 디지털실험 4예비 실험 4. 엔코더와 디코더 회로
    디지털 실험 예비보고서실험 4. 엔코더와 디코더 회로실험 목적1. Encoder와 Decoder의 기능을 익힌다.2. 부호변환 회로의 설계방법을 익힌다.3. seven-s ... 논리회로이다. n개의 입력변수를 가진 함수의 모든 최소항(2^n개)을 생성한다. 입력 변수에 따라 단 하나의 출력만이 1이 된다. 회로에 인에이블(enable)입력이 존재 ... 한다면 반드시 정상적인 논리출력을 얻기 위해서는 인에이블 신호가 회로에 인가되어야 한다. 왼쪽 회로는 디코더 회로를 구성하고 그 결과를 나타는 회로도이다. 2개의 입력 A, B로 조합가능
    리포트 | 6페이지 | 1,000원 | 등록일 2014.09.30
  • 생각하는 인문학 (독후감) (독서감상문)
    의 우민화 교육, 군사정권의 독재교육의 융합이 우리의 생각회로를 지배하고 있다. 이로써 스스로의 생각이 거세된 생각회로는 저질회로가 되었다. 저질회로를 없애기 위해선 스스로 생각할 수 ... 있는 ‘자가 생각회로’ 단계로 가야 하는데, 이를 위해선 인문 고전이라는 도구가 필요하다.생각이 거세당하면 행복의 가치는 물론 ‘행복’의 의미조차 잊고 살게 된다. 책에서 말 ... 게도 심리학 실험연구 뒷받침이 없는 저자의 주장이다. 그러나 그럴듯하다.인간이 사용하는 뇌의 용량에 대해서도 언급한다. 인간은 하루에 약 6만 번의 생각을 한다고 심리학자들은 말
    리포트 | 3페이지 | 1,500원 | 등록일 2015.10.23 | 수정일 2016.03.23
  • [기초회로실험] 실험13. CMOS-TTL Interface 예비보고서
    기초 회로 실험Ⅱ 보고서소 속전자공학전공조조학 번이 름실험 13. CMOS-TTL Interface1. 실험 목적우선 본 실험의 목적은 (1) CMOS의 동작을 이해하고, (2 ... 이 추가된 것을 알 수 있다.우선 TTL과 CMOS Logic의 차이점 중 가장 큰 것은 아래와 같다.? TTL은 양극성 트랜지스터로 논리게이트를 구성한 집적회로이고,? CMOS ... 는 단극성 트랜지스터로 논리게이트를 구성한 집적회로이다.이 때문에 TTL과 CMOS가 같은 NAND Gate로 동작할 지라도, 각각의 구성 소자와 특성이 다르기 때문에 양 쪽을 접속
    리포트 | 10페이지 | 1,000원 | 등록일 2014.09.29
  • 기본 논리 게이트 결과보고서
    2주차 기본논리게이트 결과보고서일시 : 2013. 3. 13(수)장소 : P2041. 실험결과(1) 2입력 AND, OR, NAND, NOR, XOR 게이트표 1 논리게이트 진리 ... -3}0(2) NAND 및 NOR 게이트의 응용표 2 NAND 및 NOR 게이트의 응용입력출력AB회로 (f)회로 (g)전압(V)논리전압(V)논리000.2100.1720013 ... 출력AB회로 (h)회로 (i)회로 (j)전압(V)논리전압(V)논리전압(V)논리000.1100.1300.120014.3114.2114.271104.2914.2014.281110
    리포트 | 4페이지 | 1,000원 | 등록일 2013.11.19
  • 판매자 표지 자료 표지
    전자전기컴퓨터설계실험2(전전설2)7주차예비
    에 대해 알 수 있는 실험이었으며 또한 counter 회로를 구현해볼 수 있는 실험이었다. State machine은 우리 일상속에서도 많이 사용되는 회로로 관련 제품들(자판기 등)에 대ne ... 수님실험조교 : 이 영 택실 험 일 : 2015년 11월 02일학 번 : 2012440이 름 :Ⅰ. 서론 (Introduction)1. 실험의 목적(Purpose of this ... Lab)Xilinx 프로그램으로 HDL 중 하나인 verilog를 사용하여 순차회로를 이해하고 순차회로 중 플립플롭 회로에 대해 이해한다.2. 배경 지식(Essential
    리포트 | 17페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2017.02.10
  • [컴퓨터공학기초설계및실험2 보고서] Multiplexer design
    개의 입력 데이터 중에서 하나를 선택하여 출력으로 내보내는 논리회로이며 데이터 선택기(data selector)라고도 한다. 이 때 데이터의 선택은 선택입력에 의해서 제어된다. 2 ... ) 장치를 들 수 있다. 보다 일반적인 측면에서 볼 때, 입력 측에 어떠한 신호가 있는가를 탐지해서 표시해 주는 직접회로 또는 논리소자로 구성된 회로 등을 통틀어 복호기라고 할 수 있 ... 컴퓨터 공학 기초 설계 및 실험2 보고서실험제목: Multiplexer design제목 및 목적제목Multiplexer design목적멀티플렉서(multiplexer)의 동작원리
    리포트 | 10페이지 | 1,500원 | 등록일 2015.04.12
  • [디지털실험] 기본 논리게이트의 특성이해
    1. 실험 목적- 각정 기본 논리게이트의 특성이해Kinds of basic logic gateX-ORX-NOR 1X-NOR 2NAND X-ORGray Code2. 관련 이론☞ X ... LS08 (AND)2개74LS00 (NAND)1개74LS86 (X-OR)2개74LS32 (OR)1개74LS02 (NOR)1개74LS04 (NOT)1개4. 가상실험회로구성도 ... 분석PSIM을 통한 위의 실험 회로에 대한 이론은 아무 문제가 없음을 알아내었다.특히 실험 circuit은 X-OR을 이용한 2진비교기와 Gray Code 변환기, 패리티 검사기
    리포트 | 15페이지 | 2,000원 | 등록일 2008.03.13
  • 전전컴설계실험2-8주차결과
    실험은 순차 논리 회로에 대해 기본 개념을 이해하고 Flip-Flop과 4-bit Shift Register의 순차 논리 회로를 직접 설계하는 과정을 통해 이론적인 내용과 실제 ... Simulation과 하드웨어 장비동작으로 검증해본다.(2)Essential Backgrounds for this Lab-순차 논리 회로입력의 조합만으로는 출력이 정해지지 않 ... 는 논리 회로로, 현재의 내부 상태와 입력에 의해 출력의 상태가 정해지는 것. 즉, 기억 작용이 있는 논리 회로이다. 예를 들면, Hyperlink "http://terms.naver
    리포트 | 16페이지 | 1,500원 | 등록일 2014.03.28 | 수정일 2014.04.15
  • 디지털공학실험(예비 및 결과 보고서)
    3. 실험순서회로 (a),(b),(c),(d),(e),(f),(g),(h),(i),(j),(k),(l) 디지털 공학실험책 참조(1) 디지털 실험기판 위에 7408 AND 게이트 ... 를 이용해 실험회로 (a)를 구성하고 데이터 스위치를 A, B에 연결하고 스위치를 변환시키면서 오실로스코프를 사용하여 X의 출력 전압을 측정하여 이 전압이 low 인지 high 인지 ... 판독한다.(2) 7432 OR 게이트, 7400 NAND 게이트, 7402 NOR 게이트, 7486 XOR 게이트를 이용하여 실험회로 (b),(c),(d),(e)를 구성하고 순서
    리포트 | 12페이지 | 4,000원 | 등록일 2007.11.28
  • Integrated-Circuit Timers
    실험 5. Integrated-Circuit Timers- 5551. 실험목적1. 555 타이머의 특성을 공부한다.2. 기초이론타이머의 대부분은 저항을 통한 캐패시터의 충방전 ... 에 의해 동작한다. 타이머의 동작시간을 조정하기 위해서는 외부에 저항과 캐패시터만을 부착시키면 된다. 또한 타이밍 저항을 내장하고 있어 좀 더 회로구성을 간단하게 할 수 있도록 한 ... 를 중단시킬 수 있다. 74122의 논리 기호를 그림 5-1에 제시하였다.그림 5-1. 74122 재-트리거되는 단안정기(monostable)2. 74121(CMOS 단안정)트리거
    리포트 | 7페이지 | 1,000원 | 등록일 2009.04.30
  • 스톱워치 구현 보고서
    Term Project- Stop-Watch 실험 -과 목: 디지털회로실험 및 설계교수명:학 과: 전자공학과조번호: 12조학 번:이 름:1. 실험목표0부터 59초까지의 시간 ... 을 측정하는 데 사용되는 간단한 디지털 시계의 회로를 구성하여 실험하고 결과를 관찰한다.2. 실험이론1) 비동기식 카운터비동기식 카운터는 각 플립플롭의 트리거 입력을 앞 단의 출력 ... 에 연결하여 앞 단의 출력이 다음 단의 입력으로 들어와 동작하도록 직렬 연결된 매우 간단한 형태의 카운터 논리회로다. JK플립플롭은 반전 입력 조건에서 클록이 인가되면 플립플롭이 트리거
    리포트 | 13페이지 | 2,000원 | 등록일 2013.12.03
  • 서울시립대학교-전자전기컴퓨터설계실험2-제08주-Lab07_Post
    Counter, 서울시립대학교.Datasheet - HBE-Combo II-SE VHDL과 Verilog HDL을 이용한 디지털 논리 회로 설계-XILINX-090508, 한백전자 기술연구소. ... Post-lab Report전자전기컴퓨터설계실험Ⅱ8주차. Sequential Logic Design, FSM and Clocked Counter실험 날짜2016. 10. 31학번
    리포트 | 9페이지 | 1,500원 | 등록일 2017.09.04
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 22일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
10:33 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감