• 통큰쿠폰이벤트-통합
  • 통합검색(4,728)
  • 리포트(4,410)
  • 자기소개서(250)
  • 시험자료(40)
  • 방송통신대(11)
  • 논문(10)
  • 서식(4)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로실험" 검색결과 2,661-2,680 / 4,728건

  • 언어의 산출과 이해에 대한 다중 처리 모형 요약
    의 산출과 이해에 관련된 기억은 특히 단기 기억과 장기 기억이다. 단기 기억은 작업 기억으로 불리면서, 음성 순환회로?공간 시각적 그림판이 중앙 처리기에 의해 작동되는 모습으로 상정 ... 할 경우, 참값을 지닌 요소들만을 모으면서 일관되게 참된 논리를 전개하는데 어려움이 있다.절, 명제는 다양한 측면에서 수용한 답변으로 용어도 많다. 만일 명제가 실제 생각의 기본 단위 ... 라는 것을 뒷받침하는 실험이 있다. 한 문장에 두 개의 명제를 갖고 있는 것과 하나의 명제만 갖고 있는 것을 제시하여 그 처리 속도를 측정하니 명제의 수가 늘어날수록 처리 속도
    리포트 | 3페이지 | 1,000원 | 등록일 2018.07.14 | 수정일 2023.02.22
  • 실험1 결과보고서 카운터 4주차
    실험 (1) 결과보고서 #4카 운 터(Counter)1. 목 적조합 논리 회로와 순서 논리 회로에 대한 대표적인 응용회로인 카운터에 관해서 그 동작 특성을실현한다. 구체 ... 을 보는 것을 실험했는데 처음 (a)회로에서 HIGH(1)이 이동을 하긴 하는데 우리가 알고 있는 것처럼 이동하지가 않았다. 처음 0-0-0-0(Q _{0}-Q _{1}-Q _{2} ... . 비고 및 고찰이번 실험도 HIGH가 옆으로 이동하는 것
    리포트 | 2페이지 | 2,000원 | 등록일 2014.07.08 | 수정일 2023.09.07
  • 실험보고서-십진계수기
    십진 계수기 (BCD Counter)1. 실험제목 : 십진 계수기 (BCD Counter)2. 실험날짜 : 2013. 11. 073. 실험결과 : 1) JK FF으로 꾸민 십진 ... 계수기1.1 그림 과 같이 7400 NAND gate와 7476 JK FF을 사용하여회로를 꾸민다.1.2 SW2을 0에서 1로 하여 FF을 clear한다.1.3 SW1를 사용
    리포트 | 4페이지 | 1,000원 | 등록일 2014.11.25
  • 2비트 전가산기 예비보고서
    실험 제목 2비트 전가산기실험 목적[1] 반가산기와 전가산기의 원리를 이해.[2] 가산기를 이용한 논리회로의 구성능력을 키움.관련이론① 반가산기 (HA : Half Adder) ... 에 대하여 차와 빌림수의 논리 함수를 얻기 위한 그림은 다음과 같다.실험방법 & 시뮬 & 시뮬해석1. 다음 회로를 구성하고 진리표를 작성하여라ABSC*************101시뮬 ... (carry-out) Co를 각각 1 비트씩 출력한다.△ 전가산기 논리 회로③ 반감산기(Half Subtractor)- 한 자리인 2진수를 뺄셈하여 차 (difference)와 빌림수
    리포트 | 5페이지 | 1,000원 | 등록일 2014.06.03
  • 디지털 로직 실험 수체계
    시스템 구성.□ 모의실험용으로 결함을 만들어 놓은 회로의 고장 진단.2-1. 사용 부품LED 4개Bread Board (Wish Board)7447A BCD/10진 디코더MAN72 ... 화된 10진수로 표현하는 것은 간단하다.하지만 BCD끼리의 연산을 2진수처럼 하면 문제가 생기기 때문에 가산법이 따로 있다.2-3. 실험 순서1. 이 실험회로를 구성하기 전에 ‘실험 ... 개요’의 ‘회로 결선’ 부분을 복습하도록 하여라. 이번 실험부터 IC에 대한 핀 번호는 생략한다. 핀 번호들은 부록A의 데이터 시트나 제조업체의 웹사이트를 참조하기 바란다. 회로
    리포트 | 7페이지 | 1,000원 | 등록일 2015.07.20
  • [대충] 예비 MOSFET Digital Logic Gate
    전자회로실험2(예비보고서)실험 : MOSFET Digital Logic Gate1. 실험 목적디지털 로직 게이트를 기초로 하여 MOSFET의 동작을 이해한다.2. 실험 이론이번 ... 장에서는 MOSFET을 이용하여 논리회로를 구현하는 것을 다뤄보고 Passive Load와 Active load를 이용한 n-MOSFET 회로와 n-channel과 p-c ... hannel 장치를 사용한 CMOS회로를 설계하고 테스트해 볼 것이다.MOSFET 로직 게이트의 장점은 높은 Input Impedance를 가짐으로써 전력소모를 줄인다는 점이다. 이점
    리포트 | 6페이지 | 1,000원 | 등록일 2015.01.17
  • Multiplexer 가산-감산 예비보고서
    only memory)을 이용하여 논리회로의 합성도 가능하다.2. 멀티플렉서를 이용한 논리회로Y = A?B = A'B + AB'의 논리식을 의 멀티플렉서로 구성하는 경우는 위의 식 ... (Function generation)논리회로에서는 A, B, C 세 개의 입력 변수가 주어지면 8개의 논리함수를 만들 수 있다(ABC=000, 001, ???, 111). 이렇게 만들어진 ... 회로를 연결하고 진리표를 작성하라.입력출력(Y)SABD0D1D2D300010000010100010001001100011000000101000011000001110000※시뮬해석실험1
    리포트 | 6페이지 | 1,000원 | 등록일 2014.06.03
  • Quartus II와 Modelsim 사용법 및 FPGA를 이용한 검증 결과
    결 과 보 고 서3주차실험 2 : Quartus II 와 ModelSim 사용법 및FPGA를 이용한 검증1. 실험 결과본 실험은 아래 두 과정을 통해 Quartus II ... 는 Not gate X 입력 값의 출력 값이 된다. 따라서 X의 변화에 따라서 Y의 값도 같이 변화가 있는 것을 확인할 수 있다.2. 실험 고찰1. Not Gate 한 개 사용 ... . Schematic 이용해서 설계한 뒤 Test Bench 내용 수정하고 결과 값 확인1) Schematic 이용하여 회로 설계[ 사진 ] 문제 2 회로2) 문제 2 Test
    리포트 | 6페이지 | 2,000원 | 등록일 2014.01.06
  • 논리결과-4-Multiplexer & Demultiplexer
    을 통해 동작을 확인한다.2. 실험 결과실험 1) Multiplexer실험방범 : Enable 입력을 갖는 4x1 멀티플렉서를 74HC20과 74HC04를 이용하여 다음 회로와 같이 ... 의 내부회로를 살펴보면 한 개의 입력 값과 두 개의 선택입력 값 그리고 4개의 출력이 있는데 AND GATE와 INVERTER로 구성된 실험 2-1과는 달리 NAND GATE ... 출력이 결정되는 것을 확인할 수 있었고, 구성한 회로가 멀티플렉싱 기능이 이루어짐을 알 수 있었다.실험 2는 실험1에서 74HC20과 74HC04를 이용하여 멀티플렉서를 구성했던 것
    리포트 | 5페이지 | 1,000원 | 등록일 2012.12.23
  • 전전컴설계실험2-8주차예비
    .Introduction.(1)Purpose of this Lab이번 실험은 순차 논리 회로에 대해 기본 개념을 이해하고 Flip-Flop과 4-bit Shift Register ... 의 순차 논리 회로를 직접 설계하는 과정을 통해 이론적인 내용과 실제 Simulation과 하드웨어 장비동작으로 검증해본다.(2)Essential Backgrounds for this ... Lab-순차 논리 회로입력의 조합만으로는 출력이 정해지지 않는 논리 회로로, 현재의 내부 상태와 입력에 의해 출력의 상태가 정해지는 것. 즉, 기억 작용이 있는 논리 회로
    리포트 | 11페이지 | 1,500원 | 등록일 2014.03.28 | 수정일 2014.04.15
  • 순차회로 설계 예비보고서
    과 목 : 논리회로설계실험과 제 명 : 순차회로 설계담당교수 :담당조교 :학 과 : 전자전기공학과학 년 : 3학 번 :이 름 :제 출 일 : 2014. 5. 1논리회로설계 실험 ... 예비보고서 #6실험 6. 순차회로 설계1. 실험 목표- 순차회로의 기본요소인 Latch와 Flip-Flop에 대하여 알아보고, 이를 응용한 레지스터의 작동 방식에 대해서도 이해 ... 나 프린터 등에 이용한다.3. 실험 내용- 실험 1. JK F/F(1) 진리표 : Q+ = JQ' + K'Q(2) 특성표(3) 상태도(4) 논리 기호(5) Nor 게이트를 이용한 JK
    리포트 | 7페이지 | 1,000원 | 등록일 2014.07.25
  • 아주대 전자회로실험 4 정궤환 회로
    실험4. 정궤환 회로1. 실험 목적연산증폭기를 사용하여 정궤환 회로를 구성하여, 슈미트 트리거(Schmitt trigger)회로의 특성을 관찰한다. 또한 이를 이용한 사각파 발생 ... 기를 구성하여 실험해본다.2. 실험 이론 실험 1에서 배웠던 부궤환 회로는 op-amp의 반전 입력과 연결된 회로가 출력으로 연결된다. 이 장에서 배우 ... 를 불안정하게 하는 쪽으로 동작한다. 따라서 증폭기의 경우에는 부궤환을 이용하여 실험하고, 이 장에서 배울 슈미트 트리거는 정궤환 회로를 이용한다.다.
    리포트 | 3페이지 | 3,000원 | 등록일 2014.07.03 | 수정일 2015.03.24
  • 고전적 조건형성의 응용(행동의학, 공포조건형성이론)
    은 놀라울 정도로 단순하다. John Watson과 Rosalie Rayner(1920)는 11살짜리 Albert가 실험 쥐를 두려워하도록 조건형성을 시작하였다. 쥐에 처음으로 노출 ... 다.비록 널리 인용되긴 하지만, Watson과 Rayner의 연구는 타당한 과학적 실험에서 요구되는 많은 문제점들을 남겼다. 'Little 린bert에게 무슨 일이 있었나?'라는 ... 에 따라 진화해왔다. Ohman과 Mineka(2001)는 공포에 대한 준비된 학습을 위한 전용의 진화된 뇌의 회로 혹은 모듈의 존재를 시사하였다. 이 모듈이 위험스런 자극이나 상황
    리포트 | 4페이지 | 1,000원 | 등록일 2017.10.16
  • 논리결과-6-래치와 플립플롭(Latch & Flip-Flop)
    실험 6. 래치와 플립플롭(Latch & Flip-Flop)1. 실험목적- 여러 종류의 flip-flop을 구성하여 그 동작 특성을 알아본다.2. 실험결과실험 1) R-S F/F ... 상태SR(입력전의 값)(입력후의 값)00*************x001101101011111x실험 1은 R-S Flip Flop은 NAND gate 4개로 만들어 볼 수 있다. C ... )는 High를 출력하게 된다.실험 2) D F/F (Gate 이용)D(입력전의 값)(입력후의 값)000010101111입력출력DC(Clock)상태Q(t)Q‘(t)-0불변01Reset0111
    리포트 | 4페이지 | 1,000원 | 등록일 2012.12.23
  • 전전컴설계실험2-7주차결과
    of this Lab이번 실험은 조합 논리 회로에 대해 기본 개념을 이해하고 Mux와 BCD-to Excess 3 converter의 조합 논리 회로를 직접 설계하는 과정을 통해 ... )Hypothesis of this Lab & Basis of the assumption조합 논리 회로의 특성을 이해하고 실제 실험을 하기 전에 Xilinx 설계를 통해 이번 실험 ... 이론적인 내용과 실제 Simulation과 하드웨어 장비동작으로 검증해본다.(2)Essential Backgrounds for this Lab-조합 논리 회로논리곱(AND), 논리
    리포트 | 20페이지 | 1,500원 | 등록일 2014.03.28 | 수정일 2014.04.15
  • 결과 RAM
    실험1. 2-bit RAMSetting: 전압공급기를 통하여 5V의 전압을 공급함.In0In1WR0WR1OE0OE1Output AOutput BHigh/Low1. 그림과 같은 2 ... -bit RAM 회로를 구현한다.2. Breadboard의 세로 노드의 왼쪽라인을 High로 오른쪽 라인을 Low로 설정한다.3. 위에서부터 차례대로In0, In1, WR0, WR ... OutputOutput1010010Z1010101Z010101Z0010110Z1: 실험 첫 번째 측정에서 OE0=1, In0=1 이므로 A쪽에서 데이터를 Write할 것이라고 생각할 수
    리포트 | 3페이지 | 2,000원 | 등록일 2013.12.26
  • 예비 RAM
    1. 실험목적: 반도체 memory의 기본적인 동작 원리를 알아보고 64-bit 기억 소자의 동작을 실험을 통해 확인한다.2. 이 론RAM(Random Access Memory ... (트랜지스터)를 집적한 IC를 이용하여 기억소자로 사용하고 읽을 때 순차적이 아닌 랜덤하게 읽을 수 있기 때문에 읽기 또는 쓰기 속도가 매우 빠르다. 기록과 해독의 두 회로가 있 ... . 실험 준비물: 오실로스코프 또는 전압계, 5V 전압원, LED (4개), 330Ω (2개), 10kΩ (2개)IC 7400(2개), 7403, 7489IC s
    리포트 | 4페이지 | 1,500원 | 등록일 2013.12.26
  • comparator
    서플라이, 오실로스코프, 신호발 생기- 실험 도구 설계(1) 주어진 회로에 따라 PCB 위에 일반저항과 연산증폭기 (OP-Amp),콘덴서를 올린 후 전선을 벗겨 연결시키고 그 위 ... 제목: comparator1. 목 적- 비선형 신호처리 회로의 동작을 이해한다.2. 이 론비교기란 기준전압V _{ref}에 대해서 입력전압V _{i}의 크기에 따라 출력값이 조절 ... 되는 매우 높은 이득의 연산 증폭기 이다. 비교기의 출력은(+)입력 전압이 (-)입력보다 크거나 작을 때의 지시를 제공하는 논리레벨로 나타 낼 수 있다. 비록 연산 증폭기가 이러
    리포트 | 5페이지 | 1,000원 | 등록일 2014.12.18
  • 실험 9. D/A & A/D Converter
    this code of ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일: '08. 11. 17과목명: 논리회로실험 결과 ... ) 회로의 구성과 동작 원리에 대해 이해하는 실험이였다.실험에서 사용한 A/D Converter는 Counter type으로 내부에서 D/A 컨버터로 발생시킨 전압이 아날로그 입력 ... 보고서교수명: 이재진 교수님분 반: 월8.5교시학 번: 200420026 / 200420031성 명: 김승욱 / 김용정실험 9. D/A & A/D Converter(DAC & ADC
    리포트 | 8페이지 | 2,000원 | 등록일 2009.03.10
  • 조합논리회로 2 멀티플렉서 예비보고서
    ※최대한 요약을 하여 책의 내용이 빠질 수도 있음을 명시합니다.■실험 목적-조합논리회로의 또 다른 예로서 멀티플렉서와 디멀티플렉서의 동작 원리 및 특성을 확인합니다.■멀티플렉서 ... 하나만 출력 데이터Y로 선택됩니다. 이 때S _{1}S _{0}은 선택 신호라 합니다.그림 1 4-to-1 논리회로 그림 2 진리표위의 그림은 이 논리함수, 논리회로의 진리표입니다 ... 습니다. 그리고 라디오신호에는 38Khz 스위칭타임에 맞추기 위해 19Khz의 파일럿신호라고 하는 동기신호도 같이 보내 줍니다.그림 3 디멀티플렉서 논리 회로 그림 4 진리표위의 그림3은 1
    리포트 | 2페이지 | 1,500원 | 등록일 2014.11.28
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 21일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:00 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감