
총 381개
-
홍익대학교 전자회로(2) 최종 프로젝트 보고서2025.04.261. 2-stage OP-Amp 설계 2-stage OP-Amp 회로를 설계하였으며, 모든 트랜지스터가 Saturation 영역에서 동작하도록 하였다. 또한 OP-Amp의 Small-Signal Gain이 50dB 이상, Gain*Bandwidth가 100MHz 이상, Phase Margin이 45도 이상이 되도록 설계하였다. 이를 위해 각 트랜지스터의 크기와 바이어스 전류를 조절하였으며, Compensation Capacitor를 추가하여 Phase Margin을 확보하였다. 2. Unity-gain Buffer 설계 Unity-...2025.04.26
-
중앙대 BJT와 MOSFET을 사용한 구동(switch) 회로 예비보고서2025.05.051. 구동회로 측정 함수발생기는 예를 들어 5 Vpp square pulse를 선택하면, 부하가 50 Ω일 때 평균이 0 V이고 +2.5 V, -2.5 V의 펄스를 생성한다. 설계한 구동회로에 1Hz, 5 Vdc square pulse (50%)를 인가하려면 함수발생기의 전압(Vpp), OFFSET을 어떻게 조정해야 하는가? 제시문에 따르면 함수발생기는 전면 출력에 5 Vpp square pulse를 선택한 경우 그 절반을 각각 양수 및 음수의 진폭으로 가지는 펄스를 생성한다. 함수발생기의 실제 출력은 전면의 화면에 표시된 Vpp ...2025.05.05
-
전자회로실험 과탑 A+ 결과 보고서 (실험 2 정류회로)2025.01.291. 반파 정류 회로 반파 정류 회로는 입력 교류 신호의 양의 반주기만을 이용하여 직류 성분을 출력으로 변환한다. 입력 전압 V_s의 양의 반주기 동안 다이오드 D_1이 forward biased되어 전류가 흐르고, 출력 전압 V_o가 생성된다. 반면 V_s가 음의 반주기일 때 다이오드는 reverse biased 상태가 되어 전류가 흐르지 않고 출력은 0이 된다. 2. 피크 정류 회로 피크 정류 회로는 입력 신호의 피크 값을 저장해 출력한다. 입력 전압 V_s의 양의 반주기 동안 다이오드 D_1이 forward biased되어 커...2025.01.29
-
교류및전자회로실험 실험9-1 트랜지스터 기초실험 예비보고서2025.01.171. 트랜지스터 트랜지스터는 N형 반도체와 P형 반도체를 NPN 혹은 PNP의 격층구조로 조합한 소자이고, Collector, Emitter, Base라고 하는 세개의 단자가 있다. 트랜지스터의 주단자는 Collector와 Emitter이며, 트랜지스터의 전류는 Collector에서 Emitter로 소자를 관통하여 흐르는 전류 IC를 말한다. 트랜지스터의 특성은 이들 두 변수 사이의 전압-전류 간 관계를 의미하며, base 단의 전류를 변화시킴으로써 특성곡선을 변화시켜 줄 수 있다. 따라서 base는 트랜지스터의 동작을 사용자가 제...2025.01.17
-
중앙대학교 전자회로설계실습 예비보고서72025.01.111. Common Emitter Amplifier의 주파수 특성 이전 실험에서 설계한 emitter 저항을 이용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가한다. PSPICE 시뮬레이션을 통해 출력 파형, 전압, 전류, 이득 등을 분석하고 주파수 특성 그래프를 작성한다. 또한 저항 및 커패시터 값 변화에 따른 주파수 특성의 변화를 확인한다. 1. Common Emitter Amplifier의 주파수 특성 Common Emitter Amplifier는 가장 널리 사용되는 트랜지스터...2025.01.11
-
서강대학교 22년도 전자회로실험 2주차 결과레포트 (A+자료)2025.01.121. OP AMP 기본 원리 이번 실험은 OP AMP의 원리를 이용한 증폭기, 미분기, 적분기 등을 설계하고 동작을 확인하는 실험이었습니다. 실험 결과 이론적인 계산값과 5% 이내의 오차를 보이며 회로가 의도한 대로 동작하는 것을 확인할 수 있었습니다. 이를 통해 OP AMP를 이용해 원하는 전압이득을 가진 증폭기, 미분기, 적분기 등을 설계할 수 있다는 것을 알 수 있었습니다. 오차 요인으로는 passive 소자의 허용오차, OP AMP의 offset voltage 및 비이상적인 특성, 측정 장비의 오차, 전자파 및 물리적 접촉에...2025.01.12
-
트랜지스터 분해2025.05.121. 트랜지스터 트랜지스터는 전자 회로에서 신호 증폭, 스위칭 등의 기능을 수행하는 핵심 부품입니다. 이 자료에서는 npn 트랜지스터의 구조와 원리를 설명하고 있습니다. 트랜지스터는 emitter, collector, base의 3개 단자로 구성되어 있으며, 수지 케이스로 내부 부품을 보호하고 있습니다. 분해 결과 트랜지스터 내부에는 copper frame과 passivated die가 있음을 확인할 수 있었습니다. 1. 트랜지스터 트랜지스터는 현대 전자 기술의 핵심 구성 요소로, 전자 회로의 기본 단위입니다. 트랜지스터는 전기 신...2025.05.12
-
AM Radio Receiver 실험설계 결과보고서2025.01.041. AM 복조 회로 AM 복조는 Envelope Detector, Buffer Amp, Attenuator, Push-Pull Amp로 구성됩니다. Envelope Detector는 수신 신호의 포락선을 검출하는 복조 방식으로, 수신 신호를 정류하고 저역 필터를 통해 포락선을 재생합니다. Buffer Amp는 각 회로 간 신호 레벨을 맞추기 위한 증폭기이며, Attenuator는 입력 신호를 원하는 레벨로 낮추는 역할을 합니다. Push-Pull Amp는 상보형 구조로 구성되어 전체 주기의 신호를 얻을 수 있습니다. 2. 증폭기 ...2025.01.04
-
OP-Amp의 정의 및 특성과 반전증폭기2025.01.041. OP-Amp의 정의 및 특성 OP-Amp는 덧셈이나 적분 등의 연산기능을 갖게 할 수 있는 고이득의 직류 증폭기로, 연산 증폭기라고 한다. OP-Amp는 입력단, 증폭단, 출력단으로 구성되며, 이상적인 OP-Amp는 무한대의 이득, 입력 저항, 주파수 대역폭을 가지지만 실제 OP-Amp는 이보다 낮은 특성을 가진다. OP-Amp는 가산, 감산, 적분, 미분 등의 연산 회로에 사용될 수 있다. 2. 반전증폭기 반전증폭기는 OP-Amp의 반전 입력단자에 신호를 인가하여 출력 전압이 입력 전압과 반대 극성을 가지는 회로이다. 반전증...2025.01.04
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 8장 연습문제 풀이2025.01.021. 공통소스 JFET 증폭기의 전압이득 공통소스 JFET 증폭기의 전압이득을 계산하기 위해 먼저 트랜스컨덕턴스 gm을 계산하고, 이를 이용하여 출력전압을 구한다. 출력전압은 입력전압에 비해 위상이 반전된다. 2. 공통 드레인 JFET 증폭기의 전압이득 공통 드레인 JFET 증폭기의 전압이득을 구하기 위해 교류소스저항 rs를 계산하고, 이를 이용하여 출력전압을 구한다. 출력전압은 입력전압과 동상이다. 3. 공통소스 MOSFET 교류증폭기의 전압이득 공통소스 MOSFET 교류증폭기의 전압이득을 구하기 위해 먼저 트랜스컨덕턴스 gm을 ...2025.01.02