총 381개
-
전자회로실험 과탑 A+ 예비 보고서 (실험 7 이미터 팔로워)2025.01.291. 이미터 팔로워 회로 이미터 팔로워 회로는 베이스에 입력된 신호가 이미터로 전달되며, 출력 신호는 입력 신호와 같은 위상을 가지지만 전압 이득이 거의 1인 특징을 갖는 회로입니다. 이 회로는 주로 전류 이득을 높이기 위해 사용되며, 출력 임피던스를 낮추고 입력 임피던스를 높이는 데 유리합니다. 2. 전압 이득 이미터 팔로워 회로의 전압 이득은 1에 매우 가깝습니다. 이는 출력 전압이 입력 전압을 거의 그대로 따라간다는 뜻이며, 위상 반전이 발생하지 않습니다. 3. 입력 임피던스 입력 임피던스는 매우 크습니다. 입력 임피던스는 베...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 8 공통 베이스 증폭기)2025.01.291. 공통 베이스 증폭기 공통 베이스 증폭기 회로는 베이스를 공통 단자로 사용하는 트랜지스터 증폭기 회로로, 주로 고주파 증폭기로 사용된다. 이 회로에서 입력 신호는 이미터에 인가되며, 출력 신호는 컬렉터에서 얻어진다. 베이스는 고정된 전압을 유지하며 입력과 출력 사이에서 공통 노드로 동작한다. 공통 베이스 증폭기는 전류 증폭보다는 전압 증폭이 필요한 경우에 유용하며, 고주파 응답이 우수한 장점이 있다. 2. 공통 베이스 증폭기의 특성 공통 베이스 증폭기의 주요 특성은 다음과 같다: 1) 전류 이득은 1에 가깝다. 2) 전압 이득은...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 12 소오스 팔로워)2025.01.291. 소오스 팔로워 회로 소오스 팔로워 회로는 전압 버퍼로도 불리며, 입력 신호를 증폭하지 않고 동일한 위상의 신호를 출력하지만, 출력 저항을 낮추고 전류를 증폭하는 역할을 한다. 이 회로의 주요 특성은 입력과 출력의 관계, 전압 이득, 출력 저항 감소, 전류 이득 등이다. 2. 소오스 팔로워 회로의 실험 결과 실험을 통해 R_S 값이 MOSFET의 동작 점과 회로의 전류 흐름에 중요한 역할을 한다는 점을 확인할 수 있었다. 또한 입력 전압 변화에 따른 출력 전압 변화를 측정하여 소오스 팔로워의 전압 이득이 거의 1에 가까운 것을 ...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 20 차동 증폭기 기초 실험)2025.01.291. 정전류원 회로 정전류원 회로는 일정한 전류를 제공하는 회로로, 주로 전류 제어 및 안정적인 전류 공급이 요구되는 응용에서 사용된다. 이 회로는 MOSFET의 전류 제어 특성과 전류 거울 원리를 사용하여 기준 전류를 설정하고, 이를 기반으로 일정한 부하 전류를 제공한다. 2. 차동 증폭기 회로 차동 증폭기는 두 입력 신호의 차이를 증폭하는 회로로, 높은 입력 저항과 낮은 출력 저항을 가지며 잡음 제거와 신호 증폭에서 중요한 역할을 한다. 이 회로는 입력 신호의 차이를 증폭하고 공통 모드 신호를 억제하여 신호 품질을 향상시킨다. ...2025.01.29
-
7주차_결과2025.01.131. Full Wave Rectifier 실험1에서는 Full Wave Rectifier 회로를 구현하고 다양한 부하 조건에서의 출력 특성을 관찰하였습니다. 입력 신호가 모두 (+)로 정류되어 출력되는 것을 확인하였고, 부하에 커패시터를 연결할수록 DC 전압에 가까운 출력 파형을 얻을 수 있었습니다. 이론값과 실험값, 시뮬레이션 결과를 비교하여 오차 발생 원인을 분석하였습니다. 2. Buck Converter 실험2에서는 Buck Converter 회로를 구현하고 스위칭 주파수와 듀티 사이클 변화에 따른 출력 특성을 관찰하였습니다....2025.01.13
-
건국대학교 전자회로1 SPICE12025.01.291. 전자회로1 SPICE 과제 이 프레젠테이션은 전자회로1 SPICE 과제에 대한 내용을 다루고 있습니다. 주요 내용은 입력 신호(Vin)와 출력 신호(Vdc)의 파형, 커패시터(C)의 값을 찾는 절차, 그리고 리플 전압(Vpp)을 줄이기 위한 인덕터(L)의 값 계산 과정입니다. 초기에는 10uF의 커패시터를 사용했지만, 원하는 리플 전압 0.07V와 차이가 크게 나서 근사 계산을 통해 약 85.5uF의 인덕터 값을 찾아내었고, 이를 통해 목표 리플 전압에 근접한 결과를 얻을 수 있었습니다. 1. 전자회로1 SPICE 과제 전자회...2025.01.29
-
중앙대학교 전자회로설계실습 예비3. Voltage Regulatior 설계 A+2025.01.271. Voltage Regulator 설계 이 프레젠테이션은 전자회로설계실습의 예비 3번째 실습인 Voltage Regulator 설계에 대한 내용을 다루고 있습니다. 설계 과정에서 사용된 수식과 계산 과정을 상세히 설명하고 있으며, PSPICE를 활용한 회로 분석 결과도 포함되어 있습니다. 주요 내용으로는 브리지 방식 정류회로의 동작 원리, 부하 전압 및 리플 전압 계산, 교류 입력 전원 크기 및 주파수 결정 등이 있습니다. 1. Voltage Regulator 설계 전압 레귤레이터 설계는 전자 회로 설계에서 매우 중요한 부분입니...2025.01.27
-
중앙대 전자회로설계실습 결과5.BJT와 MOSFET을 사용한 구동(Switch)회로 A+2025.01.271. BJT와 MOSFET을 사용한 구동(Switch)회로 이 프레젠테이션은 중앙대학교 전자회로설계실습 수업의 결과물로, BJT(바이폴라 접합 트랜지스터)와 MOSFET(금속-산화물-반도체 전계 효과 트랜지스터)을 사용한 구동(스위치) 회로를 설계하고 구현한 내용을 다루고 있습니다. 실험 과정에서 LED 구동 회로를 구현하고 측정하였으며, 회로의 동작 특성과 소비 전력 등을 분석하였습니다. 실험 결과에서 약 20%를 넘는 오차율이 발생했는데, 이는 설계 과정에서 사용한 저항값과 실제 실험에서 사용한 저항값의 차이, 다이오드 불량 등...2025.01.27
-
[예비보고서]중앙대학교 전자회로설계실습 Push-Pull Amplifier 설계2025.05.101. Classic Push-Pull Amplifier 특성 Push-Pull 증폭기는 NPN, PNP 2개의 BJT로 구성되어 Dead zone이라는 구간이 발생한다. 입력전압 -Vbe 인 경우 두 BJT 모두 꺼진 상태로 동작하여 출력전압은 입력 전압에 상관없이 0이 되기 때문이다. 2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성 Push-Pull amplifier 출력단자를 OP-Amp (-)입력단자로 feedback시킨 것만으로 입출력 관계 전달특성곡선의 dead zone이 제거...2025.05.10
-
A+받은 다이오드 클램퍼 예비레포트2025.05.101. 다이오드 클램퍼 다이오드 클램퍼는 입력 파형의 형태를 변화시키지 않고, 입력 파형에 직류 전위를 더해주는 회로를 말한다. 양의 클램퍼와 음의 클램퍼로 나눌 수 있으며, 바이어스된 클램퍼도 있다. 실험을 통해 각 회로의 동작을 확인하고, 출력 파형의 DC 레벨 변화를 관찰하였다. 1. 다이오드 클램퍼 다이오드 클램퍼는 전자 회로에서 중요한 역할을 합니다. 이 회로는 입력 신호의 진폭을 제한하여 출력 신호의 크기를 일정하게 유지할 수 있습니다. 이를 통해 과전압으로 인한 회로 손상을 방지할 수 있습니다. 또한 클램퍼 회로는 신호 ...2025.05.10
