
총 40개
-
로이드 베넷 Lloyd Bennett, 성인간호학, 성인간호학 실습, 브이심, Vsim, Pre-Simulation Quiz 사전퀴즈, Vsim Simulation, Post-Simulation Quiz 사후퀴즈2025.05.051. 성인간호학 성인간호학은 성인 환자의 건강 관리와 관련된 간호 분야입니다. 이 분야에서는 성인 환자의 질병 예방, 건강 증진, 치료, 재활 등을 다룹니다. 성인간호학 실습은 실제 임상 현장에서 성인 환자를 돌보는 실습 과정입니다. 2. Vsim Vsim은 가상 시뮬레이션 교육 플랫폼입니다. 이를 통해 학생들은 실제와 유사한 상황을 경험하고 실습할 수 있습니다. Vsim에는 사전 퀴즈, 시뮬레이션, 사후 퀴즈 등의 기능이 포함되어 있습니다. 3. Pre-Simulation Quiz 사전퀴즈 사전 퀴즈는 시뮬레이션 실습 전에 실시되...2025.05.05
-
RC & Circuit Simulator 실험 보고서2025.01.221. 축전기(Capacitor) 축전기는 특정한 정전 용량(커패시턴스, Capacitance)을 갖는 회로 소자로, 주로 두 개의 도체판으로 구성되어 있고 사이 공간은 얇은 절연체로 채워져 있다. 커패시턴스는 도체판의 면적을 넓히거나 두 판 사이의 간격을 작게 함으로써 증가한다. 도체판 표면에 전하가 저장되는데, 두 표면에 모이는 전하의 양은 같지만 부호는 반대이다. 2. 용량성 리액턴스(Capacitive reactance) 축전기에서의 전류 흐름을 방해하는 정도를 나타내는 수치로, X_C = -1/wC 로 나타낼 수 있으며 주파...2025.01.22
-
논리회로설계실험 9주차 counter설계2025.05.151. Ripple counter (D flip flop) Ripple counter의 기본 구조는 D flip flop을 이용하는 것이다. 출력 값 OUT[3:0]은 0000에서 시작하여 clk의 positive edge마다 2진수 1씩 증가하는 형태로 변화한다. 이를 통해 structural modeling으로 ripple counter를 구현할 수 있다. 2. Ripple counter (JK flip flop) JK flip flop을 이용한 ripple counter의 경우, 가장 왼쪽의 JK flip flop에서 OUT[0...2025.05.15
-
디지털시스템설계실습_HW_WEEK102025.05.091. FSM Detector 이번 과제를 통해 FSM Detector를 구현해보는 시간이었습니다. Testbench에서 1101 sequency를 포함하는 input x '011011011110111' sequency를 생성하여 그 결과를 확인했습니다. FSM 모듈은 위의 input을 감지하고 그에 따라 1을 출력하는 것을 알 수 있었습니다. 그리고 이 과정을 분석하면서 Detector의 원리도 이해할 수 있었습니다. 2. Verilog Code 과제에서는 FSM_Detector 모듈을 Verilog로 구현하고, Test Bench...2025.05.09
-
인하대 VLSI 설계 5주차 Multiplexer2025.05.031. Multiplexer Multiplexer는 2개의 입력 신호 중 하나를 선택하여 출력으로 내보내는 게이트 회로입니다. 입력 신호의 개수에 따라 2:1 Mux, 4:1 Mux, 8:1 Mux 등으로 구분됩니다. 이번 실습에서는 2:1 Mux와 4:1 Mux의 레이아웃 작성, netlist 작성 및 시뮬레이션을 수행하였습니다. 2. 2:1 Multiplexer 2:1 Multiplexer는 2개의 입력 단자(IN1, IN2)와 1개의 출력 단자(OUT), 그리고 선택 신호(SEL)로 구성됩니다. SEL이 0이면 IN1이 출력되고...2025.05.03
-
인하대 VLSI 설계 Microprocessor 프로젝트 결과보고서2025.05.031. Microprocessor Microprocessor는 컴퓨터의 산술논리연산기로 컴퓨터 중앙 처리 장치인 CPU의 기능을 통합한 집적 회로이다. 레지스터, 산술 논리 장치, 제어 장치 등 연산 장치와 제어 장치를 1개의 작은 실리콘 칩에 집약한 처리장치를 의미한다. Memory로부터 명령어와 Data를 읽고 이를 해독해서 주어진 일을 수행한다. 정해진 명령에 따라 레지스터 연산, 산술 연산, 논리 연산 등을 수행하며 명령어를 조합하여 특정 알고리즘으로 프로그래밍함으로써 원하는 연산 결과를 얻을 수 있다. 2. SRAM SRAM...2025.05.03
-
스탠 체켓 Stan Checketts, 성인간호학, 성인간호학 실습, 브이심, Vsim, Pre-Simulation Quiz 사전퀴즈, Vsim Simulation, Post-Simulation Quiz 사후퀴즈2025.05.051. 장음 감소의 일반적인 원인 장음 감소의 일반적인 원인은 adhesions(접착)입니다. 2. 복부 팽만을 가진 대상자, 역류성구토, 산염기 장애 복부 팽만을 가진 대상자, 역류성구토, 산염기 장애의 경우 대사성 알칼리증이 발생할 수 있습니다. 3. 복통 초기 증상, 소장폐색 의심 복통의 초기 증상으로 발작성 경련성 Colicky, crampy 증상이 나타나면 소장폐색을 의심해볼 수 있습니다. 4. 치료되지 않은 소장 폐색이 어떤 쇼크 유형으로 치료되지 않은 소장 폐색은 혈액량 감소 Hypo 쇼크 유형으로 이어질 수 있습니다. ...2025.05.05
-
모의기반 무인체계 획득을 위한 M&S 활용 방안2025.01.211. M&S와 SBA M&S는 Modeling & Simulation의 약자로 현실에 있는 복잡한 구조를 추상화하여 간단히 모형으로 나타내는 모델링과 실제에서 실험이 힘들기에 가상 환경에서 모의실험을 하면서 해당 구조 특성을 파악하는 시뮬레이션이 결합된 개념을 말한다. SBA는 국방자원의 획득 관리 적용단계에 있으므로, 국방 자원의 소요 타당성을 입증하고, 이것의 획득 기간을 단축하며, 획득 비용을 절감시키고, 시행착오를 최소화하는 것을 목표로 한다. 2. SBA의 활용방법 SBA는 국방자원을 효과적으로 획득하고 관리하는 것을 목표...2025.01.21
-
중앙대학교 전자회로설계실습 예비11. Push-Pull Amplifier 설계 A+2025.01.271. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서 Analysis type을 DC Sweep으로 설정하고서 DC 전압원의 값을 –12 V에서 +12 V까지 0.001 V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 확인하였다. 이를 통해 입력전압의 절...2025.01.27
-
BJT 3-BJT Amplifier_결과레포트2025.01.121. Small Signal Parameters 분석 실험을 통해 BJT 단자의 전압에 따른 Common Emitter 회로의 출력을 이해하고, AC Signal을 인가했을 때 이론적으로 출력 파형을 예측하고 실험적으로 확인하였다. 시뮬레이션과 실험에서 구한 Small Signal Parameters를 비교한 결과, 10% 이내의 오차율을 보여 실험이 성공적이었음을 알 수 있었다. 다만 가변저항을 정확히 맞추지 못한 것이 오차의 원인으로 분석되었다. 2. Common Emitter Amplifier 실험 1에서 구한 β와 실험 2에...2025.01.12