총 10개
-
중앙대 전자회로설계실습 결과보고서82025.01.121. 단일 Current Mirror 구현 및 측정 단일 Current Mirror 회로를 구현하고 측정한 결과를 분석하였습니다. 설계한 대로 회로를 구현하고 전압을 측정하고 전류값을 계산한 결과 대부분 작은 오차를 보였습니다. 설계실습계획서에서 설계한 회로에 비해 실제로 구현한 회로에서는 channel length modulation에 의해 약간의 오차가 발생하는 것을 확인할 수 있었습니다. 2. Cascode Current Mirror 구현 및 측정 Cascode Current Mirror 회로를 구현하고 측정한 결과를 분석하였...2025.01.12
-
[A+] 전자회로설계실습 8차 결과보고서2025.05.101. 단일 Current Mirror 구현 및 측정 NMOS를 이용하여 단일 Current Mirror를 직접 설계한 뒤에 DMM을 사용하여 설계한 회로의 전압, 전류, 저항 등을 측정 및 기록하였다. 단일 Current Mirror의 전류 오차는 0.6%였고, 10mA에 근접하여 저항 값을 조절하지 않아도 되었다. 측정한 결과를 통해 단일 Current Mirror의 출력 저항을 계산할 수 있었다. 2. Cascode Current Mirror 구현 및 측정 NMOS를 이용하여 Cascode Current Mirror를 직접 설계...2025.05.10
-
전자회로실험 A+ 14주차 결과보고서(Current Mirror)2025.05.101. NMOS Current Mirror NMOS Current Mirror 회로를 구성하고 입력 전류와 출력 전류를 측정하여 전류 전달 비율을 계산했습니다. 또한 저항을 단락시키면서 노드 D의 전압과 전류를 측정하여 출력 저항을 계산했습니다. 2. Cascode Current Mirror Cascode Current Mirror 회로를 구성하고 입력 전류와 출력 전류를 측정하여 전류 전달 비율을 계산했습니다. 또한 저항을 단락시키면서 노드 D의 전압과 전류 변화를 측정하여 출력 저항을 계산했습니다. 3. Wilson Current...2025.05.10
-
전자회로 설계 및 실습 결과보고서: MOSFET Current Mirror 설계2025.05.141. Current Mirror Current Mirror는 트랜지스터를 전류원으로 이용하여 같은 크기의 전류를 계속해서 만들어내는 회로입니다. 이번 실험에서는 단일 Current Mirror와 Cascode Current Mirror를 설계하고 측정하여 그 특성을 확인하였습니다. 2. 단일 Current Mirror 첫 번째 실험에서는 단일 Current Mirror 회로를 구현하고 측정하였습니다. 실험 결과 MOSFET을 이용해 회로를 설계하면 동일한 전류(Io)가 흐르는 것을 확인할 수 있었습니다. 또한 ΔVo ≡ Io·ΔRo...2025.05.14
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 결과보고서 8. MOSFET Current Mirror 설계2025.04.301. 단일 Current Mirror 구현 및 측정 10V의 Power Supply 전압을 인가하고 단일 MOS Current Mirror 회로를 구현해 transistor M1, M2의 VGS1, VGS2, VDS1, VDS2를 측정하고 IO와 IREF를 계산하였다. 측정 결과 VGS1, VGS2, VDS1, VDS2의 오차율은 각각 5.53%, 5.96%, 5.96%, 13.76%로 매우 낮아 PSPICE 시뮬레이션 결과와 거의 일치했고 IO, IREF 또한 오차율 9.75%, -2.24%로 PSPICE 시뮬레이션 결과와 거의 ...2025.04.30
-
MOSFET Current Mirror 설계 예비보고서2025.11.131. 단일 Current Mirror 설계 N-Type MOSFET 2N7000을 이용하여 IREF = 10 mA인 단일 Current Mirror를 설계한다. M1, M2는 동일한 트랜지스터이며 Gate와 Source 단자를 공유한다. Data sheet에서 Vth = 2.1 V, VGS = 2.41 V를 구하고, R1 = 759Ω으로 계산된다. M1이 Saturation 영역에서 동작하기 위한 조건은 VDS ≥ 0.31 V이며, RL의 최대값은 969Ω이다. PSPICE 시뮬레이션 결과 IREF = 10.09 mA, IO = 1...2025.11.13
-
MOSFET Current Mirror 설계 및 특성 분석2025.11.111. 단일 Current Mirror 설계 N-Type MOSFET 2N7000을 이용하여 10mA의 Reference 전류가 흐르는 단일 Current Mirror를 설계한다. Gate threshold voltage는 2.1V, on-stage drain current는 75mA이다. Saturation 영역에서 동작하기 위해 VDS > 0.09V 조건을 만족해야 하며, 출력저항은 ∆VDS/∆ID로 구한다. OrCAD 설계 및 PSPICE 시뮬레이션을 통해 VGS=2.34V, ID=9.808mA~10mA의 특성을 확인한다. 2....2025.11.11
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 8. MOSFET Current Mirror 설계2025.04.301. 단일 Current Mirror 설계 설계실습 8. MOSFET Current Mirror 설계 목적: N-Type MOSFET을 이용하여 특정 Reference 전류가 흐를 수 있는 단일 Current Mirror와 Cascode Current Mirror를 설계 및 측정하여, Current Mirror를 이용한 전류원의 전기적 특성을 이해한다. 단일 Current Mirror 설계에서는 2N7000 MOSFET을 이용하여 Vcc=VDD=10V, IREF=10mA인 전류원을 설계하고, PSPICE 시뮬레이션을 통해 전압, 전...2025.04.30
-
MOSFET Current Mirror 설계 및 실습2025.11.131. 단일 Current Mirror 설계 N-Type MOSFET 2N7000을 이용하여 Reference 전류가 흐르는 단일 Current Mirror를 설계한다. 트랜지스터의 Transconductance Parameter를 Data sheet에서 구하고, Saturation 영역에서 동작하기 위한 조건을 분석한다. 출력저항은 Channel Length Modulation 효과를 고려하여 계산하며, 10mA의 전류원 설계를 목표로 한다. OrCAD와 PSPICE를 이용한 시뮬레이션으로 설계값을 검증한다. 2. Cascode C...2025.11.13
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 8 MOSFET Current Mirror 설계2025.05.011. 단일 Current Mirror 설계 설계실습 8. MOSFET Current Mirror 설계에서는 그림 1의 Current Source 회로를 이용하여 IREF = 10 mA인 전류원을 설계하는 것이 목표입니다. 이를 위해 (A) 2N7000 MOSFET의 데이터시트를 활용하여 (1/2)kn'(W/L)을 구하고, (B) IREF = 10 mA인 전류원을 설계하기 위해 M2의 VGS와 R1 값을 계산합니다. (C) M1이 Saturation 영역에서 동작하기 위한 조건과 RL의 최대값을 구하고, (D) OrCAD로 IO = ...2025.05.01
