• 통합검색(240)
  • 리포트(210)
  • 시험자료(16)
  • 자기소개서(12)
  • 논문(1)
  • 방송통신대(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리게이트소스" 검색결과 141-160 / 240건

  • 판매자 표지 자료 표지
    네트워크관리사 2급 필기요약
    성저하 , 비연결형 , 데이터그램 , TCP보다오버헤드가작다 , 트랜스포트계층(전송) , 동영상 전송에 많이사용됨 , 소스포트 , 체크섬 , 목적지포트TCP -> 신뢰성 , 연결 ... IP주소를 공인IP주소로 바꿔주는 것 -> NATIpconfig 에서 확인할수 없는 정보 -> DNS서버확인할수 있는 정보 -> IP , 서브넷마스크 , 기본게이트웨이IP클래스 ... (Session Layer ,NetBIOS 논리적인연결서비스,데이터에러복구, 단위:포트)6계층 : 표현계층 (Pressentaion Layer , 번역 및 암호화를해주는, 단위:확장자)7계층
    시험자료 | 9페이지 | 4,000원 | 등록일 2017.04.22 | 수정일 2019.09.29
  • TFT의 동작원리
    transistor, FET)는 게이트 전극에 전압을 걸어 채널의 전계에 의하여 전자 또는 정공이 흐르는 관문(게이트)이 생기게 하는 원리로 소스, 드레인의 전류를 제어하는 트랜지스터이 ... 에서는 실리콘보다 캐리어의 이동도가 갈륨 비소 (GaAs)와 같은 화합물 반도체를 이용한 FET가 사용되고 있다.4단자형 (MOS형)에서는 각각의 단자를 소스, 게이트, 드레인, 백 게이트 ... ), 게이트-소스 전압(이하 Vgs), 문턱 전압(이하 Vt)라고 할때 MOS의 동작 영역은 크게 4가지로 나누어진다.차단 상태:Vgs ? Vt < 0 :(Vgs < Vt)선형
    리포트 | 6페이지 | 1,000원 | 등록일 2010.10.11
  • VHDL로 구현한 8bit Full Adder
    . 다음 진리표를 참고하면 두 출력에 대한 논리식을 얻을 수 있다.대수식을 이용하여 논리 게이트로 쉽게 half adder를 구현할 수 있다.-대수식-진리표입력출력ABSC ... *************101- 논리게이트로 구현?Full Adderfull adder는 half adder의 한계를 극복하기위한 것이다. half adder에서 발생한 carry를 이용 ... ) AB00011110011111-대수식-논리게이트로 구현위의 그림에서 확인 할 수 있듯이 전가산기는 2개의 반가산기와 하나의 OR게이트로 구현 할 수 있다. 두 번째 반가산기
    리포트 | 7페이지 | 2,000원 | 등록일 2010.12.27
  • [디지털논리회로] 프로젝트 - 고속 동작 덧셈기 설계
    기는 32-비트의 입력과 출력을 가지도록 한다.2) 설계 내용- VHDL 언어를 사용하여 설계한다. 이 때 각 논리 게이트는 특정한 지연시간을 가지도록 설계한다.- 32-비트 입력 ... 로 확장한 것으로 보면 된다.-VHDL에 의한 설계 소스코드llibrary ieee;use ieee.std_logic_1164.all;entity cla4 isport( c0 : in
    리포트 | 19페이지 | 1,000원 | 등록일 2014.05.06
  • LG디스플레이 기출 면접 질문 + 예상답변 + 면접후기 + 2015 장기인턴 실제 받은 질문
    습니다. 전자, 정공 모두가 전류흐름에 관여합니다. 입력 전류에 따라 출력 전류를 제어 합니다.FET(Field Effect Transistor) : 전압구동방식이며 게이트, 소스, 드레인 ... 타부서와 타회사 직원들과도 잦은 연락과 회의를 하는 것을 보았습니다. 함께 협력하여 시너지효과를 내기 위해 소통을 잘해야 한다고 생각합니다. 또한, 회의에서 논리적으로 상대방
    자기소개서 | 21페이지 | 5,000원 | 등록일 2015.09.02
  • vhdl 기본게이트 설계
    합니다.과 목 : 논리회로설계과 제 명 : 기본게이트설계[예비]담당교수 : 국 태용 교수님학 과 : 전자전기공학부학 년 : 3학년학 번 : 2005310245이 름 : 노 이환제 출 일 ... 의 ON(1) 또는 OFF(0) 상태를 의미한다.1.2 기본게이트의 종류1.2.1 And 회로- 2개의 조건이 있을 때에 모든 조건을 만족해야 결과가 참이 되는 조건으로 논리 연산자 ... 가 1이된다. 논리연산자는 '+'이다. 대수식은F=A+B 이다.1.2.3 NOT 게이트NOT 게이트 진리표 - 주어진 하나의 입력 조건에 대하여 출력이 반대(inverter)가 되
    리포트 | 6페이지 | 1,000원 | 등록일 2009.04.25
  • 전자회로실험 예비 레포트 #6 -MOSFET의 특성
    수 있고 제조 공정이 간단해서 MOSFET만으로 디지털 논리 기능과 메모리 기능을 실현할 수 있다.② 전류 전도를 위한 채널의 형성 : NMOS 트랜지스터의 경우에는, 게이트 ... 가 소스에 대해서 양 전위를 가지고 있다면 자유 정공들을 채널 영역으로부터 밀어낸다. 이러한 정공들이 있던 자리에는 캐리어-공핍 영역이 남게 된다. 이때 양의 게이트 전압은 전자 ... 들을 n+소스 및 드레인 영역으로부터 채널 영역으로 끌어당기게 되고, 충분한 전자들이 게이트 아래의 기판 표면 근처에 축적되면서 n영역이 만들어져 소스와 드레인 사이를 전기적으로 연결
    리포트 | 5페이지 | 3,000원 | 등록일 2010.01.29 | 수정일 2023.06.21
  • HP4156A(semiconductor parameter analyer) 장비활용, LED의 I-V곡선 관찰
    자 인터페이스를 통해 프로그래밍 할 수 있도록 설계되어 있습니다. 가능한 측정, 논리 게이트의 특성을 스위칭 MOSFET을위한 간단한 두 개의 터미널 장치의 IV 곡선, I는 D-V ... 소자의 특성을 매우 유용한 도구입니다. 그것은 전압 소스, 전류 소스, 전압 모니터, 전류 모니터로 사용될 수 개의 프로브를 가지고 있습니다. 이 프로브는 메뉴 방식의 사용
    리포트 | 7페이지 | 1,500원 | 등록일 2013.12.13 | 수정일 2014.11.16
  • 기본논리게이트 결과보고서
    ? 실험 제목 : 기본논리게이트? 목적 : 기본논리게이트인 NOT, AND, OR, NAND, NOR, XOR 게이트의 동작 특성 및 응용에 대하여 살펴본다.? 관련이론? AND ... 게이트? AND 게이트는 모든 논리 기능을 형성하기 위해 조합될 수 있는 기본 게이트 중 하나이며, 두 개 또는 그 이상의 입력을 가질 수 있는 논리 곱셈을 수행한다. AND ... .? OR 게이트? OR 게이트는 모든 논리 기능이 구성될 수 있는 또 다른 기본 게이트로, 두 개 또는 그 이상의 입력을 가질 수 있으며 논리 덧셈을 수행한다. OR 게이트는 입력 중
    리포트 | 12페이지 | 1,000원 | 등록일 2009.09.21
  • 단전자 논리회로
    harging energy가 열에너지보다 커지면서 소스로부터의 전하 이동이 차단된다.이와 같은 CB에 의한 전류 차단은 게이트 전압 변화에 의해 QD 정전 포텐셜 장벽을 낮추면서 제거 ... , 환경 및 에너지 전분야에 걸쳐 연구되고 있다.※ 단전자 논리회로 ※■ 단전자 나노소자 기술전자 한 개의 터널링 및 양자역학적 성질을 이용한 단전자 트랜지스터 ( Single ... 소형 모바일 스마트 시스템에 적용 가능한 나노소자 기술이다.기존의 FET 트랜지스터 SET 단전자 트랜지스터■ 단전자 나노소자의 구조SET의 기본 구조는 그림에서와 같이 소스
    리포트 | 2페이지 | 1,000원 | 등록일 2010.05.04
  • 7-segment를 이용한 게임만들기 계획서
    / 목표설계 프로젝트 구성요소 / 제한요소 구현 사양설계 프로젝트 운영 계획설계 프로젝트 진행 일정 계획참고문헌1 - 11소자 / 부품 목록, 소스코드 목록기능명세서설계 프로젝트 목적 ... / 목표디지털 논리장치의 기초적인 처리를 이해한다.2 - 117-segment와 74LS47을 이용하여 디지털 논리회로를 구현한다.디지털 논리회로를 이용하여 간단한 게임을 구현 ... 을 사용할 수 있다)논리회로실험 시간에 배운 IC를 사용한다.가능한 한 최소화해서 일부 IC를 사용한다.수업시간에 배운 내용을 반영해야 한다.3 - 11
    리포트 | 13페이지 | 1,000원 | 등록일 2010.10.29
  • 전계효과 트랜지스터
    라고 불린다. 이 소자는 게이트에 마이너스 전압 (소스로부터)을 가하거나 플러스 전압을 가해도 문턱 전압 이상이면 전류를 흘린다.1980년대 중순까지 메모리 IC나 논리 IC는 그 ... 에 의하여 전자또는 정공가 흐르는 관문(게이트)이 생기게 하는 원리로 소스, 드레인의 전류를 제어하는 트랜지스터이다. 일종의 캐리어만 이용하지 않는 것으로 부터 유니폴라 트랜지스터 ... 한 FET가 사용되고 있다.4단자형 (MOS형)에서는 각각의 단자를 소스, 게이트, 드레인, 백 게이트(혹은 벌크), 3단자 FET의 경우는 소스, 게이트, 드레인이라고 불른
    리포트 | 7페이지 | 1,000원 | 등록일 2008.12.01
  • IC회로에 대하여..
    에서는 논리적으로 H레벨로 되지만 잡음에 의한 오동작을 일으키기 쉽다. 따라서 NAND 게이트에는 전원단자 Vcc에 접속하지만 입력 단자와 같이 접속한다. 사용하지 않는 출력 단자 ... 은 전력과 높은 신뢰도를 갖는 작고 고성능의 집적 회로가 탄생했다.초창기의 IC는 1960년대에 소개되었으며 비교적 적은 10~12개의 게이트가 포함되었으며 이 소자들은 SSI이 ... 라고 불러졌다. 1970년대에 MSI가 소개되었고 약 100~300개의 게이트가 집적되었다. 그 후로도 기술 혁식이 계속되어 약 1000여개의 게이터가 집적된 LSI단계를 지나
    리포트 | 5페이지 | 1,000원 | 등록일 2009.11.30
  • 판매자 표지 자료 표지
    9.DAC & ADC[예비]
    되어 있다. 게이트의 전압으로 스위치를 제어하게 되는데, +5V가 논리적으로 ’1‘ -5V가 논리적으로 ’0‘이 된다. 트랜지스터가 ’off'되면 스위치가 'off'상태가 되고 둘 중 ... ' 또는 ‘off'되어 아날로그 신호를 전송 및 차단하는 역할을 한다. 이 스위치의 'on' 및 ’off‘상태는 제어 게이트에 인가된 디지털 신호로써 조절한다. 아날로그 스위치 ... '저항이 작기 때문에 많이 사용된다. 위의 그림은 간단한 CMOS 아날로그 스위치 회로를 나타낸 것이다. NMOS와 PMOS 두 종류로 이루어졌는데, 두 소스가 서로 반대로 연결
    리포트 | 8페이지 | 1,000원 | 등록일 2011.07.05
  • 전기전자회로응용실험 예비레포트 모음입니다.
    , NMOS FET, PMOS FET, nMOS FET, pMOS FET. etc..라고도 함)2. N- MOSN형 모스펫은 게이트에 전압을 걸어주면 드레인과 소스가 연결된다. 게이트 ... 는 다음과 같다.A B XC S0 0 00 00 0 10 10 1 00 10 1 11 01 0 00 11 0 11 01 1 01 01 1 11 11. 논리게이트(Logical Gate ... )▶논리게이트 : 2진 신호를 입력받아 2진 신호를 출력하는 논리회로를 구성하는 기본 소자▶3대 논리게이트 : AND, OR, NOT2.부울대수, 드모르간의정리불 대수
    리포트 | 8페이지 | 1,000원 | 등록일 2010.12.20 | 수정일 2016.08.27
  • 트랜지스터 스위치
    필요한 베이스의 최소값은◆LED on-off 스위치로 사용◆2초 주기로 입력 구형파 입력◆1초마다 on, off로 LED가 깜박임◆전압 전달 특성 ※위의 그림과 같이 NOT게이트 ... 는 P-MOS 트랜지스터와 N-MOS 트랜지스터를 연결함으로써 CMOS타입으로 나타낼 수 있다. N-MOS 트랜지스터의 소스는 접지되고, P-MOS 트랜지스터의 소스는에 연결되는 것 ... 된 상태를 나타낸 것이다.그리고 전달 특성 위에 다른 두 점이 반전기의 잡음 여유를 결정할 수 있는데, 이 점들은 각각 에서 볼 수 있는 입력에서 최대 허용 논리 0 또는 ‘LOW
    리포트 | 8페이지 | 1,000원 | 등록일 2010.08.30
  • 전자회로 프로젝트 CMOS CS Amplifier 설계 프로젝트 (Pspice 실험, 출력 모두 수록)
    의 편의성을 위해 제작되었다는 것을 알게 되었습니다. CMOS CASCODE 증폭기는 공통 게이트 증폭기 단을 공통 소스 증폭기단에 놓은 것으로 이는 current ... -buffering특성과 공통 게이트 회로의 우수한 고주파수 응답을 가지고 있는 공통 소스증폭기에서 얻어진 큰 트랜스컨덕턴스와 높은 입력 저항을 결합시킨 회로입니다. 장점으로는 공통소스 증폭기 ... 정공이 흐르는 관문(게이트)이 생기게 하는 원리로 소스, 드레인의 전류를 제어하는 트랜지스터이다. 트랜지스터의 분류 상 바이폴라 트랜지스터와 대비되어 유니폴라 트랜지스터로 분류
    리포트 | 14페이지 | 5,000원 | 등록일 2009.06.19
  • 디지털 논리 회로 텀 프로젝트 디지털 공중전화
    설계하여 논리 게이트 들만으로 디지털 공중전화 기능 구현2.3 주요 기능● Part 1. 동전 투입: 공중전화 작동을 위해 동전을 투입 (70원이 되면 공중전화 기능 활성화): 동전 ... 부여2. 논리 표현GAL은 기본적으로 칩의 구조상 AND, OR, NOT으로 정의하는 것만 필요하다.< 코딩 소스 >4.5 Shift Register? Shift 원리클럭한번당 한 ... ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?161. Project 목적? 디지털 논리회로 설계 및 실습 과목의 term project 구현? 칩의 기능과 논리구조의 이해? 지금까지 학습한 내용들을 복합하여 하나
    리포트 | 16페이지 | 4,000원 | 등록일 2011.01.05
  • 재료물성론
    전도도가 증가하게 되고 이를 통해 그 들 사이의 전류흐름을 제어하게 된다. 아날로그, 디지털 회로에서 트랜지스터는 증폭기, 스위치, 논리회로, RAM 등을 구성하는 데 이용 ... 의 형성으로 인해서 같은 n형이나 p형에서의 전류를 조절해주는 JFET와 금속-절연체-실리콘으로 구성이 되어 있는 상태에서 실리콘내에 강한 반전을 유도함으로 해서 드레인과 소스사이 ... Field Effective Transistor이다.- 절연 게이트 양극성 트랜지스터(IGBT, Insulated gate bipolar transistor)절연 게이트 양극
    리포트 | 13페이지 | 2,000원 | 등록일 2011.06.13
  • 컴퓨터 계의 위인의 삶 - 스티브 워즈니악, 리누스 토발즈
    어요. 6학년 때 컴퓨터 기술의 주춧돌이라고 할 수 있는 논리곱과 논리게이트를 만드는 법을 배웠고, 중학교 2학년 때는 가감산기를 만들었지요. 이것으로 과학경진대회에서 전자출품작 ... 의 안정을 찾는 아이들에게 좋은 말을 해주고 싶다고 해요.‘무엇보다 자신에 대한 믿음을 가져야 한다. 망설이지 말라는 것이다. 흑백논리로 사고하는 사람들이 있다. 여러분이 앞 ... 다고 생각한다. 이렇게 흑백논리로 세상을 바라보는 사람들은 새로운 아이디어가 나오면 그것을 이해할 능력이 없다......하지만 세상은 흑 또는 백 어느 한쪽으로만 이루어지지 않
    리포트 | 8페이지 | 1,000원 | 등록일 2011.03.13
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 13일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
10:49 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감