• AI글쓰기 2.1 업데이트
  • 통합검색(484)
  • 리포트(480)
  • 자기소개서(3)
  • 시험자료(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"아주대 논리회로" 검색결과 121-140 / 484건

  • 아주대 논회실 논리회로실험 실험7 예비보고서
    1. 실험 목적- 74HC76의 J-K F/F로서의 동작을 확인한다.- 74HC96의 Shift Register의 동작 원리와 특성을 이해한다.- 플립플롭을 이용하여 레지스터를 구성하고 레지스터의 동작 특성을 확인한다.2. 실험 이론- Shift Register매 클록..
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논회실 논리회로실험 실험6 결과보고서
    원리를 알아본다.-실험 이론-Latch(래치)래치는 비동기 기억소자로서 하나 이상의 비트들을 저장하기 위한 디지털 논리회로이다. Latch는 하나의 데이터 입력, 하나의 클럭 입력 ... 불리는 회로의 일종이며, 두 개의 안정 상태(stable state) 중 어느 쪽이든지 한쪽을 보존한다. 이것을 논리 회로로 사용할 경우에는 이 두 개의 상태를 0과 1에 대응 ... 1. 실험 과정 및 결과-실험결과 기록 및 정리- R-S F/F이 회로를 브레드보드에 구현한 결과S=0 R=1 C=1 S=1 R=0 C=1 S=1 R=1 C=1Q(t)=0
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논회실 논리회로실험 실험6 예비보고서
    특성을 이해해본다.2. 실험 이론-Latch(래치)래치는 비동기 기억소자로서 하나 이상의 비트들을 저장하기 위한 디지털 논리회로이다. Latch는 하나의 데이터 입력, 하나의 클럭 ... 회로라 불리는 회로의 일종이며, 두 개의 안정 상태(stable state) 중 어느 쪽이든지 한쪽을 보존한다. 이것을 논리 회로로 사용할 경우에는 이 두 개의 상태를 0과 1 ... 하여 회로를 구성해 데이터를 저장하는 과정을 이해하고 동작 원리를 알아본다.- R-S Flip-Flop과 변형형인 D Flip-Flop, J-K Flip-Flop를 구성해보고 동작
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논회실 논리회로실험 실험2 결과보고서
    ) Schmitt-trigger의 입출력 특성 확인이 회로를 브레드보드에 구성하고 오실로스코프로 입출력을 측정하는 모습:실험1)과 실험2)는 NOT gate 논리소자를 74HC04 ... 실험에선 CMOS의 동작속도 중 전달지연(Propagation delay)를 확인하는 실험이었는데, 논리회로를 구성할 때 74HC04 IC에서 최대한 많은 NOT gate에 연결 ... 1. 실험 과정 및 결과-실험결과 기록 및 정리실험 1) Inverter의 입출력 특성 확인이 회로를 브레드보드에 구성하고 오실로스코프로 입출력을 측정하는 모습실험 2
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논회실 논리회로실험 실험3 예비보고서
    으로써 구할 수 있다. 이 방법에 의하면 뺄셈은 전가산기를 사용하는 덧셈이 된다. 그러나, 뺄셈을 직접 수행하는 논리 회로를 구성하여 뺄셈을 할 수도 있다. 이번 실험에서는 전감산기 ... 는 한자리인 2진수를 뺄셈하여 차와 빌림수를 구하는 회로- D: 차를 출력- B: 받아내림표시입력출력- 전감산기는 뒷단의 위치에 빌려준 1를 고려하며 두 비트의 뺄셈을 수행하는 논리 ... 은 이진수의 덧셈과 뺄셈을 논리회로로 구성하여 동작을 확인하는 실험이다.반가산기와 반감산기는 두 개의 입력을 받아 두 개의 출력을 내고 전가산기와 전감산기는 세 개의 입력을 받
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논회실 논리회로실험 실험4 예비보고서
    멀티플렉서가 있는데, 완전하게 결선된 회로 상태에서 원하는 데이터 입력 원을 선택하는 응용에 자주 사용된다. 보통 2n개의 입력선과 n개의 선택신호선 그리고 1개의 출력 선을 가지 ... 하는 회로가 된다. 일반적으로 1개의 입력선과 n개의 선택신호선 그리고2 ^{n}개의 출력 선을 가지며, 선택신호의 값에 따라 선택된 입력이 출력 선으로 내보내진다.멀티플렉서(2 ... input, 1 output)4x1 디멀티플렉서의 회로도Y=A BULLET S#``````````````+B BULLET bar{S}입력출력S1S0Y3Y2Y1Y0SY00000D0100
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논회실 논리회로실험 실험9 결과보고서
    1. 실험 과정 및 결과-실험결과 기록 및 정리-DAC위 회로를 브레드보드에 구현한 결과실험 결과가 예비보고서의 실험예상과 일치한다. 이번 실험은 입력되는 펄스를 2진수 형태 ... 을 것이다. 또R _{f} 값을 4.5k OMEGA 에서 2.7k OMEGA 으로 바꿔 파형의 변화를 확인하였다.-ADC위에서 진행한 DAC회로 아래에 비교기를 부가하여 구현한 결과 ... 실험 결과가 예비보고서의 실험 예상과 일치한다. 이 실험은 위에서 실험한 DAC회로에 비교기를 추가한 실험이었는데, DAC 회로의 출력 값이 아날로그 파형을 보이기 때문에 여기
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논회실 논리회로실험 실험5 예비보고서
    코딩(Decoding)디코더는 디지털 시스템에서 사용하는 2진수를 우리가 쉽게 인지할 수 있는 숫자나 문자로변환해 주는 소자이다. 2진수를 10진수로 바꿔주는 회로는 BCD to ... 나 10진수의 입력을 BCD, 2진수와 같은 코드로 변환 해주는 논리소자이다. 일반적으로 2n 개의 입력과 n개의 2진 출력을 가지고 있으며 출력은 입력 값에 대응하는 2진 코드를 생성
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논회실 논리회로실험 실험8 결과보고서
    1. 실험 과정 및 결과-실험결과 기록 및 정리-2진 2단 Counter - 비동기식 Counter위 회로를 브레드보드에 구현한 결과실험결과가 예비보고서의 실험 예상과 일치 ... 의 클럭 입력에 연결시켜 앞단의 F/F에서 결과가 출력되면 그다음 F/F가 출력하는 방식으로 비동기식 Counter의 동작이었다.-3진 Counter - 동기식 Counter위 회로 ... 순으로 변화하였고 회로구성은 실험1과 비슷하였지만 클럭 입력을 병렬로 주었고 출력 Q’를 앞의 J에 연결한 것이 달랐다. 실험1과 비교해서 AB가 빠진 2진수로써 00~10
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논회실 논리회로실험 실험9 예비보고서
    1. 실험 목적- D/A 와 A/D 변환기(converters) 회로의 구성과 동작원리에 대해 이해한다.DAC : digital 신호를 analog 신호로 변환ADC ... : analog 신호를 digital신호로 변환- 파형 발생기를 이용하여 DAC와 ADC를 실험하고 다양한 조건에서의 파형을 관찰한다.- Resistor network 회로를 구성하고 회로 ... 결과실험11) 회로 구성2) Single pulse clock으로 single pulse를 가하여 D/A converter의 출력을 측정한다.3) 주파수 발생기를 이용하여 계단
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논회실 논리회로실험 실험1 결과보고서
    지만 이 세 개의 게이트로 NAND gate, NOR gate를 포함한 여러 가지 논리회로를 구성할 수 있었다.실험1)에선 두 개의 입력 값을 받는 게이트를 이용하여 세 개의 입력 값 ... 을 받는 논리회로를 구성하는 실험이었다. 한 개의 IC에는 네 개의 게이트가 포함되어 있으므로 논리회로에 사용되는 게이트의 종류가 같으면 한 개의 IC만으로도 여러 가지 회로를 구성 ... 는데 이는 예비보고서를 작성할 때 예비보고서를 잘못 작성하였다. 예비보고서를 작성할 때 더 조사하고 작성해야 할 것이다.실험1의 회로 결선도실험 2)ABXYZ
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논회실 논리회로실험 실험1 예비보고서
    1. 실험목적- 여러 가지 논리 게이트를 이해한다.- 논리회로 구성법칙을 이해한다.:Boolean Eqs, De Morgan's law2. 실험이론- logic gates ... (AND, OR, NOT, NAND, NOR, XOR)의 논리연산 수행- 논리 값을 이용한 연산 수행Low(L) - logic value = 0- Physical value = 0 ... 가 있다.-출처 : 네이버 지식백과- De Morgan의 법칙드 모르간의 법칙(De Morgan's laws)은 수리 논리학이나 집합론에서 논리곱(집합의 공통 부분), 논리합(집합
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논회실 논리회로실험 실험5 결과보고서
    1. 실험 과정 및 결과-실험결과 기록 및 정리-2x4 Decoder이 회로를 브레드보드에 구현한 결과S1=0 S2=0 S1=0 S2=1S1=1 S2=0S1=1 S2=1S1S2D ... 1D2D3D*************100100111000:실험 결과가 예비보고서의 실험 예상과 일치한다. 2x4 Decoder는 2개의 입력을 받아 4개의 출력을 나타내는 회로인데 ... 로 나타내는데 사용할 수 있을것이다.-BCD to Decimal Decoder이 회로를 브레드보드에 구현한 결과S1=0 S2=0 S3=0 S4=1S1=0 S2=0 S3=1 S4=1
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논리회로 VHDL 첫번쨰 과제 자판기
    첫 번째 과제는 자판기를 금액으로 표시하는 것으로써, 각 세그먼트 당 8bit 출력으로 만들었고 출력을 결정하는 입력을 4-bit로 표현하였다. 4-bit로 표현했으므로, 0~15까지 값을 결정해줄 수 있는데, 우리가 표현할 숫자는 0~9 까지이므로, 10~15까지는 ..
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 4,000원 | 등록일 2014.03.23
  • 아주대 논리회로실험 실험결과8 RAM(Random Access Memory)
    를 그레이 코드로 변환시키는 회로에도 사용 할 수 있다.이러한 RAM실험을 내가 직접 한다는게 신기했고 과연 결과가 잘 나올까 걱정도 됬지만 역시 지난 실험들처럼 이번 실험에서도 성공 ... 적인 결과를 얻을 수 있었다. 처음에 회로를 다 구성하고 나서 원 하는 램의 기능이 잘 되지 않아 문제점을 찾고 있었는데 문제는 내가 구성한 스위치 들에 문제가 있 었다. 내가 1이 ... 사실 정확히 RAM이 무엇이고 어떤 기능을 하는지는 모르는게 사실 이었다. 그런데 이번 실험에서 비록 초반에는 회로구성도 다해놓고 어떻게 작동시킬지도 몰라 당황 했지만 직접 몸소
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2014.10.04
  • 아주대 논회실 논리회로실험 실험8 예비보고서
    경우 출력은 다시 0부터 시작한다.위 의 회로는 앞의 결과에 영향을 받는 카운터로 사이에 전달 시간이 있으므로 비동기식 카운터이다. 전송지연을 없애기 위해서 모든 F/F들은 같
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논회실 논리회로실험 실험7 결과보고서
    1. 실험 과정 및 결과-실험결과 기록 및 정리- 6bit Shift Right Register위 회로를 브레드보드에 구현한 결과PR1,2=0 Serial Data=0 CLR=0 ... 을 조정하여 기존에 회로에 저장된 값을 초기화하여 회로를 제어할 수 있었다. 시간에 따라 LED에 들어오는 출력 값이 하나씩 이동하는 결과를 확인하였다.-5bit Shift ... Right Register위 회로를 브레드보드에 구현한 결과SER=0 PE=0 CLR=0 A,B,C,D,E=1PE=1CLR=1 PE=0 클럭인가실험2는 실험1의 회로를 74HC96의 IC
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 아주대 논회실 논리회로실험 실험2 예비보고서
    Levels & DC Noise Margins- 논리회로에서의 논리값은 1과 0의 두 종류뿐이지만, 실제로 소자에 걸리는 전압과 전류는 1,0처럼 고정된 값이 아닌 연속적인 값을 가진다 ... 한 성질로 인하여 슈미트 트리거 인버터가 있는 회로는 노이즈에 강한 특징이 있다.3. Resistive Load(DC 특성)- CMOS 논리소자들은 내부에 p채널과 n채널의 푸시풀 ... 1. 실험 목적- CMOS 회로의 전기적 특성을 이해하고 실험을 통해 동작을 확인한다.- 슈미트 트리거와 인버터를 직접 동작해보고 이해한다.2. 실험 이론1. Logic
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • [A+ 예비보고서] 아주대 논리회로실험 실험9 'RAM'
    으로써 이루어짐1bit RAM 논리도/진리표블록도3.실험방법.2-bit RAM (그림 3)스위치 초기화1) 적당한 선택 스위치(WRITE SELECT A-In0 or WRITE SELECT
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2015.03.27
  • 아주대 논리회로실험 실험예비8 RAM(Random Access Memory)
    복잡하다는 단점이 있다.(4) IC RAMIC RAM은 내부적으로는 배선논리-OR(wired-OR) 능력을 갖고 있는 소자들로 구성되어 있는데 이러한 소자를 사용하면 그림에 있 ... 는 OR게이트를 쓸 필요가 없게 된다. 또한 외부 출력선들은 메모리 장치가 수만 개의 워어드를 갖기 위해 2개 혹은 그 이상의 IC를 쉽게 결합시킬 수 있도록 배선논리(wired
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2014.10.04
  • 전문가 요청 쿠폰 이벤트
  • 전문가요청 배너
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 12월 06일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:27 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감