• AI글쓰기 2.1 업데이트
  • 통합검색(4,958)
  • 리포트(4,431)
  • 자기소개서(455)
  • 시험자료(43)
  • 방송통신대(12)
  • 논문(10)
  • 서식(4)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로실험" 검색결과 621-640 / 4,958건

  • 아주대 논리회로실험 프로젝트 FPGA를 통한 VHDL 구현 프로젝트 - 비밀번호
    는 Appendix에만 기재, vhd 파일은 제출하지 않음)① Shifting function-. Shifting function은 이미 프로젝트 이전 논리회로실험에서 구현해 본 바 ... 에 대한 문제 해결 과정은 coding에 대한 정확한 이해도 같이 동반되었다. 더불어 신호의 저장, shifting, 7 segment 등 기존 논리회로실험에서 실험한 내용들을 직접
    Non-Ai HUMAN
    | 리포트 | 28페이지 | 3,500원 | 등록일 2016.07.09
  • 논리회로 설계실험 mux
    Multiplexer 설계1. Introduction1) Encoder와 Decoder의 원리를 이해한다.2) MUX(멀티플렉서)의 작동 원리를 이해한다.3) 8x1 MUX를 VHDL언어로 구현 할 수 있다.4) 2x1 MUX를 이용하여 8x1 MUX를 구현 할 수 있..
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,000원 | 등록일 2009.07.10
  • 논리회로설계실험 FND(Flexible Numeric Display)제어 7 segments
    Lec #8. FND(Flexible Numeric Display) 제어- 7 segments -1. 실험 내용1) 7개의 조각으로 나뉘어진 LED에 입력신호에 따라 숫자나 간단 ... 표시한다.2. 실험 결과1-1) Sourcelibrary ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2015.07.07
  • 01 논리회로설계실험 결과보고서(And, or gate)
    논리회로설계 실험 결과보고서 #1실험 1. 기본게이트 설계1. 실험 목표VHDL을 이용하여 AND gate와 OR gate를 설계한다.각 게이트를 설계 할 때, 동작적 모델링 ... 진리표에 맞는 논리회로를 설계하였다. 논리회로 설계 시에는 동작적 모델링과 자료 흐름 모델링 2가지 방법을 이용하여 설계한다. 두 방법을 이용하여 AND, OR 게이트를 설계 ... 과 자료 흐름 모델링을 이용한다.3. 실험 결과실험 1. AND, OR GATE를 동작적 모델링과 자료 흐름 모델링으로 작성하시오.(1) AND GATE1) 진리표입력 X입력 Y출력
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 3,000원 | 등록일 2014.09.27 | 수정일 2021.04.15
  • 논리회로실험) register/ shift register 예비보고서
    논리 소자이고, 2진수 데이터를 처리하는데 기본이 되는 회로이다. Flip Flop은 clock에 따라 정해진 시점에서 입력을 주고, 출력에 저장하는 동기 식 순서논리소자이다. 이러 ... 예 비 보 고 서9주차실험 8 : register / shift register1. 실험 목적- Register와 shift register, ring counter을 이해 ... 하고, 특성을 실험으로 익힌다.2. 기본 실험 이론- 먼저 저번 시간에 사용했던 Flipflop에 대해서 알아보면, Flip Flop 은 2진수 1자리를 기억할 수 있게 해주는 순서
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 2,000원 | 등록일 2014.01.06
  • 서강대학교 디지털논리회로실험 7주차결과
    디지털논리회로실험실험7. Finite State Machines담당교수 : 김 영 록제 출 일 : 2013. 11. 05.(화)학 과 : 전자공학과성 명 :1. 실험 제목 ... Finite State Machines2. 실험 목적● Finite State Machine (FSM) 회로를 설계하고 분석할 수 있는 능력을 갖춘다.● Mealy와 Moore State ... 사실을 바탕으로 실험에 사용된 회로가 0-1-0-1을 반복하는 일종의 Clock generator기능을 수행한다고 판단하였다. 마지막 실험인 Asynchronous counter의 다.
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 2,000원 | 등록일 2014.01.02
  • 서강대학교 디지털논리회로실험 8주차결과
    디지털논리회로실험실험8. Multiplier Design담당교수 : 김 영 록제 출 일 : 2013. 11. 12.(화)학 과 : 전자공학과성 명 :1. 실험 제목 ... Multiplier Design2. 실험 목적● 4 bit 곱셈기를 설계한다.● 설계한 곱셈기를 구현하여 동작을 확인한다.3. 실험 내용 및 결과분석① 구조설계● Multiplier의 구조 ... 는 Shift register이다. FPGA로 하는 실험이지만 가능한 한 TTL로 구현할 수 있게끔 하기 위하여 74194소자를 사용하였다. Clock과 Control signal
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 2,000원 | 등록일 2014.01.02
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 8장. 보수와 병렬 가, 감산기 결과레포트
    논리회로실험 A반결과8장보수와 병렬 가?감산기5조이름학번실험일15.04.07제출일15.04.14전원전압 4.89V, SN74LS83실험 8.3 2의 보수를 이용한 4비트 2진 가 ... _{2}A _{1} -B _{4}B _{3}B _{2}B _{1}이 된다.실험 8.4. BCD 가산기다음과 같이 BCD 가산기 회로를 결선하라. 또한 표에서 2진수 입력 값을 완성 ... 이 일정한 저항값을 같지 않았기에 측정한 실험마다 모두 다른 결과 값을 갖게 되었다.- 참고문헌 -디지털 논리실험 본 교재 제 8장http://www.engineerclub.in/2014/04/vhdl-code-for-bcd-adder.html(이미지출처)
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2022.10.13
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 8장. 보수와 병렬 가, 감산기 예비레포트
    논리회로실험 A반예비8장보수와 병렬 가BULLET 감산기8조이름학번실험일15.04.07제출일15.04.070. 이 장의 실험목적에 대하여 기술하시오.- 1의 보수 및 2의 보수 ... 에 대하여 알아본다.- 보수에 의한 감산 방법에 대하여 이해한다.- 4비트 병렬 가BULLET 감산기에 대하여 이해하고, 회로를 설계하여 동작을 확인한다.- BCD 가산기에 대하 ... 여 이해하고, 회로를 설계하여 동작을 확인한다.2. 보수를 이용한 감산 방법(1의 보수와 2의 보수)에 대하여 기술하시오.- 보수란?디지털 컴퓨터에서 보수는 어떤 기준이 되는 큰 수
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2016.01.14 | 수정일 2022.10.13
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 12장. 동기식 RS 플립플롭 결과레포트
    논리회로실험 A반결과12장동기식 RS, JK 플립플롭5조이름학번실험일15.05.12제출일15.05.26실험에 사용된 기기 및 부품 : SN74LS74AN, 직류전원공급장치 ... , 디지털 실험장치, 전압계실험 12.2 7476 IC를 이용한 하강모서리 플립플롭의 동작(1) IC 7476(Dual JK Flip-Flop)을 실험하기 위한 회로도 이다. 회로도 ... ?111010?111101?111110?111101실험 12.3 7476 IC를 이용한 상승모서리 JK 플립플롭 구성(1) IC 7476(Dual JK Flip-Flop)를 이용
    Non-Ai HUMAN
    | 리포트 | 2페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2022.10.13
  • 아주대 논리회로실험 가산기, 감산기 예비
    논리회로 실험 예비보고서실험3. 가산기 & 감산기1. 실험 목적1)가산기와 감산기의 구조와 원리를 이해한다.-반가산기, 전가산기, 반감산기, 전감산기2)Logic gate를 이용 ... 하여 가산과 감산을 할 수 있는 회로를 설계해본다.3)가산기와 감산기의 동작을 확인한다.2. 실험 이론(1) 가산기 : 가장 기본적인 연산이 2진 연산을 기본으로 한다. 각 자리 ... 구성XOR(IC 7486) gate 와 AND(IC 7408) gate 이용 하여 회로를 구성하고 각각의 모든 입력조합에서 올바른 결과 값을 얻을 수 있는지 확인하여 본다.실험2
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2013.11.29
  • 01 논리회로설계실험 예비보고서(And,or gate)
    논리회로설계 실험 예비보고서 #1실험 1. 기본게이트 설계1. 실험 목표VHDL을 이용하여 AND gate와 OR gate를 설계한다.각 게이트를 설계 할 때, 동작적 모델링 ... logic device, 제조 후 사용자가 내부 논리 회로의 구조를 변경할 수 있는 집적 회로)와 같은 기능을 갖는 논리 블록들과 그것을 서로 연결하여주는 스위치, 행렬 등이 칩 내부 ... . XOR 게이트배타적 OR(Exclusive OR) 게이트의 출력은 두 개의 입력이 반대 논리일 때만 High 가 된다.3. 실험 내용- 실험 1. 2개의 입력을 가진 AND, OR
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 3,000원 | 등록일 2014.09.27 | 수정일 2021.04.15
  • 논리회로실험) Decoder / Encoder / 7-segment LED
    decoder를 이해하고 실험을 하는 과정이다 . Quartus II를 이용하여 회로를 구현하고, ModelSim 에서의 파형과 DE2- 115 기기를 이용하여 동작을 확인 ... .2) 입력선에 나타나는 n비트 2진 코드를 최대 2ⁿ 가지 정보로 바꿔 주는 조합논리회로이다.3) 입력 개수에 따라 1 x 2 Decoder , 2 x 4 Decoder- n x ... 입력되면 동작하는 방식이다. 7 - Segment - LED에서 회로를 구현하고 구동하고 결과를 확인함으로써 7 - Segment - LED의 특성을 이해한다. ( 실험목적 2 )
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 2,000원 | 등록일 2014.01.06
  • 04 논리회로설계실험 예비보고서(인코더,디코더)
    논리회로설계 실험 예비보고서 #4실험 4. 디코더 엔코더 설계1. 실험 목표VHDL 코드를 이용해 Decoder, Encoder 비교기를 설계하는 방법을 익힌다.두 비교기 ... 은 코드로 변환해 주는 조합논리회로이다. 인코더는 2의 n승 개의 입력과 n개의 출력을 갖고 있다. 10진 BCD 인코더 10진 인코더 진리표 10진 인코더 내부회로(3) 7 s ... 된 디코더의 회로는 다음과 같다. BCD to 7 segment 회로도3. 실험 내용- 실험 1. 3X8 디코더를 설계하시오(1) 진리표입력출력A2A1A0D7D6D5D4D3D2D1D
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 3,000원 | 등록일 2014.09.27 | 수정일 2021.04.15
  • 논리회로 실험 결과
    가 High일 때, 5V Low일 때, 0V로 매우 피크한 값을 출력하였다.실험결과 값을 회로도와 비교해 설명하면초기상태 A bit와 B bit 부분의 S0=Low, S1=High이고 ... 는 것을 확인할 수 있었다. 이것은 앞서 실험한 플립플롭 구조의 회로가 조합되어 램의 형태를 이루는 것으로 ME, WE에 의해 Read/Write/Do nothing 등이 결정 ... 실험 8. RAM (Random Access Memory) 결과 보고서실험 1. 2-bit RAMA. 기본동작WriteW1W0ReadBit ABit BABSENSE0SENSE1
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,500원 | 등록일 2008.01.17
  • [논리회로실험] 드모르간의 법칙
    De Morgan's Theorem목적1. 드모르간법칙을 이용하여 부울 논리식을 수정하여 간단하게 만든다. 목적2. CMOS를 사용하여 논리회로를 구성하고, logic ... tester를 이용하여 드모르간 법칙을 실험적으로 증명한다.드모르간■ 드모르간 [Augustus de Morgan, 1806.06.27~1871.03.18] - 영국의 수학자·논리학자·서지 ... 학자 - 근대적인 대수학 개척자의 한 사람으로 유명 - 특히 논리학적 측면을 개척하여 선각자로서의 역할을 하였으며, 확률론에도 공헌부울대수의 공리와 정리X´Y´=X´+Y´(X´+Y
    Non-Ai HUMAN
    | 리포트 | 12페이지 | 1,500원 | 등록일 2009.05.14
  • 04 논리회로설계실험 결과보고서(인코더,디코더)
    논리회로설계 실험 결과보고서 #4실험 4. 디코더 인코더 설계1. 실험 목표디코더 인코더에 대해 이해하고 VDHL을 이용해 설계해본다.이 때, 디코더 설계시에는 동적적 표현(if ... 한다.2. 실험 결과실험 1. 3X8 디코더를 설계하시오.- 진리표ABCD0D1D2D2D4D5D6D70000 ... . 입력에 따른 출력은 진리표에 따라 올바르게 출력된 것을 확인 할 수 있고, 동작적 표현과 자료흐름적 표현방식 모두 같은 결과를 올바르게 나타낸 것을 확인 할 수 있다.실험 1. 8
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 3,000원 | 등록일 2014.09.27 | 수정일 2021.04.15
  • 03 논리회로설계실험 결과보고서(병렬가산기)
    논리회로설계 실험 결과보고서 #3실험 1. 정류회로1. 실험 목표다이오드의 기본 특성을 이용한 정류회로를 구성하고 실험을 통해 특성을 확인한다.반파 정류회로, 전파 정류회로 및 ... 브리지 정류회로의 특성을 살펴보고 비교해본다.2. 실험 결과실험 1. 반파 정류회로 및 피크 정류회로(1) schematic & 모듈화1) Full Adder 회로2) 8비트 병렬 ... hematic 방식을 사용하여 회로를 구성한 뒤 저장하였다. 그 후 Full Adder 8개로 병렬 가산기 회로를 구성하였다. 문제 조건에 나온 10진수를 8비트 2진수로 변환
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 3,000원 | 등록일 2014.09.27 | 수정일 2021.04.15
  • [실험레포트] 논리회로실험
    ..FILE:결과리포트.zip..FILE:5번째 가산기 감산기 디코더/2진 카운터.htm전기.전자 실험실습 Ⅲ권/디지탈회로(PART12~17)실험 3 : 2진 계수기 ... 식 카운터를 그림 14-9에서 보여주고 있으며, 10진 카운터의타이밍도를 그림 14-10에 나타내었다.【 실험 과정】1. M-14의 회로-3에서 그림 14-11과 같이 2진 리플 ... 으로 계속 계수 되다가, 15로 되돌아가서 다시 감소하며 계수된다. 그림14-7의 회로에서 출력들은 플립플롭의 보수 단자bar Q~에서 빼낸다면 이 회로는 2진 다운 카운터로서 쓸 수 있
    Non-Ai HUMAN
    | 리포트 | 24페이지 | 5,000원 | 등록일 2008.04.12
  • 논리회로실험) 가산기 감산기 결과보고서
    결 과 보 고 서10 주차실험 9 : 가산기 & 감산기1. 실험 과정- 본 실험의 목적은 가산기와 감산기를 이론적으로 먼저 이해하고, 그것을 Quartus II을 이용하여 회로 ... 를 구현하고, ModelSim 값과 DE2-115에서의 동작을 확인함으로써 특징과 원리를 이해하고 익숙해지는데 있다.* 이번 실험실험과정 1의 반가산기의 회로와 3의 4bit ... ADD의 회로를 구현한다. 실험과정 1의 반가산기인 경우는 직접 Schematic/Diagram에서 회로를 직접 구현하고, 실험과정 3의 4bit ADD 회로의 구현은 지난 실험
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 2,000원 | 등록일 2014.01.06
  • 전문가요청 배너
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 11월 27일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:47 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감