• AI글쓰기 2.1 업데이트
  • 통합검색(484)
  • 리포트(480)
  • 자기소개서(3)
  • 시험자료(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"아주대 논리회로" 검색결과 281-300 / 484건

  • 논리회로실험 결과 6
    ode of ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학과과목명: 논리회로실험교수명: 이정원 교수님학 번 ... : 201220754성 명: 조윤성1. 실험 결과이번 실험은 여태 까지의 실험했던 조합(Combination)논리 회로와 다르게, 현재의 출력이 과거의 입력에 의해서도 변하는 순서 ... (Sequence)논리회로를 실험하였다.실험에선 순서 논리 중 Latch(래치)와 Filp-Flop을 공부하였다. 래치와 플립플롭은 모두 기억소자로, 값을 저장하기 위해 사용된다. 입력방식이 같
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 2,000원 | 등록일 2016.09.24 | 수정일 2020.10.12
  • 논리회로실험 예비 8
    this code of ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학과과목명: 논리회로실험교수명: 이정원 교수님학 번 ... 하는 동작을 이해한다.2. 실험 이론① 카운터카운터라는 이름은 상태도(S1, S2, ...Sn)가 하나의 사이클을 포함하는 모든 순차회로에 일반적으로 사용된다. 가장 널리 이용 ... 로 각각 회로의 상태를 1과 0으로 만든다. Active_low입력이므로 0일 때 활성화된다. 단, 둘다 1로 비활성화 됐을 땐 Q와 Q’가 모두 1이 되어 안정화된 출력을 얻
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 2,000원 | 등록일 2016.09.24 | 수정일 2021.10.31
  • 논리회로실험 실험4 예비보고서
    하도록 지원한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학과제출일: 2015-09-11과목명: 논리회로실험교수명: 이정원분 반:학 번 ... 며 Boolean equation과 마찬가지로 두 가지 값의 불 변수를 가진다.- Logic gate(논리 게이트)1) 논리 게이트란 디지털 회로를 만드는데 있어 가장 기본적인 요소입니다 ... 의 Logic gate가 어떤 역할을 하는지 알 수 있게 됩니다.- 회로로 구성된 복잡한 회로를 Boolean eq를 통해 식으로 적을 수 있게 되고, 드모르간과 같은 법칙을 이용
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,000원 | 등록일 2016.04.09
  • 논리회로실험 결과 2
    을 썻으며, 2개의 칩을 사용하여 inverting을 연쇄적으로 실시하였 다. 예상 결선도를 토대로 실험의 회로를 구성하였다.
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 2,000원 | 등록일 2016.09.04 | 수정일 2019.09.26
  • [예비]실험6. Latch & Flip-Flop
    6. Latch & Flip-Flop?실험목적1. 여러 종류의 flip-flop을 구성하고 특성을 알아한다.?실험이론? R-S Latch- 순서논리회로는 조합 논리회로와 플립플롭 ... 을 가지고 구성한 회로이며, 출력 값은 입력 값과 회로 내부 상태에 의해 정해지는 논리회로이다. 따라서 현재 상태와 이전의 상태가 어떠냐에 따라 다음 상태가 정해진다. 순서논리회로 ... 에는 기억 기능을 가진 소자인 래치(Latch)나 플립플롭(Flip-Flop)을 사용한다. 즉, 순서논리회로는 기억장치이다. R-S 래치는 enable입력이 인가될 때 Reset
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2013.09.28
  • [결과]실험9. RAM
    9. RAM1. 실험과정 및 결과?실험1. 2-bit RAM사진번호ReadWriteABRE0RE1WE0WE1WR1WR0OutputOutput①1010010Z②1010101Z③010101Z1④010110Z0①②③④- 실험1에서는 위와 같이 2bit-RAM을 구성하였다. ..
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,500원 | 등록일 2013.09.28
  • [결과]실험10. DAC & ADC converter
    10. DAC & ADC converter1. 실험과정 및 결과?실험1. DAC- 실험1에서는 위와 같이 D/A converter회로를 구성한다. 먼저 카운터 부분의 출력 QA ... 한다. 그리고 10.5kOMEGA 저항에 68kOMEGA 을 병렬로 연결하고 파형을 그리고 68kOMEGA 이 없을 때와 비교한다.회로사진처음 D/A 출력(핀2와 핀1사이)(핀4와 핀3 ... 는데 회로의 저항을 보면 각각의 저항이 2배가 아닌 약간 더 큰 값들이 되어서 완전히 간격이 일정한 계단파형은 나오지 않았다.V _{o} =V _{R} TIMES {2 ^{n-1
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,500원 | 등록일 2013.09.28
  • [결과]실험8. Counter
    8. Counter1. 실험과정 및 결과?실험1. 4진 비동기식 Counter사진번호AB①00②01③10④11①②③④- 실험1은 위와 같이 회로를 구성하여 4진 비동기식 카운터 ... ⑤0101⑥0110⑦0111⑧1000⑨1001①②③④⑤⑥⑦⑧⑨- 실험3은 위와 같이 회로를 구성하여 일단 74HC90의 4비트 2진수출력 D, C, B, A를 다이오드에 연결해서 c ... lock신호에 따라 0000부터 1001까지 counting되는 것을 확인한다. 예비보고서에서 작성한 실험 방법과 다르게 7-segment를 사용하지 않아서 추가적인 회로 구성
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2013.09.28
  • [결과]실험7. Shift Register
    ④00010⑤00001①②③④⑤- 실험3에서는 실험2의 실험에서 회로를 조금만 변형시킨 실험이다. 출력 부분인Q_E 단자를 Serial 입력 단자로 연결하여 출력 값이 계속 순환 ... 될 수 있도록 만들었다. 실험2와 같은 회로이므로 데이터는 실험2처럼 하나씩 Shifting 되었다. 하지만 마지막에Q_E에 출력이 나타난 후에 실험2에서는 모든 출력이 0이 되 ... Register를 구성해보고 기본구조 및 동작원리를 알아보는 실험이었다. 또한, 각 각 bread board를 통해서 회로를 구성하고 LED를 통해서 입력 값에 따른 출력 값이 어떻게 되
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2013.09.28
  • 논리회로실험 예비 3
    1. 실험 목표 - 기본적인 Gate의 조합논리회로로써 반가산기, 전가산기, 반감산기, 전감산기를 구성해본다. - 진리표와 비교하여 결과를 확인해본다.2. 실험이론① 반가산기 ... 다.표현식에 따른 반가산기의 게이트수준 회로도와 진리표는 아래와 같다.② 전가산기 반가산기가 존재하지만, 실제로 한 비트만을 더하는 연산은 비중이 작다. 한 비트 이상을 갖는 오퍼랜드
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,500원 | 등록일 2016.09.24 | 수정일 2018.10.08
  • [예비]실험9. RAM
    다. 기록과 해독의 두 회로가 있어서 정보의 기록, 해독이 가능하고 컴퓨터나 주변 단말기기의 기억장치에 널리 쓰인다. 대표적인 RAM의 종류에는 DRAM, SRAM이 있다.DRAM은 전원 ... 이 된다. Selection input이 1이 되면 다른 input들에 의해 회로의 동작이 달라진다. Read/Write input이 0이면 첫 단의 두 AND gate에는 1 ... input으로 회로를 동작시키고 Read/Write input으로 데이터를 쓰고 읽는 기능을 수행하며 데이터를 쓸 때 input값을 쓰는 것을 알 수 있다.?실험부품? 오실로스코프 or
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,500원 | 등록일 2013.09.28
  • [결과]실험1. Basic Gates
    NOR gate를 이용하여 3-input gate로 구성하여 논리 연산이 제대로 되는지 확인하는 실험 이었다. gate들의 출력단자를 통해 LED를 연결하여 L1과 L2 논리 값 ... 들이 어떻게 작동하는지 알아보고 Boolean equation과 De Morgan‘s Law에 대하여 알아보는 실험이었다. bread board를 통해서 회로를 구성하고 저항과 LED ... 를 연결하여 논리 연산의 결과 값을 예상 값과 비교해 보았다. 실험1의 경우에는 예상 했던 논리 값들과 같은 값들이 나왔다. 하지만 실험2에서는 예상 값과 달라서 잘못된 점을 찾기 위해
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,500원 | 등록일 2013.09.28
  • [예비]실험8. Counter
    면 다시 0으로 시작되는 회로이다. 입력 펄스에 따라서 레지스터의 상태가 미리 정해진 순서대로 변화하는 레지스터를 카운터라고 하며, 어떤 사건의 발생 횟수를 세거나 동작 순서를 제어 ... ’010101010B100110011B’011001100AB(=0)100010001A’B’(=1)010001000AB’(=2)001000100A’B(=3)000100010실험1의 회로는 앞 ... 소자를 이용하여 위와 같이 회로를 구성하고 R0(1)과 R0(2)가 GND에 연결되고 나서 clock신호에 의해 counting되는 0~9에 해당하는 4비트 2진수 결과 값
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2013.09.28
  • [예비]실험7. Shift Register
    이론? Shift Register- n개의 플립플롭을 연결하면서 n비트의 데이터를 표시하는 시프트 레지스터를 구성할 수 있다. 위 회로에 회입력이 1101이 클록 펄스에 따라서 들 ... 의 그룹으로 동작하는 많은 회로에 유용하지만, 직렬 인터페이스는 구성을 간단하게 한다. 시프트 레지스터는 간단한 지연 회로처럼 사용될 수 있다. 몇 가지 양방향 시프트 레지스터는 스택 ... 가지 상태 사이를 사이클릭으로 순환한다. 각 상태의 디코드 회로도 비교적 간단하므로 널리 이용된다.?실험부품? LED 6개? Resistor 330Ω 6개? 74HC00
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2013.09.28
  • [결과]실험2. CMOS 회로의 전기적 특성
    2. CMOS 회로의 전기적 특성1. 실험과정 및 결과?실험1.- 이번 실험은 Inverter의 입력 및 출력의 특성을 알아보는 실험이었다. 그림과 같이 회로를 구성한 뒤에V ... 은 CMOS의 전기적 특성을 알아보는 실험이었다. bread board를 통해서 회로를 구성하고 오실로스코프를 통하여 그래프가 어떻게 나타나는지 확인해보았다. 실험1은 Inverter
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,500원 | 등록일 2013.09.28
  • [예비]실험2. CMOS 회로의 전기적 특성
    2. CMOS 회로의 전기적 특성?실험목적1. CMOS 회로의 전기적 특성을 이해한다.?실험이론? Logic levels & DC noise margins(논리 소자의 logic ... - Schmitt-trigger inverters는 입력단자에 Schmitt-trigger 기능을 추가한 것이다. Schmitt-trigger는 2개의 논리 값 중 하나로 안정되게 하 ... -trigger inverter)④실험과정 및 예상 결과?실험1(Inverter의 입출력 특성 확인)- 회로를 구성하고V _{cc}와V _{IN}를 4.5V로 설정한다. 오실로스코프의 출력
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,500원 | 등록일 2013.09.28
  • [예비]실험4. Multiplexer & Demultiplexer
    회로이며, 여러 개의 회로가 단일 회선을 공동으로 이용하여 신호를 전송하는데 사용한다. 그리고 S1과 S0은 Y출력을 결정하게 할 결정자(선택자)가 된다. 즉, S1과 S0의 값 ... 하는 회로이며 데이터 분배기라고 불린다. 즉, 1개의 입력을 갖고 4개의 출력물이 있는데 S1과 S0에 의해서 그 중 하나만 선택해서 출력하는 회로이다.?실험부품? DC 전원공급 ... 입력을 갖는 4x1 멀티플렉서를 74HC20과 74HC04를 이용하여 회로를 구성한다. E의 입력 신호에 따라 출력 값을 확인한다. S0, S1을 바꿔가면서 결과를 확인한다. 또한
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2013.09.28
  • [결과]실험4. Multiplexer & Demultiplexer
    회로도는 위와 같으며, 기본 동작 원리는 스위치에 NOT gate를 달아줌으로써 N gate에 들어가는 스위치 입력 값이 모두 달라지게 해 4개의 NAND gate중 하나 ... 만 출력 값을 내보내게 하는 원리 이다.위의 회로는 NAND gate가 4개였으므로 4개의 출력 중 하나를 선택해 내보낼 수 있는 4x1 Multiplexer였고 4개의 NAND ... gate의 스위치 값을 모두 달라지게 하기 위해 2개의 스위치 입력이 필요했다. 처음 구성할 때 소자검사를 하지 않고 고장 난 소자를 포함한 채 회로를 구성해 결과 값이 나오지 않
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,500원 | 등록일 2013.09.28
  • 실험2결과 CMOS
    [실험2] CMOS 회로의 전기적 특성1. 실험 결과실험1) Inverter의 입출력 특성 확인20mV 1V3.5V 5V74HC04의 NOT gate를 사용하여 Inverter ... 회로를 만들었다. 오실로스코프의 Wave generator와 1번 프로브를 연결시키고, 출력단자에 1번 프로브를 연결시켰다. 오실로스코프를 XY모드로 변환 ... . Abnormal 영역이 명확하게 보인다.실험2) Schmitt-trigger의 입출력 특성 확인20mV 1.5V2V 5V실험1)의 회로와 정확하게 일치하되, 사용하는 IC가 SN
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 3,000원 | 등록일 2014.05.13
  • 실험2예비 CMOS
    [실험2] CMOS 회로의 전기적 특성1. 목적- CMOS 회로의 전기적 특성 이해2. 이론- 논리 소자의 logic level 판정 방식V_OHmin - High를 출력할 때 ... - CMOS의 동작 속도(천이 시간-Transition time):논리회로의 출력이 하나의 상태에서 다른 상태로 변하는 데 걸리는 시간을 Transition Time이라 한다. 가장 ... - CMOS회로의 전기적 동작:CMOS 회로는 PMOS 반도체와 NMOS 반도체가 결합되어 있어서 입력전압을 HIGH로 하면R _{p} 쪽 저항은 1MΩ 이상으로 증가하여V
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 2,000원 | 등록일 2014.05.13
  • 전문가 요청 쿠폰 이벤트
  • 전문가요청 배너
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 12월 05일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:49 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감