총 805개
-
중앙대 전자회로설계실습 결과보고서82025.01.121. 단일 Current Mirror 구현 및 측정 단일 Current Mirror 회로를 구현하고 측정한 결과를 분석하였습니다. 설계한 대로 회로를 구현하고 전압을 측정하고 전류값을 계산한 결과 대부분 작은 오차를 보였습니다. 설계실습계획서에서 설계한 회로에 비해 실제로 구현한 회로에서는 channel length modulation에 의해 약간의 오차가 발생하는 것을 확인할 수 있었습니다. 2. Cascode Current Mirror 구현 및 측정 Cascode Current Mirror 회로를 구현하고 측정한 결과를 분석하였...2025.01.12
-
[기초전자실험 with pspice] 18 RC 및 RL 병렬회로 예비보고서 <작성자 학점 A+>2025.04.281. RC 병렬회로 RC 병렬회로에서는 전압에 위상차가 없지만, 저항과 커패시터를 흐르는 전류 사이에 위상차가 발생한다. 커패시터에서 흐르는 전류는 전압보다 90도 앞선다. 전체 전류는 저항과 커패시터를 흐르는 전류의 벡터합으로 나타낼 수 있으며, 옴의 법칙을 이용하여 임피던스를 계산할 수 있다. 2. RL 병렬회로 RL 병렬회로에서는 전압에 위상차가 없지만, 저항과 인덕터를 흐르는 전류 사이에 위상차가 발생한다. 인덕터에서 흐르는 전류는 전압보다 90도 앞선다. 전체 전류는 저항과 인덕터를 흐르는 전류의 벡터합으로 나타낼 수 있으...2025.04.28
-
전자회로실험 과탑 A+ 결과 보고서 (실험 10 MOSFET 바이어스 회로)2025.01.291. 게이트 바이어스 회로 게이트 바이어스 회로는 가장 기본적인 전압분배 MOSFET 바이어스 회로이다. 이 회로는 소스 단자에 저항 R_S를 추가함으로써, R_G1과 R_G2의 변화에 따른 V_GS전압과 I_D 전류의 변화를 줄일 수 있다. 회로의 각 노드의 전압과 전류를 구하면 I_D와 V_GS를 안정적으로 유지할 수 있다. 이 회로는 전류 제어가 용이하고, 트랜지스터가 포화 영역에서 증폭기로 안정적으로 동작하는 데 적합하다. 2. 다이오드로 연결된 MOSFET 바이어스 회로 다이오드로 연결된 MOSFET 바이어스 회로는 피드백...2025.01.29
-
회로이론및실험1 12장 커패시터 직병렬 회로 A+ 결과보고서2025.01.131. RC 직렬회로 특성 정현파 신호가 RC회로에 인가되면 저항과 커패시터의 출력도 정현파 신호가 되며, 출력되는 정현파의 주파수는 인가된 정현파의 주파수와 같다. 그러나 커패시터에 의한 지연으로 인하여 출력되는 정현파 신호의 전압과 전류 사이에는 위상차가 발생한다. 위상차의 크기는 저항 값과 용량성 리액턴스(Capacitive Reactance)값에 의해 결정된다. RC 직렬회로의 임피던스 Z는 저항 R과 리액턴스 Xc를 더한 값이며, 크기와 위상으로 표현하는 페이저 형태로 나타낼 수 있다. 주파수가 증가함에 따라 I와 VR은 커...2025.01.13
-
물리학및실험 RLC 회로 결과 보고서2025.05.031. RC 회로 RC 회로에서 저항 R과 축전기 C의 값을 측정하고, 이를 통해 전압과 전류의 관계를 분석하였습니다. 그래프의 기울기로부터 계산된 R과 C의 값은 실험값과 잘 일치하였으며, 오차율도 비교적 작았습니다. 이를 통해 RC 회로의 특성을 이해할 수 있었습니다. 2. RL 회로 RL 회로에서 저항 R과 인덕터 L의 값을 측정하고, 이를 통해 전압과 전류의 관계를 분석하였습니다. 그래프의 기울기로부터 계산된 R과 L의 값은 실험값과 잘 일치하였으며, 오차율도 작았습니다. 이를 통해 RL 회로의 특성을 이해할 수 있었습니다. ...2025.05.03
-
연산 증폭기 실험 결과보고서2025.11.161. 연산 증폭기 (Operational Amplifier) 741 op amp를 사용하여 기본 회로를 구성하고 입력 전압에 따른 출력을 측정했다. -5V부터 5V까지의 입력에 대해 실제 입력값과 출력값을 기록하였으며, 저항값을 변경하여 실험을 반복했다. 입력과 출력의 관계를 그래프로 표현하고 증폭률(gain)을 계산하여 이론값과 비교 분석했다. 반전 입력에 입력을 가했을 때 측정 전압의 부호가 바뀌는 것을 확인했다. 2. 합산 증폭기 (Summing Amplifier) 741 op amp를 사용하여 두 개의 입력 회로를 구성했다....2025.11.16
-
[전기회로설계실습] 설계 실습 4. Thevenin 등가회로 설계2025.05.131. Thevenin 등가회로 설계 본 실험은 복잡한 회로를 간단한 등가회로로 만드는 Thevenin등가회로를 직접 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는데에 의의가 있다. 브리지회로를 구성하여 R_L에 걸리는 전압과 전류를 측정하였고, 오차율이 0.3%로 비교적 정확한 실험이 이루어졌다고 판단된다. R_Th와 V_Th를 측정하여 이론값과 비교한 결과 오차율이 작은 것으로 나타났다. 설계한 등가회로 검증실험에서 복잡한 회로가 Thevenin의 정리가 적용됨을 오차율 0%로 검증하였다. 추가적으로 R_L이 R_Th와 ...2025.05.13
-
OP-AMP를 이용한 복합 증폭 실험 결과 보고서2025.01.051. 가산 증폭 회로 가산 증폭 회로는 반전 증폭 회로의 한 종류로, 입력단자를 하나 더 추가한 회로입니다. 이 회로에서 출력전압 Vo는 입력전압 V1, V2, V3의 합에 비례하여 증가합니다. 실험을 통해 가산 증폭 회로의 동작을 확인하고, 이론값과 측정값의 오차율을 계산하였습니다. 2. OP-AMP 특성 및 활용 이번 실험에서는 OP-AMP의 다양한 증폭 기능을 확인하였습니다. 741 모델과 158 모델의 차이점을 비교하였고, 반전 증폭과 비반전 증폭 파형을 측정하였습니다. 실험 결과 OP-AMP의 특성을 잘 이해할 수 있었고,...2025.01.05
-
A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 10. RLC 회로의 과도응답 및 정상상태응답2025.05.151. RLC 회로의 과도응답 및 정상상태 응답 RLC회로의 과도응답 및 정상상태 응답을 측정하였다. 또한 특정 주파수에서의 R,L,C에서의 전압의 크기와 위상을 확인하고 이론과 비교하였다. 그리고 LC회로의 공진을 확인하였다. 전체적으로 L=10mH, C=10.2nF에서 오차 5%이내를 만족하였으나 임계감쇠의 저항값과 정현파에서 인덕터의 크기, 위상 축전기의 위상, LC 회로의 공진주파수에서 5%보다 큰 오차율을 보였다. 저감쇠, 임계감쇠, 과감쇠 상황에서의 실험 결과와 이론값을 비교하였으며, 정현파 입력에서의 R, L, C의 크기...2025.05.15
-
RLC 병렬회로 결과보고서2025.01.121. RLC 병렬회로 이번 실험은 RLC 병렬회로의 전달함수를 구하고 진폭응답특성을 오실로스코프를 사용해 고찰하여 RLC병렬회로의 공진특성(대역폭, 차단주파수, 양호도) 등을 구해보는 실험이다. 실험에서 구한 결과와 이론값을 비교하여 오차를 분석하였으며, 공진주파수, 대역폭, 양호도 등의 특성을 확인하였다. 2. 임피던스 분석 실험에서 구한 임피던스 값과 이론값을 비교하였으며, 오차가 7% 미만으로 나타났다. 이는 공용 실험기구, 고정저항기의 오차, 눈대중으로 커서를 활용해 발생하는 오차 등 여러 요인으로 인한 것으로 분석되었다. ...2025.01.12
