총 805개
-
전기회로설계 및 실습_설계 실습7. RC회로의 시정수 측정회로 및 방법 설계_결과보고서2025.01.211. 시정수 시정수란 물리량이 시간에 대해 지수적으로 변하여 정상치에 달하는 경우, 정상치의 63.2%에 달할 때까지의 시간을 의미한다. 이것은 응답의 속도를 표현하는 방법이고 시정수의 비교를 통해 속도를 예측할 수 있다. RC회로에서 시정수는 RC로 구할 수 있다. 2. RC회로 RC회로는 저항과 커패시터가 연결되어 있는 기본적인 회로이다. 이 회로에서 시정수는 RC로 구할 수 있다. 실험에서는 RC회로의 시정수를 측정하고 이론값과 비교하였다. 3. 시정수 측정 실험에서는 DMM과 Function generator를 이용하여 RC...2025.01.21
-
중앙대 전기회로설계실습 결과보고서11_공진회로(Resonant Circuit)와 대역여파기 설계 (보고서 1등)2025.05.101. RLC 직렬 및 병렬 공진회로 RLC 직렬 및 병렬 공진회로의 주파수응답을 이해하고 필터에서의 응용을 이해하기 위해 실습을 진행하였다. (a) 직렬-Q=1일 경우, (b) 직렬-Q=10일 경우, (c) 병렬-Q=1일 경우에 대한 실험 결과와 분석을 제시하였다. 실험에 사용된 소자의 정확한 값을 사용해 계산한 물리량과 실험에서의 결과를 비교하였으며, 오차 원인에 대해 논의하였다. 2. 공진주파수, 반전력 주파수, 대역폭, Q-factor 실험을 통해 공진주파수, 반전력 주파수, 대역폭, Q-factor를 측정하고 이론값과 비교하...2025.05.10
-
(A+자료) 아날로그회로실험 텀프로젝트 OP-AMP를 이용한 차량 주차 안전 시스템2025.04.271. 단위 이득 플로어 단위 이득 플로어의 회로는 비반전 입력단에 5V를 인가해주어 항상 VCC가 출력되도록 만들었음. 단위 이득 플로어의 특징은 Av=1, Rif=(1+A0)Ri, Rof=R0/1+A0로, 이득이 1이기 때문에 입력값이 출력값과 같음. 단위 이득 플로어는 버퍼로 작동하며, 이를 통해 출력단에 있는 다른 비교기와 소자에 영향을 받지 않고, 일정한 출력을 내보낼 수 있으며, 출력 임피던스가 낮아짐. 2. 비교기 OP Amp의 매우 큰 증폭률이 매우 큰 점을 이용하는 회로임. Vi가 양의 값이면 Vo에는 양의 전원전압이...2025.04.27
-
BJT 이미터 및 컬렉터 귀환 바이어스 실험2025.11.171. 이미터 바이어스 회로 이미터 바이어스 회로는 한 개 또는 두 개의 전원을 이용하여 구성되며, 고정 바이어스보다 향상된 안정도를 제공한다. βRE≫RB 조건에서 이미터 전류는 BJT의 β 영향을 받지 않으므로, 트랜지스터 교환 시 IC와 VCE의 변화가 거의 없다. 실험에서 2N3904 트랜지스터를 사용하여 β값 162.3105를 결정하고, 측정된 VB=5.7902V, VRC=5.0742V로부터 IB=14.2098uA, IC=2.3065mA를 계산했다. 2. 컬렉터 피드백 회로 컬렉터 피드백 회로는 베이스 저항이 BJT의 컬렉터...2025.11.17
-
[전자회로실험] 반전 및 비반전 증폭기 결과 보고서2025.05.101. 반전 증폭기 실험 5.1.1)의 측정 결과로부터 vo와 vi사이에 180도 위상차가 있는지 확인하고, 측정한 vo값과 준비 3.1.1)에서 계산한 vo값을 비교하였다. 또한, 실험 5.1.1)에서 도시한 결과와 준비 3.1.1)에서 도시한 결과를 비교하였다. 실험 5.1.1)의 결과로 반전 증폭기로서 오실로스코프에 180의 위상차가 있는지 확인되었고 계산 값 또한 약간의 오차가 있었지만 동일하였다. 2. 비반전 증폭기 실험 5.2.1)의 측정 결과로부터 vo와 vi사이에 위상차가 없다는 것을 확인하고, 측정한 vo값과 준비 3...2025.05.10
-
중앙대 전기회로설계실습 결과보고서102025.01.171. RLC 회로의 과도응답 및 정상상태응답 실험을 통해 저항, 인덕터, 커패시터로 구성된 RLC 회로의 과도응답 및 정상상태응답을 이해하고 확인하였다. 저감쇠, 임계감쇠, 과감쇠 특성을 관찰하고 각 소자의 전압과 위상차를 측정하여 이론값과 비교하였다. 또한 LC 회로의 공진주파수를 측정하고 커패시터와 인덕터의 전압 파형을 비교 분석하였다. 전체적으로 실험이 잘 진행되었으나 일부 실험에서 20% 이상의 오차율이 발생하였는데, 이는 측정 장비의 한계와 소자 값의 오차 등으로 인한 것으로 추정된다. 1. RLC 회로의 과도응답 및 정상...2025.01.17
-
제너 다이오드 응용회로 예비레포트2024.12.311. 제너 다이오드의 전류-전압 특성 제너 다이오드의 전류-전압 특성 결과를 보면 6V 근처에서 제너 항복이 발생하여 전압이 5.6V로 유지되는 것을 볼 수 있다. 인가 전압에 따른 전류를 나타낸 그래프와 달리 3V 이상의 전압이 인가되었을 때부터 인가 전압이 증가함에 따라 전류가 증가하는 모습을 보이고 있다. 제너 다이오드의 특성에 따라 제너 항복이 발생하면 전압은 거의 일정한 값으로 유지되고 전류만 급격하게 증가한다. 2. 제너 다이오드를 이용한 정전압 회로의 특성 제너 다이오드를 통해 정전압 회로를 구성하고 인가 전압을 10V...2024.12.31
-
실험 06_공통 이미터 증폭기 예비 보고서2025.04.271. BJT 소신호 등가회로 BJT의 소신호 등가회로에 대해 설명하고, 트랜스컨덕턴스 g_m과 등가 이미터 저항 r_e가 컬렉터 전류와 어떤 관계가 있는지 유도하였습니다. 소신호 등가회로를 사용하면 선형적 소자가 되어 회로 분석과 설계가 쉬워집니다. 2. 공통 이미터 증폭기 특성 분석 공통 이미터 증폭기의 동작 원리와 입력-출력 전달 특성 곡선을 설명하였습니다. 차단, 능동, 포화 영역에서의 동작을 분석하고, 소신호 등가회로를 이용하여 입력 저항, 전압 이득 등을 구하는 방법을 제시하였습니다. 3. 공통 이미터 증폭기 실험 회로 및...2025.04.27
-
계측실험[Op-Amp를 이용한 비교기 구성]2025.01.121. 연산증폭기를 이용한 비교기 구성 이 실험에서는 연산증폭기(Op-Amp)를 이용하여 비교기 회로를 구성하고 그 작동 원리를 이해하는 것이 목적입니다. 비교기는 두 개의 입력 신호를 비교하여 출력 신호를 생성하는 회로로, 연산증폭기의 특성을 이용하여 구현할 수 있습니다. 실험에서는 입력 신호로 +13V와 -13V를 사용하고, 발광 다이오드와 멀티미터를 통해 출력 신호를 관찰합니다. 또한 반전 입력 단자와 비반전 입력 단자에 각각 +13V와 -13V를 인가하여 비교기 회로의 동작을 확인합니다. 1. 연산증폭기를 이용한 비교기 구성 ...2025.01.12
-
A+맞은_전기전자기초실험2_일반실험4_결과보고서_클리핑,클램핑회로,제너다이오드,제너정전압조정기2025.05.101. 클리핑 회로 클리핑 회로는 입력 신호의 일부를 제거하여 출력 신호의 진폭을 제한하는 회로입니다. 이 실험에서는 다이오드를 이용한 클리핑 회로를 구현하고, 입력 신호의 크기에 따라 출력 신호가 어떻게 변화하는지 확인하였습니다. 모의실험과 실험 결과를 비교하여 클리핑 회로의 동작을 이해할 수 있었습니다. 2. 클램핑 회로 클램핑 회로는 입력 신호의 중앙값을 이동시켜 출력 신호의 레벨을 조정하는 회로입니다. 이 실험에서는 다이오드를 이용한 정 클램핑 회로와 부 클램핑 회로를 구현하고, 입력 신호와 출력 신호의 평균값을 측정하여 클램...2025.05.10
