
총 612개
-
[A+]전자회로설계실습 실습 3 결과보고서2025.01.101. 브릿지 전파정류회로 4개의 다이오드를 사용하는 브릿지 전파정류회로를 설계하고 제작하였다. 정류회로 양단의 전압차를 측정하는 실험을 제외하고 실험의 측정값들이 수식으로 구한 이론값들과 큰 오차를 보이지 않고 설계와 일관된 결과를 얻었지만 5KΩ의 저항을 사용했을 때보다 20KΩ의 저항의 사용했을 때 오차가 소폭 상승하였다. 2. 전압 파형 측정 Function Generator를 10Vpp, 40kHz로 설정하고 회로를 연결하여 A와 B점 사이의 전압 파형을 측정해 보았지만 원하던 결과를 얻을 수 없었다. 이는 회로의 GND와 ...2025.01.10
-
중앙대학교 일반물리실험2 RC회로 충방전 회로 실험-회로에서의 축전기의 역할 이해 결과2025.01.121. RC 충전 회로 실험을 통해 RC 충전 회로에서 시간에 따른 축전기 양단의 전위차, 전하량, 전류의 변화를 관찰하고 이론식과 비교하여 축전기의 역할을 이해하였다. 충전 과정에서 전하량과 전위차가 초기에 급격히 증가하다가 점차 느려지는 양상을 보였으며, 이를 통해 축전기의 충전 메커니즘을 설명할 수 있었다. 2. RC 방전 회로 축전기 방전 실험을 통해 시간에 따른 전하량, 전류, 전위차의 변화를 관찰하고 이론식과 비교하였다. 방전 과정에서 전하량과 전위차가 초기에 급격히 감소하다가 점차 느려지는 양상을 보였으며, 이를 통해 축...2025.01.12
-
아주대학교 A+전자회로실험 실험4 예비보고서2025.05.091. 정궤환 회로 실험 목적은 연산 증폭기를 사용하여 정궤환 회로를 구성하고, 슈미트 트리거(Schmitt trigger) 회로, 사각파 발생 회로의 구성과 역할에 대해 알아보는 것입니다. 회로를 구성하여 각 경우에 대한 V_TL, V_TH, +V_sat, -V_sat을 측정하여 이들이 의미하는 바를 알아보고, 이론에서 배운 내용을 실험을 통해 증명하는 것이 목표입니다. 2. 슈미트 트리거 회로 슈미트 트리거 회로는 일반적인 소자(V_ILmax, V_IHmin)와 다르게 V_TL, V_TH라는 threshold가 있습니다. 출력이 ...2025.05.09
-
중앙대 전기회로설계실습 결과보고서10_RLC 회로의 과도응답 및 정상상태 응답 (보고서 1등)2025.05.101. RLC 회로의 과도응답 및 정상상태 응답 RLC직렬회로의 과도응답 및 정상상태 응답을 가시적으로 관찰하고 이론과 비교하기 위해 실습을 진행하였다. 저감쇠, 임계감쇠, 과감쇠 등 다양한 응답 특성을 실험을 통해 확인하고 이론값과 비교하였다. 공진주파수 측정 실험도 수행하였다. 실험 과정에서 발생한 오차의 원인을 인덕터의 내부저항, 저항의 미세한 차이, 커패시터의 온도 민감성 등으로 분석하였다. 1. RLC 회로의 과도응답 및 정상상태 응답 RLC 회로는 저항(R), 인덕터(L), 캐패시터(C)로 구성된 전기 회로로, 과도응답과 ...2025.05.10
-
[전자공학응용실험] 능동부하가 있는 공통 소스증폭기-예비레포트2025.04.261. 능동 부하가 있는 공통 소스 증폭기 이 실험에서는 정전류원 전류 거울을 이용한 능동 부하가 있는 공통 소스 증폭기 회로를 구성하고, 이를 바탕으로 공통 소스 증폭기의 전압 이득을 구하고자 한다. 능동 부하는 아날로그 증폭기에서 널리 사용되고 있으며, 간단한 공통 소스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 공통 소스 증폭기의 전달 특성 곡선 입력에 따라서 M1에 흐르는 전류와 부하에 흐르는 전류가 같아지는 출력을 구할 수 있고, 이를 통해 공통 소스 증폭기의 전달 특성 곡선을 구할 수 있다. 3. 공통 소...2025.04.26
-
전기회로설계 및 실습_설계 실습7. RC회로의 시정수 측정회로 및 방법 설계_결과보고서2025.01.211. 시정수 시정수란 물리량이 시간에 대해 지수적으로 변하여 정상치에 달하는 경우, 정상치의 63.2%에 달할 때까지의 시간을 의미한다. 이것은 응답의 속도를 표현하는 방법이고 시정수의 비교를 통해 속도를 예측할 수 있다. RC회로에서 시정수는 RC로 구할 수 있다. 2. RC회로 RC회로는 저항과 커패시터가 연결되어 있는 기본적인 회로이다. 이 회로에서 시정수는 RC로 구할 수 있다. 실험에서는 RC회로의 시정수를 측정하고 이론값과 비교하였다. 3. 시정수 측정 실험에서는 DMM과 Function generator를 이용하여 RC...2025.01.21
-
중앙대 전기회로설계실습 결과보고서11_공진회로(Resonant Circuit)와 대역여파기 설계 (보고서 1등)2025.05.101. RLC 직렬 및 병렬 공진회로 RLC 직렬 및 병렬 공진회로의 주파수응답을 이해하고 필터에서의 응용을 이해하기 위해 실습을 진행하였다. (a) 직렬-Q=1일 경우, (b) 직렬-Q=10일 경우, (c) 병렬-Q=1일 경우에 대한 실험 결과와 분석을 제시하였다. 실험에 사용된 소자의 정확한 값을 사용해 계산한 물리량과 실험에서의 결과를 비교하였으며, 오차 원인에 대해 논의하였다. 2. 공진주파수, 반전력 주파수, 대역폭, Q-factor 실험을 통해 공진주파수, 반전력 주파수, 대역폭, Q-factor를 측정하고 이론값과 비교하...2025.05.10
-
(A+자료) 아날로그회로실험 텀프로젝트 OP-AMP를 이용한 차량 주차 안전 시스템2025.04.271. 단위 이득 플로어 단위 이득 플로어의 회로는 비반전 입력단에 5V를 인가해주어 항상 VCC가 출력되도록 만들었음. 단위 이득 플로어의 특징은 Av=1, Rif=(1+A0)Ri, Rof=R0/1+A0로, 이득이 1이기 때문에 입력값이 출력값과 같음. 단위 이득 플로어는 버퍼로 작동하며, 이를 통해 출력단에 있는 다른 비교기와 소자에 영향을 받지 않고, 일정한 출력을 내보낼 수 있으며, 출력 임피던스가 낮아짐. 2. 비교기 OP Amp의 매우 큰 증폭률이 매우 큰 점을 이용하는 회로임. Vi가 양의 값이면 Vo에는 양의 전원전압이...2025.04.27
-
[전자회로실험] 반전 및 비반전 증폭기 결과 보고서2025.05.101. 반전 증폭기 실험 5.1.1)의 측정 결과로부터 vo와 vi사이에 180도 위상차가 있는지 확인하고, 측정한 vo값과 준비 3.1.1)에서 계산한 vo값을 비교하였다. 또한, 실험 5.1.1)에서 도시한 결과와 준비 3.1.1)에서 도시한 결과를 비교하였다. 실험 5.1.1)의 결과로 반전 증폭기로서 오실로스코프에 180의 위상차가 있는지 확인되었고 계산 값 또한 약간의 오차가 있었지만 동일하였다. 2. 비반전 증폭기 실험 5.2.1)의 측정 결과로부터 vo와 vi사이에 위상차가 없다는 것을 확인하고, 측정한 vo값과 준비 3...2025.05.10
-
계측실험[Op-Amp를 이용한 비교기 구성]2025.01.121. 연산증폭기를 이용한 비교기 구성 이 실험에서는 연산증폭기(Op-Amp)를 이용하여 비교기 회로를 구성하고 그 작동 원리를 이해하는 것이 목적입니다. 비교기는 두 개의 입력 신호를 비교하여 출력 신호를 생성하는 회로로, 연산증폭기의 특성을 이용하여 구현할 수 있습니다. 실험에서는 입력 신호로 +13V와 -13V를 사용하고, 발광 다이오드와 멀티미터를 통해 출력 신호를 관찰합니다. 또한 반전 입력 단자와 비반전 입력 단자에 각각 +13V와 -13V를 인가하여 비교기 회로의 동작을 확인합니다. 1. 연산증폭기를 이용한 비교기 구성 ...2025.01.12