총 351개
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 결과 보고서2025.01.041. Wien bridge oscillator 구현 이번 실험실습에서는 신호발생기를 소자의 값을 조절하여 원하는 주파수에서 발진시키고, 이때의 발진주파수와 출력파형의 최대치를 관찰하였습니다. 그 결과 4-4-2의 회로의 경우 출력파형이 완벽한 사인파가 아니었지만, Gain 값과 발진주파수 모두 설계값과 비슷하였고, 4-4-3의 회로의 경우 4-4-2의 회로에서 다이오드를 추가하여 왜곡이 감소하는 것을 관찰할 수 있었습니다. Gain 값과 발진주파수 모두 설계값과의 오차가 감소하였습니다. 2. 안정된 Wien bridge oscill...2025.01.04
-
전자회로설계실습 실습 7 결과보고서2025.01.041. Common Emitter Amplifier의 주파수 특성 실습을 통해 Common Emitter Amplifier의 주파수 특성을 관찰하였습니다. 주파수를 변화시키면서 입력, 출력 전압과 전압 이득을 측정하였고, 커패시터 값을 변경하여 주파수 응답 특성의 변화를 확인하였습니다. 저주파 영역에서는 측정값과 시뮬레이션 값의 오차가 크게 나타났는데, 이는 저주파 신호에 고주파 노이즈가 섞여 정확한 측정이 어려웠기 때문입니다. 하지만 대역폭 영역에서는 시뮬레이션 결과와 잘 일치하는 것을 확인할 수 있었습니다. 1. Common Em...2025.01.04
-
OP-Amp 오실레이터 설계 및 피드백 특성 분석2025.11.181. OP-Amp 오실레이터 설계 UA741 OP-Amp를 이용하여 양의 피드백 개념을 적용한 신호발생기를 설계한다. OrCAD PSPICE를 사용하여 주어진 저항값에 따라 오실레이터를 설계하고, 출력 파형을 시뮬레이션한다. 설계된 오실레이터는 커패시터의 충방전을 통해 동작하며, 출력전압이 임계값에 도달하면 상태가 전환되어 반복적인 신호를 생성한다. 2. 피드백 계수(β)의 영향 분석 피드백 저항 R1을 변화시켜 피드백 계수 β의 변화를 분석한다. R1이 감소하면 β가 감소하여 주기와 진폭이 작아지고, R1이 증가하면 β가 증가하여...2025.11.18
-
증폭기의 주파수 응답 특성2025.01.021. 증폭기의 주파수 응답 특성 실험을 통해 증폭기의 주파수 응답 특성을 확인하였습니다. 주요 결과는 다음과 같습니다. 70Hz~55kHz 범위에서 전압 이득은 8.8V/V로 측정되었고, 17Hz와 77kHz에서 전압 이득이 감소하는 것을 확인하였습니다. 1MHz까지는 전압 이득 측정이 잘 되었지만 10MHz를 초과하는 영역과 50Hz 미만의 영역에서는 측정이 어려웠습니다. 이는 MOSFET의 기생 커패시턴스로 인해 주파수가 증가함에 따라 전압 이득이 감소하는 것으로 추정됩니다. 이득 대역폭 곱은 큰 폭의 변화 없이 거의 일정한 것...2025.01.02
-
전자회로실험 과탑 A+ 결과 보고서 (실험 24 연산 증폭기 응용 회로 2)2025.01.291. 적분기 회로 적분기 회로는 입력 저항 R과 피드백 커패시터 C로 이루어진 간단한 구성으로, 입력 신호에 의해 전류가 흐르고 이 전류가 커패시터에 전하를 축적하면서 출력 전압이 변화하는 원리로 동작합니다. 입력 신호가 일정하면 출력은 선형적으로 증가하거나 감소하며, 저주파 신호에 민감하고 고주파 신호는 감쇠됩니다. 적분기 회로는 속도에서 위치를 계산하는 신호 처리, 삼각파/사인파 생성기, 저주파 필터 및 데이터 누적 계산 등에 응용됩니다. 2. 미분기 회로 미분기 회로는 입력 단자에 커패시터 C와 피드백 경로에 저항 R을 사용하...2025.01.29
-
Common Emitter Amplifier 설계 및 구현2025.11.181. Common Emitter Amplifier 설계 Rsig=50Ω, RL=5kΩ, VCC=12V, β=100인 NPN BJT 2N3904를 사용하여 입력저항이 kΩ단위이고 증폭이득이 -100V/V인 Common Emitter Amplifier를 설계한다. Early effect를 무시하고 부하저항에 최대전력이 전달되도록 RC를 결정하며, emitter 저항을 삽입하여 회로의 안정성을 향상시킨다. 설계 과정에서 gm, IC, IB, IE, VC, VE, RE, R1, R2 등의 값을 계산하고 입력저항 Rin을 구한다. 2. PS...2025.11.18
-
적분기와 미분기의 주파수 응답특성 실험2025.11.111. PID 제어기와 아날로그 제어 제어시스템에서 오차신호를 변환하기 위해 PID(비례, 적분, 미분) 제어기가 널리 사용된다. 본 실험에서는 전통적인 아날로그 방식의 PID 제어기 구현을 다루며, 특히 적분기와 미분기의 동작원리를 이해하고 주파수 응답특성을 분석한다. 제어기의 목적은 시스템 출력값을 사용자가 원하는 값과 일치시키는 것이며, 오차에 계수를 곱하거나 오차의 적분값, 미분값에 계수를 곱하는 방식으로 동작한다. 2. 적분기의 회로 구성 및 주파수 특성 적분기는 출력전압의 일부를 커패시터를 거쳐 반전입력에 되돌려주는 구조로...2025.11.11
-
전자공학실험 24장 연산 증폭기 응용 회로 2 A+ 결과보고서2025.01.151. 적분기 회로 이 실험에서는 연산 증폭기를 이용한 적분기 회로를 구성하고, 입력 주파수에 따른 출력 전압을 측정하여 보드 선도를 그렸습니다. 실험 결과, 입력 주파수가 증가함에 따라 출력 전압이 감소하는 것을 확인할 수 있었습니다. 이는 커패시터가 충전되는 양이 증가하여 출력 전압이 낮아지기 때문입니다. 또한 단위 이득 주파수는 약 1kHz 부근으로 나타났습니다. 2. 미분기 회로 이 실험에서는 연산 증폭기를 이용한 미분기 회로를 구성하고, 입력 주파수에 따른 출력 전압을 측정하여 보드 선도를 그렸습니다. 실험 결과, 입력 주파...2025.01.15
-
전자회로실험 과탑 A+ 결과 보고서 (실험 14 캐스코드 증폭기)2025.01.291. 캐스코드 증폭기 캐스코드 증폭기는 입력단, 증폭단, 출력 특성으로 구성되어 있다. 입력단의 MOSFET M_1은 소스 팔로워 역할을 하며, 증폭단의 MOSFET M_2는 캐스코드 역할을 한다. 캐스코드 구조는 출력 저항을 크게 만들어 전압 이득을 향상시키며, 채널 길이 변조 효과를 최소화하여 넓은 대역폭에서 동작할 수 있다. 캐스코드 증폭기의 전압 이득은 대략적으로 A_v = g_m * R_D로 나타낼 수 있다. 2. 실험 절차 및 결과 실험에서는 V_GG 값을 변화시키며 출력 전압을 측정하였고, 트랜스컨덕턴스 g_m과 출력 ...2025.01.29
-
소비자 잉여와 생산자 잉여에 대한 개념 설명 및 순사회편익이 증가 또는 감소할 때는 언제인지 설명하세요2025.01.181. 소비자 잉여 소비자 잉여는 소비자가 어떤 상품이나 서비스를 구매할 때 지불할 의사가 있는 최대 금액과 실제로 지불한 금액과의 차이로 나타난다. 이는 소비자가 경험하는 경제적 이득을 의미하며, 시장 가격이 소비자의 지불 의사보다 낮을 때 발생한다. 2. 생산자 잉여 생산자 잉여는 상품이나 서비스를 판매하는 생산자가 받은 금액과 그 상품을 생산하는 데 들어간 최소 비용과의 차이를 의미한다. 이는 생산자가 상품을 판매함으로써 얻는 추가적인 이익을 나타낸다. 3. 순사회편익 순사회편익은 소비자 잉여와 생산자 잉여의 합으로, 이 값이 ...2025.01.18
