총 2,827개
-
디지털집적회로 NAND, NOR, XOR gate 설계도 및 DC, Transient 시뮬레이션 결과2025.04.281. NAND gate NAND gate의 pull-down 네트워크는 VA와 VB가 모두 높을 때 도통하는 직렬 NMOS 트랜지스터로 구성되며, pull-up 네트워크는 병렬 PMOS 트랜지스터로 구성됩니다. NAND gate의 효과적인 pull-up/pull-down 저항은 단위 인버터의 저항과 같아야 합니다. NMOS 트랜지스터가 직렬로 연결되어 있어 효과적인 저항이 두 배가 되므로 크기가 단위 인버터의 두 배가 되어야 합니다. PMOS의 경우 최악의 경우인 하나의 PMOS만 켜지는 것을 고려하여 단위 인버터와 같은 크기로 설...2025.04.28
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 3. 스텝 모터 구동기2025.04.291. 단극 스텝 모터 단극 스텝 모터(Uni-polar step motor)의 동작 원리를 이해하고 스텝 모터를 조종하기 위한 범용 이동 레지스터(Universal shift register)의 사용 방법을 배운다. 이를 바탕으로 BJT 트랜지스터와 범용 이동 레지스터를 이용하여 스텝 모터 구동기를 설계한 후 그 동작을 확인한다. 2. 범용 이동 레지스터 74LS194 범용 이동 레지스터 74LS194의 데이터시트를 분석하여 동작을 예상한다. 데이터시트에 따르면 CLR, S0, S1 신호에 따라 출력 QA, QB, QC, QD가 초...2025.04.29
-
디지털 회로 실험 및 설계 - 74LS192를 이용한 Up-Down Counter 실험 12025.05.161. 7-segment 디스플레이 7-segment는 7개의 마디와 1개의 점으로 이루어진 표시장치이다. 마디와 점은 모두 LED이며, 7개의 마디를 선택적으로 온/오프하여 숫자나 영문자를 표시하고, 점으로는 소수점을 표시한다. 7-segment는 애노드 공통형과 캐소드 공통형이 있으며, 애노드 공통형이 주로 사용된다. 2. 7447 디코더 7447 디코더는 BCD 코드를 10진수로 바꾸어 7-segment에 표시해 준다. 출력 단자는 7-segment의 7개의 마디(a~g)와 연결하며, 출력 단자로 'low'를 출력하여 7-seg...2025.05.16
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 5. 전압제어 발진기2025.04.291. 슈미츠 회로의 특성 실험에 사용될 IC의 datasheet를 참조하여 중요한 전기적 특성을 확인하였습니다. 슈미츠 회로의 특성을 이해하고 PSPICE를 이용하여 슈미츠 트리거 회로를 설계하였습니다. 이를 통해 출력 파형의 특성을 확인하였습니다. 2. 전압제어 발진기의 설계 전압제어 발진기를 설계하고 출력 파형을 관찰하였습니다. 입력 전압 Vc의 변화에 따른 출력 주파수의 변화를 확인하였고, 이를 그래프로 나타내었습니다. 또한 중심 주파수가 2kHz가 되도록 회로의 C1 값을 설계하였습니다. 3. 슈미츠 회로의 저항비와 Capa...2025.04.29
-
중앙대 아날로그및디지털회로설계실습 예비보고서 8장 래치와 플립플롭2025.05.051. RS 래치 RS 래치는 교차교합(Cross-coupled)된 두 NOR 게이트로 만들어진 순차식 회로로, 기본 기억소자장치입니다. RS 래치의 진리표에 따르면 R과 S의 입력이 동시에 1에서 0으로 움직이게 되면 Q와 {bar{Q}}가 진동하는 것을 확인할 수 있습니다. 셋업 시간은 클록신호가 바뀌기 전까지 입력이 변화 없이 머물러 있어야 하는 시간이며, 홀드 시간은 클록신호가 바뀐 다음에도 잠시 그대로 머물러 있어야 하는 시간입니다. 2. 래치와 플립플롭의 차이 래치는 입력이 바뀌면 출력도 바뀌지만, 플립플롭은 오로지 클록신...2025.05.05
-
중앙대학교 아날로그및디지털회로설계실습 9차 결과보고서2025.01.041. 전가산기 회로 설계 이번 실험실습에서는 입력 조합에 따라 출력이 결정되는 조합 논리 회로를 설계하는 방법을 익히고, 조합 논리 회로의 가산기 회로 중 전가산기 회로를 설계하였습니다. Inverter와 AND/OR gate를 활용하여 전가산기를 설계하였고, 전가산기의 진리표와 일치하게 동작하였습니다. 또한 XOR gate를 통해 S, AND/OR gate를 통해 Cout을 출력하는 전가산기를 설계하였고, 이 방식이 AND/OR gate를 이용한 전가산기보다 더 적은 수의 gate를 통해 단순하고 효율적으로 설계할 수 있다는 것을...2025.01.04
-
디지털공학개론 ) 1. JK 플립플롭을 이용하여 3비트 2진 카운터를 설계하는 과정을 나타내시오. 2. T 플립플롭을 이용하여 3비트 2진 카운터를 설계하는 과정을 나타내시오.2025.04.281. 플립플롭 플립플롭은 클럭 입력을 가지는 2진 기억소자로서 쌍안정 회로라고 불리기도 한다. 즉 이는 클럭 입력이 존재하는 동기식 순서논리회로의 기본적인 소자이다. 이 플립플롭은 '클럭' 입력과 '래치' 소자로서 이루어져 있다. 플립플롭은 비트 기억을 위해 순서논리회로에서 사용되는 요소로서 역할하고 있다. SR 플립플롭, JK플립플롭, T 플립플롭, D 플립플롭 등이 존재하고, 이중 JK플립플롭이 가장 많이 사용된다. 2. JK 플립플롭 JK플립플롭은 SR 플립플롭을 보완한 것으로 SR 플립플롭은 입력이 모두 1인 상태에서 부정을...2025.04.28
-
디지털 회로 실험 및 설계 - Multiplexer, DeMultiplexer 실험, JK Flip Flop 순차회로 실험 22025.05.161. Multiplexer (MUX) 4-to-1 MUX를 구성하고, S1과 S0의 입력신호에 따른 출력 Y를 실험한 결과, 이론값대로 잘 나왔으며 전압 레벨도 High는 4.36V, Low는 0.16V로 잘 측정되었다. 이를 통해 여러 입력 데이터 중에서 하나를 선택하는 조합 논리회로인 MUX를 잘 활용한 실험 결과였다. 2. Demultiplexer (DEMUX) 1-to-4 DEMUX를 구성하고, S1과 S0, Y의 입력상태에 따라 출력 D0~D3를 실험한 결과, 이론값대로 잘 나왔으며 전압 레벨도 High는 4.45V, Lo...2025.05.16
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 2. Switching Mode Power Supply (SMPS)2025.04.291. PWM 제어 회로 설계 PWM 칩(UC3845)을 이용하여 출력 전압 0V ~ 10V(peak to peak), 스위칭 주파수 12.5kHz의 PWM 제어 회로를 설계하였습니다. UC3845 데이터시트를 참고하여 기준 전압, 출력 전압 범위 등을 고려하여 회로를 구성하였습니다. 2. Buck Converter 회로 설계 PWM 제어 회로와 Buck Converter 회로를 이용하여 입력 전압 5V, 출력 전압 2.5V, 스위칭 주파수 12.5kHz의 SMPS를 설계하였습니다. Buck Converter의 동작 원리와 인덕터 전...2025.04.29
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 초전형(Pyroelectric) 적외선 센서2025.05.101. 초전형(Pyroelectric) 적외선 센서 아날로그 및 디지털 회로 설계 실습 예비보고서에서는 초전형 적외선 센서, LED, Op-Amp의 원리를 이해하고, 센서가 인체의 움직임을 감지하였을 때 발생하는 전압의 변화를 검출할 수 있는 초전형 센서 회로를 설계하는 것이 목적입니다. 실습 준비물로는 적외선 센서 RE200B, Op-Amp UA741CN, LED, 커패시터, 저항, 가변저항 등이 사용되며, 오실로스코프, 브레드보드, 파워서플라이, 함수발생기 등의 장비가 필요합니다. 회로 설계 과정에서는 HPF(High-Pass F...2025.05.10
