
총 381개
-
홍익대학교 전자회로(2) 최종 프로젝트 보고서2025.04.261. 2-stage OP-Amp 설계 2-stage OP-Amp 회로를 설계하였으며, 모든 트랜지스터가 Saturation 영역에서 동작하도록 하였다. 또한 OP-Amp의 Small-Signal Gain이 50dB 이상, Gain*Bandwidth가 100MHz 이상, Phase Margin이 45도 이상이 되도록 설계하였다. 이를 위해 각 트랜지스터의 크기와 바이어스 전류를 조절하였으며, Compensation Capacitor를 추가하여 Phase Margin을 확보하였다. 2. Unity-gain Buffer 설계 Unity-...2025.04.26
-
아날로그 및 디지털회로 설계 실습 실습7_논리함수와 게이트_결과보고서2025.01.211. 논리게이트 논리회로는 모든 전자회로의 기초라고 할 수 있다. 따라서 논리게이트들을 조합하여 다른 논리게이트를 만들거나, 하나의 논리게이트로 다른 논리게이트들을 표현하는 설계능력과 리게이트의 동작 특성을 올바르게 이해하는 것이 매우 중요하다. 2. NAND, NOR, XOR 게이트 AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 진리표와 등가회로를 작성하고 두 입력의 모든 경우에 대해 출력 전압의 값을 측정하였다. 3. NAND 게이트 등가회로 NAND 게이트만 사용하여 AND, OR, NOT 게이트...2025.01.21
-
중앙대학교 전자회로설계실습 예비4. MOSFET 소자 특성 측정 A+2025.01.271. MOSFET 특성 parameter 계산 데이터시트를 이용하여 문턱전압 Vt와 전달 특성 계수 K를 구하였다. 문턱전압 Vt는 2.1V이며, 전달 특성 계수 K는 수식을 활용하여 계산한 결과 0.223 V/A^2이다. 또한 Vt=2.1V일 때 드레인 전류 Id를 계산하였고, 그 값은 45.6mA이다. 2. MOSFET 회로도 구성 및 시뮬레이션 OrCAD PSPICE를 이용하여 MOSFET 2N7000 회로도를 설계하였다. 게이트 전압 Vg를 0V에서 5V까지 0.1V 간격으로 변화시키며 Id-Vds 특성곡선을 시뮬레이션하였다...2025.01.27
-
전자공학실험 16장 전류원 및 전류 거울 A+ 결과보고서2025.01.151. 전류원 및 전류 거울 이 실험에서는 아날로그 증폭기에서 부하로써 널리 사용되고 있는 정전류원 및 전류 거울을 이용한 능동 부하(active load)회로를 구성하고, 이를 실제로 구현함으로써 정전류원 및 전류 거울의 특성을 정확하게 파악하고자 한다. 실험 절차에 따라 RREF 값을 조정하면서 Vpbias 전압과 IREF 전류를 측정하고, 이를 바탕으로 공통 소오스 증폭기의 입력-출력 DC 전압 레벨을 확인하였다. 고찰 사항에서는 전류 거울의 전류 오차 발생 원인, 전류원의 출력 저항과 전류 정확도 관계, MOSFET 소자 선택...2025.01.15
-
공통 게이트 증폭기 실험 예비보고서2025.01.021. 공통 게이트 증폭기 공통 게이트 증폭기 실험을 통해 MOSFET의 동작 특성과 증폭기 회로의 특성을 분석하였습니다. 실험 절차에 따라 입력 전압, 출력 전압, 전류 등을 측정하고 MOSFET이 포화 영역에서 동작하는지 확인하였습니다. 또한 트랜스 컨덕턴스, 출력 저항 등을 구하여 소신호 등가회로를 작성하고 이론적인 전압 이득을 계산하였습니다. 마지막으로 입력 전압과 출력 전압의 크기를 측정하여 전압 이득을 구하고, 입력 및 출력 파형을 확인하였습니다. 1. 공통 게이트 증폭기 공통 게이트 증폭기는 전자 회로 설계에서 중요한 역...2025.01.02
-
중앙대 전전 전자회로설계실습 예비보고서 Feedback Amplifier2025.05.021. 피드백 증폭기 이 보고서의 목적은 피드백을 이용한 증폭기의 동작을 이해하는 것입니다. Series-Shunt 구조와 Series-Series 구조의 피드백 증폭기를 설계하고 실험하여 입출력 특성을 확인하는 것이 주요 내용입니다. 준비물로는 Function Generator, Oscilloscope, DC Power Supply, DMM, MOSFET, Op Amp, LED, 저항 등이 필요합니다. 설계 실습 계획서에는 Series-Shunt 피드백 회로 설계와 Series-Series 피드백 회로 설계 방법이 자세히 설명되어 ...2025.05.02
-
MOSFET 소자 특성 측정2025.05.141. MOSFET 특성 측정 실험을 통해 MOSFET의 Threshold voltage, k_n, g_m 등의 특성을 측정하였다. Threshold voltage는 2.0V와 2.1V 사이의 값을 가지는 것으로 확인되었고, k_n은 0.222A/V^2, g_m은 0.133S로 측정되었다. 또한 drain-source 전압에 따른 drain 전류의 변화를 관찰하여 triode 영역과 saturation 영역에서의 MOSFET 동작 특성을 확인하였다. 다만 전류 측정의 정확도 한계로 인해 k_n과 g_m 값에서 오차가 발생하였고, 출력...2025.05.14
-
[기초전자실험 with pspice] 09 노턴의 정리 결과보고서 <작성자 학점 A+>2025.04.281. 노턴의 정리 노턴의 정리 - 결과보고서 실험 시 사용했던 장비 & 부품파워 서플라이멀티미터브레드보드고정 저항 x4 [300Ωx2, 150Ω, 330Ω] 실험 결과 & 사진기본 회로 실험이론값노턴 등가회로 실험[V][mA][V][][V][mA]3.12059.613.13002.92389.11 결론(실험 결과에 대한 설명)기본 회로에서 부하저항에 걸린 전압 과 노턴 등가회로의 의 값이 비슷하다. 또한, 기본 회로에서 부하저항에 흐르는 전류 과 노턴 등가회로의 이 약간의 오차가 있지만 유사하다. 이는 등가회로의 등가성이 성립되기 때...2025.04.28
-
MOSFET 기본특성 실험 결과 보고서2025.01.021. NMOS 특성 NMOS 실험에서는 가장 낮은 저항 2개를 병렬로 연결하여 입력 측에 사용했으나, 출력 전압이 예상과 달리 측정되었다. Vgs와 Vds를 인가했을 때 NMOS는 차단 영역, 선형 영역(triode 영역), 포화 영역을 거치며 동작하는 것을 확인할 수 있었다. 채널 길이 변조 효과로 인해 선형 영역과 포화 영역에서 Vds와 Id의 관계가 달라지는 것을 관찰할 수 있었다. 2. PMOS 특성 PMOS 실험에서는 가장 낮은 저항 2개를 병렬로 연결하여 입력 측에 사용했으나, 출력 전압이 예상보다 낮아져 파워 서플라이가...2025.01.02
-
소오스 팔로워 실험 결과 보고서2025.01.021. 소오스 팔로워 증폭기 소오스 팔로워 증폭기는 전압 이득이 1에 가까운 버퍼 증폭기로 사용됩니다. 이는 입력 임피던스에 비해 매우 낮은 출력 임피던스를 가지고 있어, 신호 전달 시 손실이 거의 발생하지 않아 버퍼 이득이 크다는 장점이 있습니다. 또한 소자의 개수를 줄일 수 있어 비용 절감 효과도 있습니다. 이러한 장점들로 인해 소오스 팔로워가 전압 증폭기로 사용됩니다. 1. 소오스 팔로워 증폭기 소오스 팔로워 증폭기는 전자 회로에서 매우 중요한 역할을 합니다. 이 회로는 입력 신호를 증폭하고 부하에 대한 영향을 최소화하여 출력 ...2025.01.02