• 통큰쿠폰이벤트-통합
  • 통합검색(2,354)
  • 리포트(2,209)
  • 자기소개서(121)
  • 시험자료(12)
  • 논문(7)
  • 방송통신대(2)
  • 서식(1)
  • 이력서(1)
  • ppt테마(1)

바로가기

방송통신대 - 2025 방송통신대 리포트 및 과제물 업데이트, 중간고사/기말고사자료
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리회로실험" 검색결과 1,841-1,860 / 2,354건

  • [전기전자]카운터실험 예비&결과보고서
    Ⅰ. 실험목적1) 4 비트 존슨 카운터를 설계한다.2) mod-7, mod-8 쉬프트 카운터의 부당 카운터 시퀀스(illegal counter sequence)에 대해서 알아본다 ... .3) AND 게이트를 이용하여 4비트 존슨 카운터의 디코딩 회로를 구성한다.4) 동기식 카운터 동작을 이해하고, 십진 카운터를 제작한다.Ⅱ. 기본이론1) 존슨 카운터 직렬 쉬프
    리포트 | 4페이지 | 1,000원 | 등록일 2007.08.08
  • 실험 6. 시프트레지스터와 카운터 예비보고서
    실험 6. 시프트레지스터와 카운터- -(1) 시프트레지스터로 만들어진 링 카운터의 구조와 동작원리에 대해 조사하라.1. 시프트레지스터란?2진 정보를 한 방향 또는 양방향으로 이동 ... 은 D 플립플롭으로 구성된 4비트 링 카운터 회로도를 나타내었다. 회로도로부터 알 수 있듯이 링 카운터의 각 D 플립플롭은 자신의 왼쪽에 있는 플립플롭의 출력을 입력으로 받아들이도 ... 된다.< 회로도 >3. 링 카운터의 동작값은로,값은로,값은으로,값은으로 순환된다. 따라서 회로의 초기 상태 값이=1000 이었다면 클럭 펄스가 하나씩 인가될 때마다 1000, 0100
    리포트 | 8페이지 | 3,000원 | 등록일 2011.01.11
  • 디코더 예비보고서
    예비보고서-디코더-1. 목 적조합논리회로의 대표적인 예가 되는 복호기와 부호기의 동작 원리 및 특성을 확인하고 부호 변환기의 동작을 살펴본다.2. 이 론디코더(decoder)란 ... 이 사용되었음을 참고하라. 또한 신호 x가 active-low 신호일 경우 X'와 같이 바(bar) 기호를 신호이름 위에 붙여서 나타내기도 한다.)3. 실험 절차(1) 디지털 실험 ... n비트의 2진 코드(code) 값을 입력으로 받아들여 최대 2n개의 서로 다른 정보로 바꿔 주는 조합 회로를 말한다. 일반적으로 디코더는 n개의 입력선과 최대 2n개의 출력선
    리포트 | 3페이지 | 1,000원 | 등록일 2009.09.26
  • 2-port Nand,Xor, 3-port AND gate의 설계
    논리회로 설계와 응용, 백주기, 장홍주 공저, 2006년, 성안당 ② 디지털 시스템 설계를 위한 VHDL의 기본과 활용, 류장렬 외 6인 공저, 2005년, 광문각)3. 설계 내용 ... 만을 조합하여 모든 논리회로를 구현할 수 있기 때문에 만능 게이트(범용 게이트)라고 한다.입력(input)출력(output)ABY************* port NAND Gate ... AND의 논리값을 코드를 짜고 시뮬레이션 해 봄으로써 확인할 수 있었다. 지난 주에 실험했던 것과 연관되는 것이 많아서 크게 어려운 점은 없었다. 오늘 실험을 통하여 표현방법
    리포트 | 25페이지 | 1,000원 | 등록일 2010.06.24
  • 드모르간 발표자료
    을 수정하여 간단하게 만든다. CMOS를 사용하여 논리회로를 구성하고, logic tester를 이용하여 드모르간 법칙을 실험적으로 증명한다실험 2. Demorgan's Theorem ... /comil/1633 디지털 공학 실험 네이버 검색, 블로그{nameOfApplication=Show} ... De Morgan's Theorem정보통신전자공학부 신요안 교수 주원희 조교 20052291 민회식 20052421 임이랑1. 실험목적 드모르간 법칙을 이용하여 부울 논리
    리포트 | 18페이지 | 1,000원 | 등록일 2009.09.20
  • 자동 개폐식 블라인드
    하는 방법을 익힐 수 있었습니다.또한 이전에 습득하였던 논리회로와 전기회로를 접목 시킬 수 있어 좋은 실험이었습니다.또한 협동심과 임무 분담의 능력을 향상 시킬 수 있었습니다.참고 ... 개폐식 블라인드를 제작 하였습니다.이번 실험을 통하여 저희조는 전기회로에서의 op-amp 를 실제로 응용해 볼 수 있었으며Photo transistor 를 이용하여 전류를 제어 ... 별 표현 위한 회로 구상.2010. 7 . 9모터 제어 위한 회로 구상.2010. 7 . 9팀 미팅 활동 보고서 ( 4차)교과목명 : 전기회로실험 및 설계수강분반담당교수 :팀 번
    리포트 | 15페이지 | 2,000원 | 등록일 2010.11.11 | 수정일 2015.10.19
  • 디지털공학실험 플립플랩 [예비보고서]
    예비 보고서날 짜학 과학 번이 름실 험 조실험조원플립 플롭1. 목 적순서논리회로의 기반이 되는 플립플롭(flip-flop)을 RS, D, T, JK, 주종(masterslave ... ) 플립플롭 등을 대상으로 하여 동작 원리를 살펴보고 전반적인 이해를 도모하도록 한다.2. 이 론실험 1, 2, 3 에서는 기본논리게이트와 이를 이용한 조합논리회로에 관해서 살펴보 ... 았다. 이 실험에서는 입력 신호의 순서에 따라서 동작 및 출력이 달라지는 순서논리회로에 관해서 실험하고자 한다.순서논리회로를 구성하는 기본소자는 플립플롭이다. 플립플롭은 쌍안정 멀티
    리포트 | 3페이지 | 1,000원 | 등록일 2009.03.27
  • 디지털 회로 실험 / 인터비젼 / 예윤해, 정연모, 송문빈 / 6,7장(7-세그먼트 디코더, 래치, 플립플롭, 시프트레지스터) 결과보고서
    디지털 회로 실험(6, 7장 결과보고서)과 목 명 :디지털 회로 실험학 과 :학 번 :이 름 :결 과 보 고 서< 실험 6 : 7세그먼트 디코더, 실험 7 : 래치, 플립플롭 ... 를 직접물려 불을 켜서 숫자 및 다른 신호를 구성할수 있다.2. 실험 7 : 래치, 플립플롭, 시프트레지스터1) 실험(1) SR 래치 동작 실험입력출력SRQ(논리값)Q(출력값)00 ... , 시프트레지스터) >1. 실험 6 : 7-세그먼트 디코더1) 실험(1) 74151 TTL (8-to-1 멀티플렉서)의 동작확인.0123456789< 실험결과 확인 >< 진리표 >이번
    리포트 | 3페이지 | 1,000원 | 등록일 2009.05.07
  • Flip Flop 예비보고서 플립플롭
    예비 보고서1. 실험제목Flip Flop2. 목적순서논리회로의 기반이 되는 플립플롭을 RS, D, T, JK 주종 플립플롭 등을 대상으로해 동작 원리를 살펴보고 전반적인 이해 ... 를 도모한다.3. 관련이론이 실험에서는 입력 신호의 순서에 따라서 동작 및 출력이 달라지는 순서 논리회로에 관해서 실험하고자 한다. 순서논리회로를 구성하는 기본소자는 플립플롭이 ... 에도 RS 플립플롭과 마찬가지로 PR(preset)과 CLR(clear) 스위치를 삽입시킬 수 있다.4. 실험 순서(1) 디지털 실험기판 위에 7400 NAND 게이트를 이용
    리포트 | 3페이지 | 1,000원 | 등록일 2009.03.27
  • 실험6 레지스터 구성-쉬프트레지스터, 일반레지스터
    게 만들어졌다.■출처 HYPERLINK "javascript:viewDetail(8)" *(전기·전자·정보통신·컴퓨터 공학도를 위한) 디지털 논리회로 실험 /김충년/태영 문화사 ... /2007/* HYPERLINK "javascript:viewDetail(1)" 논리회로실험 /이기종/영남대학교출판부/2007/dlc_lab_manual (학교 교제 PDF파일 사진 캡쳐용)*두산 백과사전 (용어설명 및 내용설명) ... Chapter 1. 관련 이론(Theoretical Background)본 실험/실습에 관한 이론적인 내용을 기술한다. 배포된 LAB MANUAL의 내용을 참조하여 작성할 수
    리포트 | 4페이지 | 3,000원 | 등록일 2009.10.26
  • 디지털논리회로실습 - 제 9장 대소비교 회로와 부호변환 회로
    디지털회로실험예비 보고서(제 9장 대소비교 회로와 부호변환 회로)학과학번성명1조컴퓨터공학과20040244김선습안현태안정민김성훈제 9장 대소비교 회로와 부호변환 회로1. 실험 목적 ... 들을 근거로 하여 논리 회로도를 그리고, 그 회로를 구성하여 각각의 입력 값에 따른 측정 결과 값을 [표 B]에 기입함.모의실험에서의 출력 결과 값을 넣었습니다.4번을 비워두 ... 및 기본 개념대소비교 회로, 일치회로 및 부호변환 회로를 설계하고, 각 회로의 구성 및 동작특성을 실험을 통하여 이해하고 응용 능력을 기른다.2. 실험 과정, 회로도 및 타이밍
    리포트 | 14페이지 | 1,500원 | 등록일 2008.12.08
  • [전기전자]래치(Latch)실험 예비&결과보고서
    Ⅰ. 실험목적1) S-R 래치의 동작을 이해한다.2) 준위 구동형(level triggered) S-R 래치의 동작을 이해한다. Ⅱ. 기본이론1) S-R Latch 래치는 출력
    리포트 | 3페이지 | 1,000원 | 등록일 2007.08.08
  • 디지털논리회로실습 - 제 8장 멀티플렉서와 디멀티플렉서
    디지털회로실험예비 보고서(제 8장 멀티플렉서와 디멀티플렉서)학과학번성명1조컴퓨터공학과20040244김선습안현태안정민김성훈제 8장 Multiplexer와 Demultiplexer1 ... 력SY01AAS'ASA출력 Y = S'A+SA이다. 이를 논리회로로 그리면 [그림 A]와 같음을 알 수 있다.[그림 A]A Y0Y1S이 회로실험으로 확인하기 위한 진리표는 [표 ... B]-7-4. 사용 기자재 및 부품? 논리실험기 (Digital Logic Lab. Unit)? 7408 (4조 2입력 AND Gate)? 7432 (4조 2입력 OR Gate
    리포트 | 10페이지 | 1,500원 | 등록일 2008.12.08
  • 충북대학교 전기전자공학 디지털실험 7장예비보고서
    실험 7. FPGA를 이용한 4비트 산술논리회로의 구현 및 검증목 적1. MyCAD에서 합성한 회로를 FPGA로 구현하는 방법을 익힌다.2. 실험 6에서 설계한 4비트 산술 논리 ... 까지의 실험처럼 개별 논리회로 소자를 이용하여 회로를 구현하는 것은 비용 및 시간이 많이 소요된다. 따라서 IC 칩으로 구현하기 이전에 FPGA(Field Programmable ... 회로를 Xilinx FPGA 칩으로 구현하여 동작을 검증 한다.원 리IC 기술의 발달에 의해 더 많은 소자가 단일 칩에 집적화됨에 따라 디지털 시스템은 더욱 복잡해지고 있어, 지금
    리포트 | 2페이지 | 1,000원 | 등록일 2008.02.18
  • 7부울의 법칙 및 드모르간의 정리-예비보고서
    함을 기억하라.이번 실험에서 구성하는 회로에서는 CMOS 논리를 사용한다. IC에 정전기로 인한 손상이 발생하지 않도록 참고문헌(Floyd, Digital Fundamental, 8판 ... 7부울의 법칙 및드모르간의 정리■ 실험 목표이 실험에서는 다음 사항들에 대한 능력을 습득한다.● 실험을 통한 부울 대수의 규칙 증명● 부울 규칙 10과 11을 증명하는 회로 설계 ... ● 실험을 통해 3-입력 변수의 회로들에 대한 진리표를 작성하고 드모르간의 정리를 이용하여 이들이 대수적으로 등가인가를 증명하기■ 사용 부품7071 quad 2-입력 OR 게이트
    리포트 | 3페이지 | 1,000원 | 등록일 2008.11.16
  • 인코더 디코더 실험 결과보고서
    디지털회로실험-4장. Encoder(결과)-실험 4. 인코더와 디코더1. 실험 목표우선순위 인코더 작동법을 알아보고, 인코더의 출력을 받아 BCD/7-segment 디코더 ... 를 구현하는 것으로 예비 보고서 3번 문제의 답을 알면 쉽게 구할 수 있는 실험이었다. 예비 보고서 3번을 통해 알아본 4진수/2진수 우선순위 인코더 논리 회로도를 참고해 브레드보드 ... to 2-line) 우선순위 인코더를 AND, OR, NOT 게이트를 사용해서 구성한 논리회로도를 참고하여 브레드보드에 구현한다. 총 입력선은 대략 3개로 구성된다.(1의 값, 2
    리포트 | 5페이지 | 1,000원 | 등록일 2009.05.15
  • 논리게이트의 특성
    하세요..^^실험 목적논리케이트는 디지털 회로를 구성하는 기본단위이다. 논리 게이트(TTL74LS04)입출력의 전기적 특성을 실험을 통해 알아보고, 논리식을 조합 논리 회로로 구현하고 실험 ... 꿈이란날짜와 함께 적어두면목표가 되고,그 목표를 짧게 나누면계획이 되고,그 계획을 실천에 옮기면꿈이 된다.< 논리 게이트의 특성 및 연산회로 >전자공학실험1열심히 공부 ... (Positive logic)와 부 논리(Negative logic)■1 논리 게이트 는 논리적 결정을 하기 위한 전자 회로로서, 대부분의 디지털 시스템은 이러한 구조로 이루어져 있
    리포트 | 18페이지 | 1,000원 | 등록일 2008.07.09
  • 555 timer IC
    BS Logic Unit 특징①TTL IC 및 C-MOS IC의 응용실험과 기초적인 컴퓨터 HARD WARE 설계에 적합하도록 설계②DIGITAL 회로의 설계 및 실험 실습이 가능 ... 의 회로를 TR의 E(Emitter), B(Base), C(Collector) 핀을 잘 구분하여 breadboard에 구성하고 TR의 base(B) 논리에 따른 LED 점등 상태 ... [Lab.1]ED-1000BS Logic Unit 사용법 LED구동 555 timer IC의 Astable MV회로 실습(1)학습 목표a)ED-1000BS Logic Unit
    리포트 | 19페이지 | 1,500원 | 등록일 2010.04.01
  • 실험 설계 계획
    출력단 사이의 전기전도도가 증가하게 되고 이를 통해 그 들 사이의 전류흐름을 제어하게 된다. 아날로그, 디지털 회로에서 트랜지스터는 증폭기, 스위치, 논리회로, RAM 등을 구성 ... 1. 설계 배경? 기초회로실험 시간에 배운 내용을 최대한 활용하여, 여러 용도로 사용 될 수 있는 전자새 회로를 구성해 보고 이를 이용하여, 여러 가지 방법으로 응용해본다.2 ... . 설계 목표? 스피커에서 소리가 나오는 것을 시작으로 다양한 회로를 설계해본다.? 스위치가 아닌 다른 장치를 이용하여 창의적이게 활용할 수 있는 방법을 생각해본다.3. 설계내용
    리포트 | 5페이지 | 1,000원 | 등록일 2010.10.23
  • 디지털공학실험 플립플롭 예비보고서
    도5. 실험절차(1) 디지털 실험기판 위에 7400 NAND 게이트를 이용하여 RS 플립플롭 회로(a)를 구성하고 데이터 스위치로 S, R의 논리상태를 표 1과 같이 변화시키면서 오실로스코프로 Q와 ... 적인 이해를 도모하도록 한다.2. 이론실험 1, 2, 3 에서는 기본논리게이트와 이를 이용한 조합논리회로에 관해서 살펴보았다. 이 실험에서는 입력 신호의 순서에 따라서 동작 및 출력 ... 이 달라지는 순서논리회로에 관해서 실험하고자 한다.순서논리회로를 구성하는 기본소자는 플립플롭이다. 플립플롭은 쌍안정 멀티바이브레이터(bistable multivibrator
    리포트 | 9페이지 | 1,000원 | 등록일 2009.03.27
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 29일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
10:23 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감