• 통합검색(724)
  • 리포트(678)
  • 자기소개서(40)
  • 논문(2)
  • ppt테마(2)
  • 시험자료(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"아날로그 및 디지털회로설계실습" 검색결과 161-180 / 724건

  • 아날로그 및 디지털회로설계실습 7주차 논리함수와 게이트 예비 리포트
    설계 특성 분석각 게이트들을 사용하여 만든 24 Thermometer to binary 디코더의 기능에 대해 설명하고, 그 정의에 따라 진리표를 만들고, 24 회로도를 설계 ... 설계실습 7. 논리함수와 게이트요약: 이번 보고서를 통해 논리함수와 게이트에 대해 학습했다. AND 게이트와 OR 게이트 인버터를 통해 NAND, NOR, XOR, XNOR ... 하는지를 알아보았다. 2x4 Thermometer to binary 디코더의 기능을 알아보고 이를 설계해 보았다.서론: 디지털 시스템에서는 입, 출력 값을 양 논리 시스템으로 표현
    리포트 | 10페이지 | 1,000원 | 등록일 2021.09.02
  • 아날로그 및 디지털회로설계실습 3주차 스텝 모터 구동기 과제
    리포트 | 1페이지 | 1,000원 | 등록일 2021.09.02
  • 아날로그 및 디지털회로설계실습 10 조합논리 회로의 예 (7-segmentDecoder 회로 설계) 예비 리포트
    설계실습 10. 조합논리 회로의 예(7-segmemt/Decoder 회로 설계)요약: 이번 보고서에서는 조합논리회로를 학습했다. 7-segment/Decoder 진리표를 완성 ... 했으며 진리표를 통해 Karnaugh과 간소화 된 형태의 불리언 식을 구했다. 그 후에 Decoder와 7-segment를 이용한 7-segment 구동 회로설계했다.서론: 7-s ... 을 구해 7-segment/Decoder회로설계하는 실험을 했다.실험결과:7-segment/Decoder 진리표아래 7-segment/Decoder 진리표를 작성한다.입력출력
    리포트 | 4페이지 | 1,000원 | 등록일 2021.09.02
  • [A+]중앙대 아날로그및디지털회로설계실습 과제 카운터 설계 (14주차)
    위와 같이 RS latch를 이용해서 스위치에서 발생하는 chattering을 방지할 수 있다. 만약 위 회로에서 스위치 SW1이 1번 node에 연결되었다면 NAND gate ... 회로에서 스위치 SW1이 2번 node에 연결되었다면 NAND gate U1A의 입력은 1이고 U1B의 입력은 0이 된다. 이 때 채터링이 발생하게 되면 U2A의 입력이 1과 0을 짧은 시간에 반복해서 가진다.
    리포트 | 1페이지 | 1,000원 | 등록일 2021.10.09 | 수정일 2021.10.11
  • 중앙대학교 아날로그및디지털회로설계실습 설계실습 11. 카운터 설계 A+ 예비보고서
    11-1. 실습목적JK Flip Flop을 이용한 동기식, 비동기식 카운터를 설계해 보고 리셋 기능을 이용하여 임의의 진수의 카운터를 제작할 수 있는 능력을 배양한다. 또한 ... upply) : 1대 함수발생기 (Function generator) : 1대 점퍼선 : 다수11-3 설계 실습 계획서11-3-1 4진 비동기 카운터이론부의 그림 14-2의 비동기 ... chattering 방지 회로에 대하여 학습한다.* 사용장비 오실로스코프(Oscilloscope) : 1대 브레드보드(Breadboard) : 1개 파워서플라이(Power s
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.15 | 수정일 2022.09.22
  • 아날로그및디지털회로설계실습 / 예비보고서 / 7. 논리함수와 게이트 /
    아날로그 디지털 회로설계 실습예비보고서(설계실습7. 논리함수와 게이트)7-3. 설계실습 계획서7-3-1 XNOR 게이트 설계 특성 분석(A) AND, OR, NOT 게이트 ... 진리표를 만들고, 4x2 회로도를 설계한다. (*실계실습 내용 분석 part의 내용을 참고하여, 2x4 디코더에 대하여 설계하였습니다.)1) 디코더는 인코더와 정반대 기능 ... 의 회로도를 설계한다.1) NAND2) NOR3) XOR4) XNOR입력 a입력 b출력 y001010100111(B) AND 게이트와 OR 게이트 각각의 입출력 시간 딜레이를 측정
    리포트 | 4페이지 | 1,500원 | 등록일 2020.11.27
  • 11. 카운터 설계 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    아날로그 디지털 회로 설계 실습-실습 11 예비보고서-카운터 설계소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.11.25(목)분반, 조**분반, *조학번2 ... 은 실험에서 클럭 신호의 역할을 하기 위해 사용되는 스위치에 대해 확인해보자.스위치는 디지털 회로 제작 시 전원 작동을 위해 다양한 종류가 사용된다. 그중 전원용도로는 주로 토글 ... : 실습 교재 이론부, Digital Design 4 Ed.2. 실습 목적- JK Flip Flop 을 이용한 동기식, 비동기식 카운터를 설계해 보고 리셋 기능을 이용하여 임의의 진수
    리포트 | 12페이지 | 1,000원 | 등록일 2022.11.16 | 수정일 2023.01.03
  • [예비보고서]중앙대학교 아날로그및디지털회로설계실습 7-segment / Decoder 회로 설계
    10-1. 실습 목적7-segment와 Decoder를 이해하고 관련 회로설계한다.10-2. 실습 준비물부품저항 330 Ω, 1/2W, 5% : 8개Decoder 74LS47
    리포트 | 5페이지 | 1,000원 | 등록일 2023.06.23
  • 아날로그및디지털회로설계실습9(4-bit Adder 회로 설계)-결과보고서
    인 점을 알 수 있었다.3. 결론 검토사항9-5-1 본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다.→ 논리회로의 기초적인 디지털 회로인 전가산기 ... 설계실습 9. 4-bit adder 회로 설계요약논리회로의 기본적인 디지털 회로라고 할 수 있는 전가산기 회로에 대해 실험을 하였다. 전가산기 회로는 피가수, 가수, 자리올림수의 ... + Cin·(AOPLUS B) 이다. 보고서에 사용된 그림은 브레드보드에 구성된 회로를 직접 촬영한 사진들이다.2. 설계실습 내용 분석9-4-2 설계한 전가산기 회로의 구현
    리포트 | 7페이지 | 1,000원 | 등록일 2020.09.24
  • 12. Stopwatch 설계 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    아날로그 디지털 회로 설계 실습-실습 12 예비보고서-Stopwatch 설계소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.12.02(목)분반, 조**분반 ... 이론부, Digital Design 4 Ed.2. 실습 목적- Stopwatch 설계를 통하여 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성요소에 대한 이해 ... , *조학번2*******이름***1. 실습을 위한 이론적 배경:Stopwatch 설계를 위해 높은 사양의 stopwatch 제작 이전에 부분 회로(sub-system)를 하나씩 완성
    리포트 | 11페이지 | 1,000원 | 등록일 2022.11.16 | 수정일 2023.01.03
  • 판매자 표지 자료 표지
  • 아날로그및디지털회로설계실습 예비보고서8 래치와플리플롭
    아날로그 디지털 회로설계 실습예비보고서(설계실습 8. 래치와 플립플롭)8-1. 실습목적순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보 ... 고 동작조건을 확인한다.8-3. 설계실습 계획서8-3-1 RS 래치의 특성 분석(A) RS 래치의 진리표를 나타내고, 아래 그림 RS 래치의 이론적인 상태도를 그린다.SRQ00HoldHold010110101100RS – Latch 진리표RS-Latch 상태도
    리포트 | 3페이지 | 1,000원 | 등록일 2020.10.17
  • 아날로그및디지털회로설계실습 예비보고서9 4비트가산기
    아날로그 디지털 회로설계 실습예비보고서(설계실습 9. 4-bit Adder 회로 설계)9-1. 실습목적조합논리회로설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로 ... 를 설계한다.9-3. 설계실습 계획서9-3.1 전가산기 설계(A) 전가산기에 대한 진리표를 작성한다.ABCinSCout0 ... 리언 식에 대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR)로직 회로설계한다.(D) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로설계한다.(E) 설계회로 중 하나를 선택하여 2Bit 가산기 회로설계한다.
    리포트 | 4페이지 | 1,500원 | 등록일 2020.10.17 | 수정일 2020.11.27
  • [A+]중앙대 아날로그디지털회로설계 실습 예비보고서11 카운터 설계
    1. 실습을 위한 이론적 배경JK Flip Flop : RS 플립플롭에서 set 과 reset 에 동시에 1 이 들어왔을 때의 문제를 보완하기 위해 설계회로이다 J 와 K ... 의 회로도를 그린다. 단 CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계한다. 또한, Q1, Q2, Q3 출력 신호에 LED를 연결 ... 하여 카운터의 상태에 따라 LED에 불이 들어오도록 연결한다.4.3 10진 비동기 카운터 설계- 16진 비동기 카운터와 리셋 회로를 이용하여 10진 비동기 카운터의 회로도를 그린다
    리포트 | 9페이지 | 1,000원 | 등록일 2022.09.08
  • [A+]중앙대 아날로그및디지털회로설계실습 예비보고서12 Stopwatch 설계
    아날로그및디지털회로설계실습 05분반 14주차 예비보고서설계실습 12. Stopwatch 설계12-3
    리포트 | 1페이지 | 1,000원 | 등록일 2021.10.09
  • [A+]중앙대학교 아날로그및디지털회로설계실습 카운터 설계 예비보고서
    카운터 등의 디지털 회로를 제작하다 보면 전원 작동을 위하여 다양한 종류의 스위치를 사용하게 된다. 대개 전원용으로는 토글 스위치를 사용하며, 동작용으로는 버튼 스위치를 많이 ... 상태가 될 수도 있다. 스위치를 끌 때도 마찬가지다. 이러한 현상을 chattering 현상이라고 하는데, 경우에 따라서는 회로 오동작의 원인이 되기도 한다.실습목적JK Flip ... Flop을 이용한 동기식, 비동기식 카운터를 설계해 보고 리셋 기능을 이용하여 임의의 진수의 카운터를 제작할 수 있는 능력을 배양한다. 또한 chattering 방지 회로에 대하
    리포트 | 7페이지 | 1,000원 | 등록일 2021.09.02
  • [결과보고서]중앙대학교 아날로그및디지털회로설계실습 신호 발생기
    실습 내용 분석4-4-1 설계한 Wien bridge oscillator 구현(A) 계획서의 4-3-1에서 설계한 대로, 그림 4-1에 주어진 Wien bridge 발진기를 제작하시오.이 때 Op-amp는 ±  전압을 공급하시오. ... 는   , 발진주파수가 1.613 kHz가 나왔다. 첫 번째, 두 번째 실험의 출력파형을 비교해보고, 설계회로로 이득을 변화시켜가며 왜곡된 파형과 출력 파형의 최대치 ... 을 목적으로 한다.Op amp에 인가되는 저항의 크기로 원하는 주파수와 gain을 설정하고, 다이오드를 연결하여 왜곡이 덜 발생하는 회로를 구성하였다.2. 실험결과4-4. 설계
    리포트 | 7페이지 | 1,000원 | 등록일 2023.06.23
  • [예비보고서]중앙대학교 아날로그및디지털회로설계실습 논리함수와 게이트
    : 다수7-3. 설계실습 계획서7-3-1 XNOR 게이트 설계 특성 분석(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도 ... 를 그리고, XNOR (Excllulsive NOR)의 진리표를 사용하여 AND, OR, NOT 게이트로 XNOR의 회로도를 설계한다.Ans.1. NAND 게이트첫 번째로 NAND ... 게이트를 먼저 설계하였으며 AND, NOT 게이트를 활용하여 NAND 게이트를 구성하였다.다음페이지에서 회로와 Simulation 결과를 확인할 수 있다.그림에서 빨간색과 초록색
    리포트 | 8페이지 | 1,000원 | 등록일 2023.06.23
  • [A+]중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계 과제
    sheet를 참고하여, 74HC86 XOR gate의 Vcc와 GND가 몇 번 pin인지 쓰시오.문제 3XOR gate를 이용한 Full Adder 회로를 Pspice를 사용하여 직접 설계하시오.
    리포트 | 3페이지 | 1,000원 | 등록일 2021.09.02
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 16일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:24 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감