• 통합검색(724)
  • 리포트(678)
  • 자기소개서(40)
  • 논문(2)
  • ppt테마(2)
  • 시험자료(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"아날로그 및 디지털회로설계실습" 검색결과 241-260 / 724건

  • [A+]중앙대 아날로그및디지털회로설계실습 예비보고서9 4-bit Adder 회로 설계
    아날로그및디지털회로설계실습 05분반 11주차 예비보고서설계실습 9. 4-bit Adder 회로 설계9-3-1 (A)전가산기 진리표ABCinSCout0 ... )에 대한 2-level AND-OR 로직 회로(D)위의 회로를 XOR gate를 이용하여 간소화한 회로(E)위에서 구한 XOR gate를 사용해 간소화한 회로를 참고하여 만든 2-bit 전가산기 회로
    리포트 | 3페이지 | 1,000원 | 등록일 2021.10.09
  • [A+]중앙대 아날로그및디지털회로설계실습 과제 7-segment / Decoder 회로 설계 (13주차)
    아날로그 디지털 회로설계실습13주차 7-segment / Decoder 회로 설계 과제1.7-segment LED의 특성이 Common Cathode type이라면 접지
    리포트 | 1페이지 | 1,000원 | 등록일 2021.10.09
  • [A+] 중앙대학교 아날로그및디지털회로설계실습 결과보고서 9. 4-bit Adder 회로 설계
    을 출력으로 나타내는 회로인 가산기 회로설계해보았다. 본 실습 9를 통해 조합논리회로의 예시인 전가산기의 동작과 기능에 대해 학습할 수 있다.9-2. 설계실습 내용 분석9 ... -2-1 설계한 전가산기 회로의 구현 (2-level 로직 회로)설계실습계획서에서 그린 2-단계 전가산기 회로를 토글 스위치와 LED를 추가하여 설계 구현하여라. 구현된 회로 ... 요약 : 본 실습 9에서는 3가지 실험을 진행했다. 첫 번째로, AND/OR gate를 이용하여 전가산기 회로를 구현하고 전가산기의 진리표와 동일하게 회로가 동작하는 것을 확인
    리포트 | 7페이지 | 1,000원 | 등록일 2023.02.06 | 수정일 2023.02.10
  • [A+] 중앙대학교 아날로그 디지털 회로 설계실습 예비보고서 9. 4-bit Adder 회로 설계
    (C) (B)에서 구한 간소화된 불리언 식에 대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로 직 회로설계한다.(B)에서 간소화한 불 ... -input OR가 사용되었다. 하지만 실험의 준비물은 모두 2-input 소자라서 2-input 소자를 이용해서 동일한 기능을 구현하는 회로설계하면 [그림 3]과 같다. ... 리언 식에 대한 2-level 회로는 [그림 1]과 [그림 2]와 같이 표현할 수 있다. [그림 1]에는 3-input AND와 4-input OR가 사용되고, [그림 2]에는 3
    리포트 | 5페이지 | 1,000원 | 등록일 2023.02.06
  • 실습2.Switching Mode Power Supply (SMPS) 예비보고서 중앙대 아날로그 디지털 회로 설계 실습
    2-1. 실습목적SMPS (Switching Mode Power Supply)의 동작 원리와 회로 모듈을 이해하여 SMPS를 설계할 수 있는 능력을 배양한다.2-3-3 ... PWM 제어 회로와 Boost Converter 회로를 이용하여 아래 성능의 SMPS를 설계하시오.-스위칭주파수: 12.5kHz-입력전압Vi: 5V-출력전압Vo: 10VBoost
    리포트 | 5페이지 | 1,000원 | 등록일 2021.07.17
  • [A+] 중앙대 아날로그 디지털회로 설계실습10 7-Segment/Decoder 회로 설계 예비보고서
    아날로그 디지털 회로 설계 실습-실습 10 예비보고서-7-segment / Decoder 회로 설계학 과 : 전자전기공학부담당 교수님 : XXX 교수님제출일 : 2020.11 ... .XX(X)조 : X요일 X조학번 / 이름 : XXXXXXXX / XXX10-1. 실습 목적7-segment와 Decoder를 이해하고 관련 회로설계한다.10-2. 실습 준비물 ... . 설계실습 계획서10-3-1 7-segment/Decoder 진리표아래 7-segment/Decoder 진리표를 작성한다.입력출력ABCDabcdefgdisplay0000
    리포트 | 6페이지 | 1,000원 | 등록일 2021.09.06
  • [A+]중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계 예비보고서
    도 ‘0’ 또는 ‘1’ 만을 가질 수 있다. 조합논리회로는 입력의 조합에 따라서 출력이 결정되는 회로이다. 조합논리회로설계하려면 설계하려는 회로의 기능을 입력과 출력 ... 으로 간략화 된 기능을 소자를 사용하여 구현한다. 간단한 기능을 갖는 회로를 예로 들어 설계과정을 살펴보자.입력: A, B, C출력: Y기능: A, B, C가 모두 ‘1’일 때 출력 ... 1. 서론부울 대수는 변수, 상수, 연산자, 기본 공리 정리로 구성되어 있 다. 부울 대수에서 나타날 수 있는 상수 값은 ‘0’ 또는 ‘1’ 뿐이며 따라서 모든 변수의 값
    리포트 | 7페이지 | 1,000원 | 등록일 2021.09.02
  • (A+)중앙대 아날실, 아날로그 디지털 회로 설계실습 (1번실습 예비보고서)
    1. 실험 목적초전형 적외선 센서, LED, Op-Amp의 원리를 이해하고, 센서가 인체의 움직임을 감지하였을 때 발생하는 전압의 변화를 검출할 수 있는 초전형 센서 회로설계
    리포트 | 3페이지 | 1,000원 | 등록일 2025.02.26
  • 10. 7-segment / Decoder 회로 설계 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    아날로그 디지털 회로 설계 실습-실습 10 예비보고서-7-segment / Decoder 회로 설계소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.11.18 ... 에 트랜지스터 스위치를 삽입해주어야 한다.참고 자료 : 실습 교재 이론부, Digital Design 4 Ed.2. 실습 목적- 7-segment 와 Decoder 를 이해하고 관련 회로 ... 를 설계한다.3. 실습 준비실습 준비물부품저항 330Ω, 1/2W, 5%Decoder 74LS47Inverter 74HC047-SegmentSwitch8개1개8개1개4개사용장비
    리포트 | 12페이지 | 1,000원 | 등록일 2022.11.01 | 수정일 2023.01.03
  • (A+)중앙대 아날실, 아날로그 디지털 회로 설계실습 (3번실습 예비보고서)
    %) : 4 개스위치 : 3 개LED : 4 개오실로스코프 : 1 대브레드보드 : 1 개파워서플라이 : 1 대함수발생기 : 1 대점퍼선 : 다수3. 설계실습 계획서3-1 스텝 ... register)의 사용 방법을 배운다. 이를 바탕으로 BJT 트랜지스터와 범용 이동 트랜지스터를 이용하여 스텝 모터 구동기를 설계한 후 그 동작을 확인한다.2. 준비물4 비트 범용 ... 모터의 회전각은 가해진 펄스 수를 조정함으로써 제어할 수 있다. 만약 1 회전 100 펄스의 스텝 모터가 있다면, 구동회로에서 1 개의 펄스를 보낼 때 스텝 모터는 몇 도 회전하는지 계산하시오.
    리포트 | 7페이지 | 1,000원 | 등록일 2025.02.26
  • (A+)중앙대 아날실, 아날로그 디지털 회로 설계실습 (4번실습 예비보고서)
    다이오드 (1N4001): 2 개가변저항 (10 ㏀): 6 개커패시터 (100nF): 2 개오실로스코프: 1 대브레드보드: 1 개파워서플라이: 1 대점퍼선: 다수3. 설계실습 ... 계획서3-1 신호발생기 설계(A) 그림 4-1에 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하시오. 이 관계식을이용하여 1.63kHz에서 발진하는 Wien bridge 회로설계하시오. ... 1. 실험 목적Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인한다.2. 준비물Op amp (UA741CN): 1 개
    리포트 | 5페이지 | 1,000원 | 등록일 2025.02.26
  • (A+)중앙대 아날실, 아날로그 디지털 회로 설계실습 (8번실습 예비보고서)
    ): 6 개Inverter (74HC04): 3 개오실로스코프: 1 대브레드보드: 1 개파워서플라이: 1 대함수발생기: 1 대점퍼선: 다수3. 설계실습 계획서3-1 RS 래치 ... 1. 실험 목적순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인한다.2. 준비물NAND gate(74HC00
    리포트 | 4페이지 | 1,000원 | 등록일 2025.02.26
  • (A+)중앙대 아날실, 아날로그 디지털 회로 설계실습 (12번실습 예비보고서)
    1. 실습목적Stopwatch 설계를 통하여 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성요소에 대한 이해를 높이고 Datasheet를 읽고 분석하는 능력 ... 과 원하는 회로설계할 수 있는 능력을 배양한다.2. 실습 준비물Inverter 74HC04 : 8개NAND gate 74HC00 : 3개NOR gate 74HC02 : 3
    리포트 | 5페이지 | 1,000원 | 등록일 2025.02.26
  • [A+]중앙대 아날로그디지털회로설계 실습 예비보고서9 4bitadder
    1. 실습을 위한 이론적 배경:-부울 대수 : 변수, 상수, 연산자, 기본 공리 정리로 구성되어 있으며 부울 대수에 나타날 수 있는 상수 값은 0과 1 뿐이다. 현대 ... 에서 구한 간소화된 불리언 식에 대한 2-level AND-OR(NAND-NAND) 또는 ORAND(NOR-NOR)로직 회로설계한다.D XOR gate를 이용하여 보다 간소화된 다 ... 단계 조합 논리 회로설계한다.E 설계회로중 하나를 선택하여 2Bit 가산기 회로설계한다.
    리포트 | 10페이지 | 1,000원 | 등록일 2022.09.08
  • A+ 중앙대 아날로그및디지털회로설계실습(결과)5. 전압 제어 발진기
    . 참고문헌(보고서 작성에 참고한 문헌을 번호로 나열하며 본문에서 인용된 부분에 이 번호를붙인다.)1. 중앙대학교 전자전기공학부, “아날로그 디지털 회로 설계 실습”, pp 46-50 ... 다.2. 실험결과5-4. 설계실습내용 분석5-4-1 설계한 전압제어 발진기 회로의 구현그림 5-1의 적분회로를 응용한 전압제어 발진기 회로를 구성하라.(OP amp의 공급전압 ... 와 슈미트 회로를 이용하여 전압제어 발진기를 설계하였고, 입력전압에 따른 출력 주파수를 확인하고 Gain을 얻었다. gain= 약 6.44kHz/V이다.5-5-2 설계실습계획서에서 설계
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.10
  • 중앙대학교 아날로그및디지털회로설계실습 설계실습 8. 래치와 플립플롭 A+ 예비보고서
    8-1. 실습목적 : 순차적 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인한다.8-2. 실습 준비물* 부품NAND gate
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.15
  • 중앙대학교 아날로그및디지털회로설계실습 설계실습 7. 논리함수와 게이트 A+ 예비보고서
    7-1. 실습목적 : Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인한다.6-2. 실습 준비물* 부품스위치 : 2개AND
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.15 | 수정일 2022.09.22
  • A+ 중앙대 아날로그및디지털회로설계실습(예비)6. 위상제어루프(PLL)
    6-3. 설계실습 계획서6-3-1 위상제어루프의 용도이론부의 위상 제어 루프를 이해하여 요약, 설명하고 실제 사용되는 분야에 대해서 서술한다.6-3-2 Datasheet사용 ... 에 따른 Vout 전압의 평균값 특성을 그리시오.6-3-4 위상제어루프 설계그림 6-2의 회로를 Simulation tool (PSPISE)로 설계한다. 이때 본인이 중요하다고 생각 ... 하는단의 파형을 관찰하고 제시한다.Vc그림 6-2 위상제어루프 회로6-3-5 VCO의 Gain(A) Vc가 VDD/2일 때 VCO의 Gain(주파수 변화/Vc의 변화)은 얼마인지 결과
    리포트 | 4페이지 | 1,500원 | 등록일 2022.09.10
  • A+ 중앙대 아날로그및디지털회로설계실습(결과)6. 위상제어루프(PLL)
    게이트를 이용한 phase detector, loop filter로 위상 제어 루프 회로설계하였다. Vref에 5V의 구형파를 넣어주고, VCO의 커패시터 용량을 바꾸어 가 ... 요약 :컴퓨터, 오디오, TV 등 통신 분야에서 폭넓게 사용되는 위상 제어 루프를 설계하고 확인하였다. 주파수 동기화의 원리를 알 수 있다. 이전 실험에서 설계한 VCO와 XOR ... 된 이후 전자공학과 통신 분야에 폭 넓게 사용되어 왔다. 주기적인 신호의 위상이 흔들리지 않도록 조정점을 잡아주어 정확하게 고정시킨 주파수를 발신할 수 있다. 해당 회로의 중요성을 파악하고 커패시턴스의 변화에 따른 동작 주파수의 범위를 확인할 수 있다.
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.10
  • 9. 4-bit Adder 회로 설계 결과보고서 [2021년도 아날로그 디지털 회로 설계 실습 A+ 자료]
    아날로그 디지털 회로 설계 실습-실습 9 결과보고서-4-bit Adder 회로 설계학과 :담당 교수님 :제출일 :조 :학번 / 이름 :9-4. 설계실습 내용 분석9-4-1 ... 설계한 전가산기 회로의 구현(2-level 로직 회로)설계실습계획서에서 그린 2-단계 전가산기 회로를 토글 스위치와 LED를 추가하여 설계 구현하여라. 구현된 회로의 입력 ... gate)설계실습계획서에서 그린 XOR gate를 이용한 다단계 전가산기 회로를 토글 스위치와 LED를 추가하여 설계 구현하여라. 구현된 회로의 입력 단자와 출력 단자의 전압
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.07
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 17일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:28 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감