• 통합검색(4,739)
  • 리포트(4,408)
  • 자기소개서(249)
  • 시험자료(40)
  • 논문(24)
  • 방송통신대(11)
  • 서식(4)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로실험" 검색결과 1,061-1,080 / 4,739건

  • 판매자 표지 자료 표지
    [A+] 중앙대학교 아날로그및디지털회로설계실습 9차 결과보고서
    에 따라 출력이 결정되는 조합 논리 회로를 설계하는 방법을 익히고, 조합 논리 회로의 가산기 회로 중 전가산기 회로를 설계하였다. 또한 기존의 실험실습과는 다르게 DMM을 통해 입 ... 아날로그 및 디지털 회로 설계 실습결과보고서설계실습 9. 4-bit Adder 회로 설계소속중앙대학교 창의ICT공과대학 전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜 ... 입력 단자와 출력 단자의 전압을 측정하는 대신 LED의 ON/OFF(논리값 1,0)를 통해 설계한 회로와 진리표 사이의 일치 여부를 판단하였다. 입력 단자의 LED의 상태가 좋
    리포트 | 7페이지 | 1,000원 | 등록일 2024.02.17
  • 광운대학교 전기공학실험 실험6. 논리조합회로의 설계 결과레포트 [참고용]
    동작을 이해함으로써 논리회로 조작능력을 함양한다.3. 실험결과(1) 예비보고서 1항의 회로를 결선하고 원래의 진리표와 일치하는지 확인하라.ABCX이론값측정값오차00 ... 검증 실험 시 이론값과 일치한다.(4) 예비보고서 4항의 회로를 결선하고 그 결과가 설계요구조건에 부합하는지 확인하라.설계한 논리 다이어그램만능기판구성 (아무도 안 누를 때)한 명 ... 1. 실험논리조합회로의 설계2. 실험 개요논리게이트 조합을 통해 보다 복잡한 논리적 함수관계를 구하는 연습을 진행하며, 이를 통해 논리함수를 효율적으로 단순화 시킨다. 이
    리포트 | 9페이지 | 1,500원 | 등록일 2024.01.02
  • RS-latch, D-latch 실험보고서
    실험 3: RS-Latch 및 D-Latch1.1 RS latch1.1 NOR gate (TTL IC 7402)를 사용하여 그림 1과 같이 회로를 꾸민다. 표 1에 따라 각각 ... latch의 진리표그림 4. RS latch의 timing diagram1.2 NAND gate(TTL IC 7400)를 사용하여 그림 5와 같이 회로를 꾸민다. 각각의 입력 ... . NAND gate로 꾸민 RS latch의 진리표2. enable이 있는 RS latch2.1 NOR(7402)와 AND(7408) gate를 사용하여 그림 6과 같이 회로
    리포트 | 6페이지 | 1,000원 | 등록일 2021.04.06
  • 판매자 표지 자료 표지
    현대자동차 2021년 전자제어시스템 합격PT
    통신 자료구조 및알고리즘 디지털 시스템설계 컴퓨터 구조 전자회로 실험 논리회로 실험 반도체 소자전자공학 응용실험 디지털 공학 컴퓨터 네트워크 회로이론 SOC구조 및설계-프로그래밍 ... 를 계기로 졸업작품으로 웨어러블 마우스를 제작하게 되었고, 이후 SW개발자를 확신하게 됨너무 늦은 시기(4학년 2학기)에 진로를 정한 탓에 지식과 경험이 부족하였음논리회로 실험디지털 ... 및실습기초회로 실험 회로망 해석SW개발자를 꿈꾸게 된 계기‘전자공학 응용실험’ 수업 당시, 프로그래밍을 통해 FPGA보드를 제어하며 큰 성취감을 느끼게 되었음전자회로 전자기학이
    자기소개서 | 5페이지 | 5,000원 | 등록일 2022.10.18
  • 판매자 표지 자료 표지
    [A+예비보고서] 실습 7. 논리함수와 게이트
    아날로그 및 디지털 회로 설계 실습-실습 7 예비보고서-논리함수와 게이트학 과 :담당 교수님 :제출일 :조/ 학번 / 이름 :. 실습 목적여러 종류의 게이트의 기능을 측정 ... 하여 실험적으로 이해한다.. 실습 준비물부품스위치: 2개AND gate 74HC08 : 2개OR gate 74HC32 : 1개Inverter 74HC04 : 2개NAND gate 74HC ... 특성 분석(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR(Exclusive NOR)의 진리표를 사용
    리포트 | 7페이지 | 1,000원 | 등록일 2025.01.31
  • 판매자 표지 자료 표지
    디지털 논리회로 8장 연습문제 풀이 (생능출판, 김종현)
    리포트 | 22페이지 | 3,000원 | 등록일 2021.04.28
  • 판매자 표지 자료 표지
    디지털 논리회로 7장 연습문제 풀이 (생능출판, 김종현)
    리포트 | 24페이지 | 3,000원 | 등록일 2021.04.28
  • 판매자 표지 자료 표지
    [A+결과보고서] 실습 7. 논리함수와 게이트
    아날로그 및 디지털 회로 설계 실습-실습 7 결과보고서-논리함수와 게이트학 과 :담당 교수님 :제출일 :조/ 학번 / 이름 :7-4. 설계 실습 내용 및 분석7-4-1 설계 ... 직렬연결 한 회로를 구성하여 시간 딜레이를 측정하였다. 기존에는 입력 신호로 구형파를 인가하였으나 시간 딜레이를 측정할 수 없어 sin파 입력으로 대체하여 실험을 진행하였다. 그림 ... 한 논리게이트 구현 및 분석(A) Low(0) 값, High(1) 값, Vcc를 각각 0V, 5V, 5V로 설정한다. AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR
    리포트 | 13페이지 | 1,000원 | 등록일 2025.01.31
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - JK Flip Flop, D, T Flip Flop 실험 1
    디지털회로실험및설계 예비 보고서 #3( JK Flip-Flop 실험, D, T Flip-Flop 실험 )과 목담당교수제 출 일학 번이 름1. 실험목표① D 플립플롭의 회로 구성 ... 과 동작을 실험한다.② JK 플립플롭의 회로 구성과 동작을 실험한다.③ T 플립플롭의 회로 구성과 동작을 실험한다.2. 관련이론?D 플립플롭- 플립플롭(Flip Flop)은 전원 ... Multivibrator)라고도 한다. 이와 같은 특성을 이용하여 플립플롭은 메모리로도 많이 활용된다.- 플립플롭은 대표적인 순서 논리회로(Sequential Logic CIrcuit)이다. 순서 논리
    리포트 | 14페이지 | 3,000원 | 등록일 2023.09.22
  • 판매자 표지 자료 표지
    교류및전자회로실험 실험1_아두이노 복습 결과보고서
    교류및전자회로실험결과레포트담당교수:학과:학번:이름:목차실험 명2실험 개요2실험 결과2결과 보고서7실험 고찰12실험실험 1. 아두이노 복습2. 실험 개요실험은 2-1 학기 ‘전기 ... 및디지털회로실험’에 이어서 진행하는 것으로, 효과적인 실험 진행을 위해 아두이노 활용에 핵심적인 내용을 먼저 복습한다3. 실험 결과- 예제 코드 실행(1) 아두이노 보드와 주변 ... 가 출력 미출력을 반복하기에 연결된 Led가 1초마다 점등과 소등을 반복했다.- 디지털 INPUT(READ)풀다운 저항을 구성하여 논리 회로를 구성했다. 만약에 스위치만으로 회로
    리포트 | 12페이지 | 1,000원 | 등록일 2024.08.17
  • 기초회로실험 KCL 실험 결과보고서
    ……………………………………………………………………... 각각 1개씩2. 실험 과정(Experimental process)1) 직렬 회로 실험저항을 직렬로 연결했을 때 각 저항에 걸리는 전압과 전류 ... 를 측정하는 실험이다. 실험방법은 다음과 같다.i) [그림 3-1]과 같은 회로를 결선한다.[그림 3-1] 직렬 회로ii) [그림 3-1]에서 전원을 제거하고 , , , 그리고 A ... -1] 직렬 회로 실험저항표시저항값(Ω)전압측정전압값(V)전류측정전류(mA)계산저항값(Ω)오차(%)A-B2201.2225.556219.942-0.026B-C3902.1675
    리포트 | 8페이지 | 1,500원 | 등록일 2023.02.08
  • 판매자 표지 자료 표지
    multiplexer 가산-감산 예비보고서(고찰포함)A+
    회로의 합성도 가능하다.멀티플렉서를 이용한 논리 회로Y=A⨁B = ĀB+AḆ의 논리식을 의 멀티플렉서로 구성하는 경우는 위의 식에서 S=0 , D0=0, D1=1, D2=1,D3 ... =0로 하면로 구성된다.함수발생기논리회로에서는 A,B,C세 개의 입력변수가 주어지면 8개의 논리함수를 만들 수 있다. 이렇게 만들어진 8개의 함수를 8-입력 multiplexer ... Decodern비트의 이진 코드를 최대 2n가지의 정보로 바꿔주는 조합 논리회로 이다.3X8 디코더는 3비트의 입력,C,B,A와 8비트의 출력 Y로 이루어지며, 3개의 입력들의 조합으로 8
    리포트 | 6페이지 | 2,000원 | 등록일 2024.04.19 | 수정일 2024.04.21
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - 부울대수와 카르노맵, RS Flip Flop 실험 1
    한다.⑤ RS 플립플롭의 회로 구성과 동작을 실험한다.2. 관련이론? 부울 대수- 부울 대수(Boolean Algebra)는 영국의 수학자 조지 부울이 19세기 중반에 고안한 논리 수 ... 디지털회로실험및설계 예비 보고서 #2( 부울대수와 카르노맵, RS Flip-Flop 실험 )과 목담당교수제 출 일학 번이 름1. 실험목표① 부울 대수로 논리식을 간소화하고, 실험 ... 안정 멀티바이브레이터 라고도 한다. 이와 같은 특성을 이용하여 플립플롭은 메모리로도 많이 활용된다.- 플립플롭은 대표적인 순서 논리회로이다.- 순서 논리회로는 출력을 입력 쪽
    리포트 | 10페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • 판매자 표지 자료 표지
    [A+결과보고서] 실습 10. 7-segment / Decoder 회로 설계
    며 스위치가 on 될 때, 해당 입력의 논리 값이 1, off 일 때, 해당 입력의 논리 값이 0이 되도록 설정하였다. A,B,C,D 스위치 값을 변화시키며 실험을 진행하였고 결과 ... 었다고 생각하는가? 잘 되었다면 그 근거는 무엇이며 잘 안되었다면 그 이유는 무엇인지 기술하라.전체적으로 실험이 잘 이루어졌다고 생각한다. 예비보고서에서 작성했던 회로대로 실험을 진행 ... 가 없다고 생각하였고, 이미 실험을 마친 다른 조의 회로와 비교해보았지만 별다른 차이점은 없는 것을 확인하였다. 하지만 다른 조의 회로도 마찬가지로VCC를 인가하였을때 LED에 불
    리포트 | 12페이지 | 1,000원 | 등록일 2025.01.31
  • 5주차 예비 보고서 19장 논리회로 응용 및 Karnaugh Map (1)
    19장 논리회로 응용 및 카르노 맵실 험 일2021.04.09.학 과전기정보공학과학 번성 명1. 왜 이 실험을 하는가?1. 조합논리회로의 이해2. 논리적 진리표가 동일한 회로 ... 의 간략화 능력 증진3. 카르노 맵 작성법 및 이를 이용한 간략화 방법의 이해4. 동일한 부울 대수식에 대하여 이론적 진리표와 간략화 된 논리 회로실험적 진리표를 검증하여 조합논리 ... 작동하여 간단한 수기 및 통찰력에 도움을 준다.19장 논리회로 응용 및 카르노 맵실 험 일학 과학 번성 명최창규 등 7명, [전기전자기초실험](2013) 252p~260p
    리포트 | 2페이지 | 2,000원 | 등록일 2023.02.24 | 수정일 2023.03.14
  • 판매자 표지 자료 표지
    디지털 논리회로 9장 연습문제 풀이 (생능출판, 김종현)
    리포트 | 9페이지 | 3,000원 | 등록일 2021.06.04
  • 광운대학교 전기공학실험 실험6. 논리조합회로의 설계 예비레포트 [참고용]
    1. 실험논리조합회로의 설계2. 실험 개요논리게이트 조합을 통해 보다 복잡한 논리적 함수관계를 구하는 연습을 진행하며, 이를 통해 논리함수를 효율적으로 단순화 시킨다. 이 ... 를 위한 방법인 K-map을 응용하는 방법을 배우고, don’t care 조건일 때를 다룬다. 또한 조합논리회로 설계를 직접 해보며 가산기의 회로를 구현하고 반가산기와 전가산기의 기본 ... 동작을 이해함으로써 논리회로 조작능력을 함양한다.3. 이론 조사3-1. 논리회로의 단순화3-1-1. 논리게이트의 조합: 기본적으로 논리게이트 요소의 결합은 어떠한 논리적 함수관계
    리포트 | 12페이지 | 1,500원 | 등록일 2024.01.02
  • 비선형 패턴 분류를 위한 FPGA를 이용한신경회로망 시스템 구현 (Implementation of a Feed-Forward Neural Network on an FPGA Chip for Classification of Nonlinear Patterns)
    에 가중치 값들을 저장하여 사용한다. 예로서, AND와 XOR 논리의 패턴 구분이 수행된다. 실험결과를 통해 FPGA에 구현된 신경회로망이 잘 작동하는 것을 검증하였다. In ... 본 논문에서는 비선형 패턴 분류를 위해 FPGA 칩에 신경회로망을 구현하였다. 병렬처리 연산을 위해 순방향 신경회로망이 구현 되었다. 신경망의 학습을 off-line으로 한 다음
    논문 | 8페이지 | 무료 | 등록일 2025.06.01 | 수정일 2025.06.05
  • 광운대학교 전기공학실험 실험1. 기본 논리게이트 결과레포트 [참고용]
    IC에 대해 익힌다. 또한 기본 논리소자를 사용하여 간단한 회로를 구성하고 측정하며, open-collector 타입의 IC의 사용법과 특성에 대해 숙달한다3. 실험결과1) 예비 ... : 나머지 위의 실험 1~4에서와 같이 결과값을 분석했으며 위의 표를 통해 회로 구성이 올바르게 됐고, 논리게이트가 이론에 맞게 동작함을 알 수 있다.9) 7404 게이트 입력단 ... 1. 실험실험 2. 기본 논리게이트2. 실험 개요AND, OR, NOT, NAND, NOR, XOR 게이트의 기본 동작 원리 논리함수를 이해하고 실제 사용되는 기본 논리게이트
    리포트 | 12페이지 | 1,500원 | 등록일 2023.12.29 | 수정일 2024.01.06
  • 광운대학교 전기공학실험 실험1. 기본 논리게이트 예비레포트 [참고용]
    1. 실험실험 2. 기본 논리게이트2. 실험 개요AND, OR, NOT, NAND, NOR, XOR 게이트의 기본 동작 원리 논리함수를 이해하고 실제 사용되는 기본 논리게이트 ... IC에 대해 익힌다. 또한 기본 논리소자를 사용하여 간단한 회로를 구성하고 측정하며, open-collector 타입의 IC의 사용법과 특성에 대해 숙달한다.3. 이론 조사3-1 ... . 기본 논리게이트: 디지털 논리 회로에서 논리변수의 입력과 논리변수 출력간의 함수적 관계 기본 단위를 논리게이트(gate)라고 한다. 논리게이트는 AND, OR, NOT
    리포트 | 10페이지 | 1,500원 | 등록일 2023.12.29 | 수정일 2024.01.01
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 17일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:48 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감