• 통합검색(1,913)
  • 리포트(1,787)
  • 시험자료(69)
  • 자기소개서(39)
  • 논문(10)
  • 방송통신대(8)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리게이트" 검색결과 801-820 / 1,913건

  • 전기전자공학
    래치의 1, 0 변화 테스트를 하는 벤치 프로그램 제작이 쉽다.?조합회로입력 신호만으로 출력이 결정되는 회로이다.논리 게이트 : NOT, OR, AND, XOR등 기본이 되는 논리 ... ?논리회로란?논리 회로는 이상적으로 부울 함수을 물리적 장치에 구현한 것으로 논리 연산을 하나 이상의 논리적 입력값을 하나의 논리적 출력값을 생산한다. 문맥에 따라서 이상적인 ... 논리 회로라는 말을, 인스턴스에 대해서 상승 시간이 없고 무제한의 팬아웃이라고 해석하거나 비이상적 물리장치라고 해석하기도 한다?논리회로의 설계논리 회로의 설계는 논리식이나 진리표
    리포트 | 6페이지 | 1,500원 | 등록일 2014.03.13
  • [아주대]논리회로실험 1장[Basic gates] 예비 A+
    게이트는 입력단자 한 개 이상과 출력단자하나로 구성되는 전자회로이다.논리레벨영역논리0논리1TTL0V~0.8V2.5V~5VCMOS0V~1.5V3.5V~5V디지털시스템에 흐르는 전압 ... 이나 전류와 같은 전기적인 신호는 두 가지 구분된 값으로(0과 1) 인식된다. 보통은 전압으로 나타내며, 디지털 회로는 논리 1과 논리 0을 구분하기 위해 두 전압 영역에서 동작 ... 한다. 실제 디지털 시스템에서 허용하는 전압 영역은 아래 표와 같다.기본적으로 게이트는 스위치 역할을 하는 트랜지스터(transistor)로 구성되어 있으며, 트랜지스터는 세 연결점인
    리포트 | 10페이지 | 2,000원 | 등록일 2013.09.13 | 수정일 2013.09.15
  • [기전공학실험]PWM제어를 이용한 모터 회전수 측정
    이 카운트 업 일 때 플립플롭에서 나오는 반대이어야 카운트가 되기 때문에 플립플롭 출력에서 NAND게이트의 입력으로 들어가는 출력을 인버터를 사용해 반전 시켜줘야 된다.논리 게이트 ... 를 증폭할 수 있는 부품이다. 아날로그 회로에서는 매우 많은 종류의 트랜지스터가 사용되지만, 디지털 회로에서는 그다지 많은 종류를 사용하지 않고 주로 스위칭용으로 취급 ... 게이트가 반도체의 접합으로 구성되고 있는 FET로 트랜지스터와 비교하여 훨씬 적은 입력 전류로 동작한다. 고 입력 임피던스 증폭과 스위칭용으로 사용된다.④ MOS 형 FET - 입력
    리포트 | 14페이지 | 1,500원 | 등록일 2016.03.14
  • 실험1 실험(1) 프로젝트 디지털논리회로 도어락 설계
    실험(1)FINAL PROJECT 보고서소 속학 번이 름담당 교수 / 조교제 출 일 자1. PROJECT 개요한 학기동안 디지털논리회로 과목에서 배운 전반적인 이론들을(기본논리 ... 적인 것이다(7) 9V 배터리커버보다 더 안정적이고 ON/OFF 버튼이 있어 전압 손실을 방지할 수 있는 9V배터리 커버를 사용하였다.(8) 기본논리게이트이번 프로젝트에서는 기본논리 ... 게이트 7421어느하나 거짓(0)이 있으면 출력값이 거짓(0)이다. 논리식으로 표현하면 논리곱이라고도 한다. 이번 프로젝트에서는 74LS21를 사용하였다 4입력인데 2입력 AND
    리포트 | 12페이지 | 2,000원 | 등록일 2014.09.21
  • 디지털실험및설계 결과4(카운터)
    디지털 논리실험 및 설계#4 카운터 (결과)담당교수님 : 교수님제출일자 : 2015. 04. 20조 :학번 :이름 :1. 실 험 결 과(1) 비동기식 카운트-업 카운터와 카운트 ... 으로서 회로를 또 다시 구성하지 않고 한 번에 업/다운을 시킬 수 있어서 편했다.실험을 하면서 회로를 구성하는데 어려움이 많았다. 무려 6개의 AND게이트와 4개의 JK플립플롭이 들 ... 어가면서 회로가 상당히 복잡하게 되었다. 처음에 회로를 완성하고 작동을 시켰는데 작동이 제대로 이루어지지 않았다. 그래서 XOR게이트를 가지고 와서 구성을 했는데 제대로 작동
    리포트 | 5페이지 | 1,500원 | 등록일 2015.12.05
  • [대충] 예비 VHDL을 이용한 기본 논리 게이트 및 가산기의 구현
    디지털공학실험(예비보고서)실험 : VHDL을 이용한 기본 논리게이트 및 가산기의 구현1. 실험 목적VHDL을 이용한 조합논리회로 구현을 익힌다.2. 실험 이론가. 반가산기나. 전 ... 가산기다. 멀티플렉서여러 개의 데이터 입력을 받아서 그 중 하나를 선택적으로 출력하는 논리회로로서 출력하고자 하는 데이터의 입력은 선택입력 신호에 의해서 제어된다. N개의 입력
    리포트 | 4페이지 | 1,000원 | 등록일 2015.01.17
  • 부울대수의 정리(결과)
    논리식 표현을 익힌다.3) 다양한 논리회로를 부울대수식으로 표현하는 능력을 배양한다.2. 실험 결과- AND, OR, NOT 혼합 게이트 실험ABCA’B+CA’(B+C)F ... 한 논리식을 계산하고 논리회로를 간략화시키는 데 편리했다.4. 고찰 문제1) 실험 1의 AND-AND 게이트와 OR-OR 게이트 회로의 실험결과 진리표와 일치하는지 확인하고, 논리식 ... , OR, NOT 게이트의 조합논리이다.④ XNOR은 XOR의 보수를 구할 수 있다.∵ NOR 게이트만으로 AND, OR, NOT 게이트 모두를 만들 수 있다.
    리포트 | 6페이지 | 2,000원 | 등록일 2013.11.18
  • 디지털 로직 실험 디멀티플렉서를 이용한 조합 논리
    에는 적색불이 켜진다.1. 실험 보고서의 그림 13-6에 미완성의 회로도가 있다. 74LS139A는 상태 디코더이고반전 입력 NOR 게이트로 그려진 AND 게이트는 출력 논리를 만든 ... 13-1조합 논리에 대한 진리표. 상태 출력은 액티브_LOW이고 신호등 출력도 액티브_LOW가 된다. = 주도로 적색, = 주도로 황색, 등등. 이 진리표를 ‘최신 디지털 공학 ... 실험 13 디멀티플렉서를 이용한 조합 논리1. 실험 목표□ 디멀티플렉서를 이용한 다중 출력 조합 논리 회로의 설계.□ 오실로스코프를 아용하여 카운터-디코더 회로의 타이밍
    리포트 | 7페이지 | 1,000원 | 등록일 2015.07.20
  • 4비트 병렬 가감산기, BCD 가산기
    디지털 논리회로1. 4bit parallel-adder/subtracter2. BCD adder서론학습목표? 반가산기, 전가산기의 동작을 이해하고 설계하는 방법을 알아본다.? 이 ... 위해 캐리를 고려하여 만든 덧셈회로가 전가산기로서 두 개의 2진수와 X, Y와 아랫자리로부터 올라온 입력캐리 Cin을 포함하여 한 자리 수 2진수 세 개를 더하는 조합논리 회로이 ... 과 같다.위의 회로에서 XOR 게이트의 동작은 부호가 0(덧셈)이면 원래의 Y값이 그대로 출력되고, 부호가 1(뺄셈)이면 Y값과 반대되는 값이 출력되어 전가산기의 입력으로 들어간다
    리포트 | 7페이지 | 2,500원 | 등록일 2015.12.10
  • 기본 게이트 설계 예비보고서
    과 목 : 논리회로설계실험과 제 명 : 기본 게이트 설계담당교수 :담당조교 :학 과 : 전자전기공학과학 년 : 3학 번 :이 름 :제 출 일 : 2014. 3. 20논리회로설계 ... 실험 예비보고서 #1실험 1. 기본 게이트 설계1. 실험 목표AND, NOT, NAND, OR, XOR, NOR 게이트의 기호와 기본적인 동작 특성을 이해고, 실험을 통해 동작 ... 적 모델링과 자료 흐름 모델링 방법으로 기본 게이트들을 설계하고, 진리표를 통해 게이트를 설계하는 법을 익힌다.2. 예비 이론(1) CPLD, FPGA란? (10p, 함초롬 바탕
    리포트 | 7페이지 | 1,000원 | 등록일 2014.07.25
  • 디지털실험및설계 예비(플립플롭)
    디지털 논리실험 및 설계#2 플립플롭 (예비)담당교수님 : 교수님제출일자 : 2015. 03. 23조 :학번 :이름 :1. 실험 이론순서논리회로에를 구성하는 기본소자이며, 흔히 ... , T 플립플롭, JK플립플롭 등이 있다.(1) 기본 RS 플립플롭기본적인 RS 플립플롭은 두 개의 NAND게이트로 회로를 만들 수 있다. 여기서 S와 R은 set과 reset ... 고 반대로 S=0, R=1이면 0과 1의 상태가 유지된다.또, 플립플롭을 구성하고 있는 두 소자 사이에 레이스 조건에 따라 출력 값이 달라진다. 그림1)은 NAND 게이트를 이용한 플립
    리포트 | 10페이지 | 1,500원 | 등록일 2015.12.05
  • 디지털실험 - 실험 15. UpDown 카운터 예비
    *예비보고서*12주차실험 15. Up/Down 카운터조13조1. 실험 이론- 목 적증계수, 감계수 및 증/감계수의 논리를 이해한다.- 원 리증가 2진 카운터 sequence ... 씩 증가 또는 감소하여 세는 데 사용될 수 있는 카운터는 Up/Down counter라 한다. 또한 Up/Down counter는 A/D(Analog-to-Digital c ... 로 정상출력()과 Up이 AND 게이트를 거쳐 다음의 JK 플립플롭의 입력에 연결된다. 제어입력 Down이 high 이고, Up이 Low일 때는 Down-counter로 반전출력
    리포트 | 13페이지 | 1,500원 | 등록일 2017.04.02
  • 최종 실험42 AND OR 결과레포트
    전자회로설계 및 실험[ 실험 42. 디지털 집적회로: AND, OR 게이트결과 레포트 ]디지털 집적회로 보고서 작성 방법AND게이트, OR게이트, 혼합 AND-OR게이트의 이론 ... 적인 특징을 이해한 후 실험을 통한 출력 값에 따라 보고서를 작성하고, 실험에서 느낀 점을 부가적으로 서술할 것이다.AND게이트0 또는 1로 표현되는 논리회로에서 곱으로 표현 ... 가 1( HIGH )이 출력되는 것을 확인하는 실험이었다.OR게이트0 또는 1로 표현되는 논리회로에서 합으로 표현 가능한 OR게이트의 연산을 수행하고 이에 대한 특성 등을 실험
    리포트 | 6페이지 | 3,000원 | 등록일 2013.12.23
  • 디지털로직실험/최신 디지털 공학실험 13 디멀티플렉서를 이용한 조합 논리
    -LOW라면 진리표에서 1의 출력을 갖는 라인들은 NAND 게이트로 연결된다. 이를 그림 13-2에 나타내었다.그림 13-1액티브-HIGH DMUX를 이용한 조합 논리 함수의 구현그림 ... 13-6에 미완성의 회로도가 있다. 74LS139A는 상태 디코더이고 반전 입력 NOR게이트로 그려진 AND게이트는 출력 논리를 만든다. 진리표를 참조하여 회로도를 완성하여라. 1G ... 실험 13디멀티플렉서를 이용한 조합 논리실험목표▣ 디멀티플렉서를 이용한 다중 출력 조합 논리 회로의 설계.▣ 오실로스코프를 이용하여 카운터-디코더 회로의 타이밍 다이어그램 작성
    리포트 | 11페이지 | 1,000원 | 등록일 2014.06.29
  • (예) 7. 부울 법칙과 드모르간의 정리
    디지털 논리 회로 실험예비 레포트(실험7 부울 법칙과 드모르간의 정리)실험의 목적? 부울 대수의 여러 법칙들에 대한 실험적 증명.? 부울 법칙 10과 11을 증명하기 위한 회로 ... 설계.? 실험을 통해 3-입력 변수를 갖는 회로를 대한 진리표를 작성하고, 드모르간의 정리를이용하여 대수적으로 등가인지 증명.실험의 개요? 이론 요약부울 대수는 논리적인 관계 ... 있다.부울 대수에서 사용하는 기호들은 NOT이나 보수를 의미하는 변수에 붙이는 바, 논리적덧셈을 의미하고‘OR’이라 읽는 +, 논리적 곱셈을 의미하고 'AND' 라고 읽
    리포트 | 4페이지 | 1,000원 | 등록일 2015.12.11
  • 실험5예비_DEC&ENC
    는 OR 게이트로 구성되며, 디지털 전자회로에서 어떤 부호 입력 신호를 다른 부호 출력 신호로 바꿔주는 역할을 한다. 이러한 Encoder의 기능을 Encoding이라고 하 ... 진수나 BCD와 같은 코드로 변환해 주는 조합논리회로이다. 인코더는 2n개의 입력과 n개의 출력을 갖고 있으며, 출력은 입력값에 대응하는 2진 코드를 생성한다. 이러한 Encoder ... 며, 10진수를 2진수로 변환하는 기능이라고 할 수 있다.2) 디코더디코더는 n비트의 2진코드를 최대 2n개의 서로 다른 정보로 바꾸어 주는 조합논리회로이다. 일반적으로 입력 n개, 출력
    리포트 | 6페이지 | 2,000원 | 등록일 2014.05.13
  • AND,OR,NOT(결과)
    실험결과보고서 – AND·OR·NOT 게이트 실험`1. 목적1) 논리 게이트인 AND, OR, NOT 게이트의 동작특성을 이해한다.2) AND, OR, NOT 게이트의 진리표 ... .305554.28- NOT 게이트 실험입 력(V)출 력(V)54.9708(mV)3. 고찰이번 실험은 AND, OR, NOT 게이트의 작동을 실험적으로 확인해보는 시간이었다. 논리회로 ... 었다.출력에서는 5V로 예상한 값에서는 약간 작은 값이 나왔고, 0V로 예상한 값에서는 약간의 전압차이를 나타내고 있었다.소자 내의 게이트에서 논리 0 레벨과 논리 1 레벨에 대한
    리포트 | 5페이지 | 2,000원 | 등록일 2013.11.18
  • 컴퓨터활용능력 1급 필기 중 *컴퓨터 일반* 필기자료
    VLSI, ULSI, 광소자fs, as인공 지능(AI), 패턴 인식퍼지 이론@집적회로 (IC)복합적 전자소자. 복합화로 집적화딘 게이트 수에 따라 분류*SSI 집적도 ~100 ... ; Bar Code Reader) : POS 시스템- 스캐너 (Scanner)- 디지타이저 (Digitizer) : 복잡한 설계 도면 등을 입력해주는 장치- 키오스크 (Kiosk ... 에 위치@ 플래시 메모리? -> 소비전력↓, 비 휘발성, 정보의 입출력 자유로움, 디카 등 사용@ 누산기(ACC : Accumulator)? -> 연산장치에 있음. 산술논리 연산의 결과
    시험자료 | 28페이지 | 2,500원 | 등록일 2018.12.27
  • 기본 논리 게이트와 그 응용
    사전보고서제출일학과전자공학과조학번조원이름성명Ch. 1 기본 논리 게이트와 그 응용1. 실험목적- AND, OR, NOT 게이트의 동작 특성을 이해한다.- 조합 논리 게이트의 구성 ... 을 가능케 한다.- 논리 소자들의 작동법을 익힌다.2. 이론- AND게이트의 정의: AND게이트는 입력 단자가 A, B 두개일 때 이들이 결합되는 네가지 조합에 대하여 논리곱 ... *************, 74C11337421408224- OR게이트의 정의: OR 게이트는 두 개의 입력 단자가 A, B일때, 이들이 결합되는 네 가지 조합에 대하여 논리합과 동일한 결과
    리포트 | 5페이지 | 1,000원 | 등록일 2007.01.11
  • [컴퓨터공학기초설계및실험1 예비레포트] RS 및 D 래치(Latch) / JK,T 및 D 플립플롭(Filp Flop)
    는다는 것은 데이터를 저장하는 의미가 있다.참고문헌이재수/공학도를 위한 알기쉬운 디지털공학/한올출판사/2001.02.25이원석,정길수/논리회로실험/생능출판사/2010.03.05예비 ... ), R은 리셋(Reset)을 의미한다. 출력으로는 Q와 Q’을 가지는데 이 둘은 보수관계에 있다. 기본 RS 래치는 두 개의 NAND 게이트나 NOR 게이트의 결합으로 구성돼있 ... 다.NOR 게이트를 사용한 기본적인 RS 래치위의 결합된 회로에서 S입력을 “1”로 하면 Q의 출력은 “1”이 되고, S를 “0”으로 해도 Q 출력은 “1”로 유지된다. Q’의 출력
    리포트 | 7페이지 | 1,500원 | 등록일 2015.04.12
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 21일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:36 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감