• 통합검색(9,478)
  • 리포트(8,327)
  • 자기소개서(605)
  • 시험자료(294)
  • 방송통신대(166)
  • 논문(77)
  • 서식(5)
  • ppt테마(2)
  • 이력서(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로" 검색결과 761-780 / 9,478건

  • 실험6-산술논리연산회로-예비레포트
    실험 6. 산술논리연산회로목차 TOC \o "1-3" \h \z \u Hyperlink \l "_Toc401081084" 1실험 목적 PAGEREF _Toc401081084 \h ... OR 게이트로 구성된 4진수/2진수 우선순위 인코더를 도시하라. PAGEREF _Toc401081094 \h 6실험 목적산술논리연산회로에 대해 알아본다.산술논리연산회로를 구현 ... 하여 산술연산회로 동작을 확인해 본다.산술논리연산회로를 구현하여 논리연산회로 동작을 확인해 본다.관련 이론산술논리연산회로는 산술, 논리, 비트, 수의 대소 판단 등의 연산을 처리
    리포트 | 14페이지 | 1,000원 | 등록일 2017.03.07
  • 논리회로실험 결과2
    CMOS 회로의 전기적 특징실험의 목적 : High-speed CMOS logic family인 74H시리즈의 전기적 특성을 이해하고 실험을 통해 동작을 확인한다.실험1 ... 사이의 값이다. 슈미트리거 회로의 존재이유는 이런식으로파라메터측정값(V)데이터시트 TYP.(V)VT-1.81.6(typ), 0.9(min), 2.45(max)VT+2.42.5 ... 었다. 그래서 우리는 실험1과 2를 통해서 74HC04N과 SN74HC14의 동작에 대한 차이를 알아보았다. 74HC04N에 비해서 SN74HC14는 슈미트리거 회로로서 히스테리시스 구간을 가짐으로 인해 노이즈에 대해 반응을 덜 한다는 것을 확인했다.
    리포트 | 3페이지 | 1,500원 | 등록일 2012.07.13
  • 논리회로실험_결과6
    실험6. 시프트레지스터와 카운터(2)집적회로 시프트 레지스터Shift PulseL0L1L2L3L40LLDDD1DLLDD2DDLLD3DDDLL4DDDDL5DDDDDLED에 불이 0 ... 점이 9번핀과 10번핀을 연결하여 회로를 구성한다는 점이다. 그러면 9번핀이 그라운드로 열결되어 버린 회로와는 다르게 마지막 LED로 인가된 신호가 다시 입력으로 돌면서 신호 ... 로 파형이 나왔다는 것을 알 수 있습니다.처음엔 회로를 F/F을 사용한 카운터의 회로도를 F/F을 NAND gate로 구성 할 수 있으니까 F/F만 NAND gate로 구성해서 회로
    리포트 | 4페이지 | 1,500원 | 등록일 2012.07.13
  • 서강대학교 디지털논리회로실험 - 실험 7. Finite State Machines 결과 보고서
    디지털논리회로실험결과 보고서[8주차]실험 7. Finite State Machines1. 실험 개요1) Finite state machine (FSM) 회로를 설계하고 분석할 수 ... ) 중간고사 1-(a)번의 회로를 schematic으로 구현하여 시뮬레이션이번 실험에서는 schematic으로 그린 회로를 키트에 FPGA로 구현하지 않고, 시뮬레이션으로 그 동작 ... 만 확인하였다. 최소화된 상태표 및 카르노맵을 각각 [표 1]과 [그림 2]에 나타내었다. 이를 바 탕으로 구현한 회로는 [그림 3]과 같다. [그림 4]의 타이밍 다이어그램
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 디지털논리회로 3판 중간고사 예상문제
    [디지털논리회로/임석구/개정3판/한빛미디어] 3판 중간고사 1~3장풀이 및 족보1장 중간고사 예상문제1. 아날로그 신호와 디지털 신호의 차이점을 설명하여라.? 아날로그 신호 ... 구성을 소형화, 저가격화로 할 수 있다.�� �狼茉哲憤狼�10. 그림과 같은 트랜지스터 회로에서 입력 Vi가 인가되었을 때 ,출력파형 Vo 를그려라.트랜지스터 때문에 입력과 출력
    리포트 | 7페이지 | 1,000원 | 등록일 2016.04.16 | 수정일 2016.04.21
  • 서강대학교 디지털논리회로실험 - 실험 7. Finite State Machines 예비 보고서
    디지털논리회로실험예비 보고서[8주차]실험 7. Finite State Machines1. 실험 목적1) Finite state machine (FSM) 회로를 설계하고 분석할 수 ... 만 결정됨② Melay type : 출력이 현재의 상태와 현재의 입력에 의해서 결정됨3) 카운터 : 카운팅을 하는 데 사용되는 회로① 비동기 카운터 : 플립플롭들의 클럭이 하나 ... 의 신호로 동기화되지 않은 카운터T 플립플롭을 이용한 3비트 Up-카운터의 회로 및 타이밍 다이어그램은 아래와 같다. [그림 2] 에서 확인할 수 있듯 클럭 신호가 플립플롭을 거쳐
    리포트 | 12페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 논리회로) Pro_VSM 드모르간법칙
    1. 실험 제목 : 브레드보드와 로직박스 사용 및 Pro-VSM을 이용한 회로 시뮬레이션2. 실험 목적 - Pro-VSM을 이용해서 미리 회로를 검증하고 분석 및 구현한다. ... - 기본 회로를 구현하여 브레드보드와 로직박스의 사용법에 대하여 익힌다.- DeMorgan`s Laws을 회로로 구현하여 확인한다.3. 실험 내용 ① 2Input-AND, OR, NOT gate에 해당하는 칩의 동작을 LED를 통하여 확인하고 진리표와 비교 분석 하시오.
    리포트 | 1페이지 | 1,000원 | 등록일 2013.06.09
  • 아주대 논리회로실험 실험2 CMOS회로의 전기적 특성 예비보고서
    을 이수하는데 최선을 다할 것을 서약합니다.학 부: 전자공학부제출일: 2015/03/20과목명: 논리회로실험교수명: 이정원분 반:학 번:성 명:2. CMOS회로의 전기적 특성실험목적 ... CMOS 회로의 전기적 특성 이해실험이론Logic levels & DC noise margins논리 소자의 logic level 판정 방식논리소자는 보통 0~1.5V의 전압을 LOW ... , 3.5~5V사이의 전압을 받을 때 HIGH로 인식한다.noise margin이란논리 회로의 동작을 방해하지 않는 입력 전압의 최대 허용 값이다. 입력전압과 출력전압의 차이로도볼
    리포트 | 10페이지 | 1,000원 | 등록일 2016.09.21
  • 서강대학교 디지털논리회로실험 - 실험 3. Decoders and Encoders 예비 보고서
    디지털논리회로실험예비 보고서[3주차]실험 3. Decoders and Encoders1. 실험 목적1) 일반적인 binary decoder의 동작 원리를 이해한다.2) 7-s ... ) Decoder하나의 코드 체계를 다른 코드 체계로 변환하는 논리 회로이며 일반적으로 입력이 출 력에 비해 더 적은 bit수를 갖는다. 대표적으로 n-to-2^{ n} binary ... 므로 논리 회로는 [그림 4]처럼 구현될 수 있다.[그림 4]2) EncoderDecoder와 반대의 기능을 하는 논리 회로이며 일반적으로 입력이 출력에 비해 더 많 은 bit수를 갖
    리포트 | 11페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 예비 보고서
    디지털논리회로실험예비 보고서[2주차]실험 2. Digital Logic Gates1. 실험 목적1) TTL의 동작 원리를 확인한다.2) 주어진 진리표를 논리식으로 최적화한다.3 ... Transistor Logic)반도체를 이용하여 구현한 논리회로의 한 종류이다. 고속용, 저전력용 등 용도에 따른 다양한 종류의 TTL이 있다. 동작속도가 빠르지만 소비전력이 크 ... ) 논리식을 TTL로 구현하여 그 동작을 확인한다.4) Xilinx ISE로 설계된 회로를 FPGA로 구현하고 그 동작을 확인한다.2. 관련 이론1) TTL (Transistor
    리포트 | 7페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 서강대학교 디지털논리회로실험 - 실험 3. Decoders and Encoders 결과 보고서
    디지털논리회로실험결과 보고서[3주차]실험 3. Decoders and Encoders1. 실험 목적1) 일반적인 binary decoder의 동작 원리를 이해한다.2) 7-s ... 다.3. 토의실험 1에서는 code converter를 구현하였다. 과정 1-A ~ 1-C에서 각기 다른 방법으로 [표 1]의 진리표를 만족하는 논리 회로를 구현해 보았는데, 같 ... 은 논리 기능을 하는 등가 회로라도 구현 방법에 따라 cost와 complexity가 달라지므로 실제 더 복잡한 회로를 설 계할 때는 이를 고려하여 최적의 구현 방법을 찾는 것
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 조합논리회로의 설계
    디지털 논리 회로 2학년 1학기 4. 조합 논리 회로 1. 조합 논리 회로의 설계 ( / )시스템을 분석하고 진리표를 작성할 수 있다. 최소항을 이용하여 출력 함수를 유도할 수 ... 있다. 출력 함수를 이용하여 조합 논리 회로를 구성할 수 있다.n개의 입력 변수가 외부로부터 입력되어 처리된 다음 그 결과가 m개의 출력 변수를 통하여 외부로 보내어진다.조합 논리 ... 회로입력 (n개)출력 (m개)(그림4-1)조합 논리 회로의 개요도조합 논리 회로의 종류 : 연산 장치(가산, 감산 등), 코드 변환기, 비교기, 멀티플렉서와 디멀티플렉서 등조합
    리포트 | 20페이지 | 1,500원 | 등록일 2010.11.20
  • 조합논리회로
    ? 조합논리회로조합논리 회로 => 입력이 여러 개 있을 때 원하는 출력을 얻기 위하여 논리회로를 조합하여 만든 회로를 조합논리회로라고 한다.? 최소 항 (Minterm)최소 항 ... 는 보수를 취하여 더한 다음 이 항들을 곱하면 진리표를 만족한다.다음표의 진리표에서 최대 항으로 출력X를 구하시오? 불식 => 논리회로 변환 방법다음 불식에 대한 논리회로를 그리 ... 시오.X = AB + ABC다음 불식에 대한 논리회로를 그리시오.X = (A + B) + AB? 불식 => 진리표 변환 방법다음 불식에 대한 진리표를 작성하시오X = AB + C변수
    리포트 | 10페이지 | 1,000원 | 등록일 2009.04.30
  • 디지털논리회로 비밀번호 일치,불일치 회로 시뮬레이션
    디지털 논리회로비밀번호 일치/불일치 회로 시뮬레이션수업 : 화,목,금요일 8교시교수 : 송낙운 교수님소속 : 공과대학 전자전기공학부학번 : B015238이름 : 황선종제출일 ... LED가 켜짐한 자리만 입력했거나 비밀번호가 틀린 경우 적색 LED가 켜짐목적칩의 기능과 논리구조의 이해하며, 지금까지 학습한 내용들을 복합하여 하나의 회로에 응용 및 구현 ... 하는 능력을 배양할 수 있어야 한다.느낀 점처음 Digital Fundamentals 라는 과목을 배우게 되었을 때, 디지털 논리 회로에 대해서 아무 것도 모르는 상태에서 막막하기만 했
    리포트 | 8페이지 | 1,500원 | 등록일 2014.05.16 | 수정일 2014.06.03
  • 응용논리회로 엘레베이터 VHDL 레포트
    응용논리회로-Term project--Elevator controller-Block diagramVHDL 코드library IEEE;use IEEE.std_logic_1164
    리포트 | 29페이지 | 2,500원 | 등록일 2013.06.15
  • (논리회로실험)Basic Gates입니다.
    를 각각 연결한다.- (-)단자를 접지시키기 위해 Power Supply의 (-)단자를 GND에 연결한다.- 이렇게 회로를 만든 후, 3-input And Gate Pin 즉, 74 ... -)에 꽂는다.- 위의 그림을 보고 3-input And Gate Pin의 입력, 출력 회로를 연결한다. 즉, And Gate의 1번, 2번 Pin은 입력 값(A, B)으로 연결 ... -)를 Bread Board의 (-)로 연결해주면 회로가 완성된다.- 입력 값을 바꾸어가며 출력 값을 확인한다.(다이오드에 불이 들어오면 출력 값이 1, 안 들어오면 출력 값이 0이
    리포트 | 12페이지 | 1,500원 | 등록일 2013.06.09
  • 서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 결과 보고서
    디지털논리회로실험서강대학교 전자공학과2017년 2학기 결과레포트실험2. Digital Logic Gates실험2. Digital Logic Gates1. 실험목적1. TTL ... 하므로 PSW의 연결을 제거하면 해당 입력은 HIGH이 될 것으로 예상된다.?실험 1-DInverter를 만든 회로로 출력은 입력의 반대 논리값이 나올 것으로 예상된다.?실험 1 ... )5.01V33.03mV실험 1-D의 결과는 우리가 예상했던 결과대로 나왔다. NOT 게이트, 즉 Inverter를 만든 회로로 출력은 입력의 반대 논리값이 나왔다.?실험 1
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 14장. 레지스터 결과레포트
    논리회로실험 A반결과14장레지스터5조이름학번실험일15.05.26제출일15.06.02실험에 사용된 기기 및 부품 : HD74LS74AP, SN74LS157N, 직류전원공급장치 ... 멀티플렉서)을 이용한 전송제어 입력이 있는 병렬레지스터 회로회로도이다. 회로도에 IC 핀 번호를 작성하라.(2)Q _{0,} Q _{1,} Q _{2}를 “000”으로 초기화하라 ... 은 전송여부를 제어하는 입력신호로서, 레지 스터의 입력을 출력으로 전송 혹은 유보를 결정한다. 그름 은 전송제어 입력이 있는 병렬레지스터의 회로도이다. 전송 제어 입력이 0이면 레지스터
    리포트 | 3페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2022.10.09
  • [A급자료] 아주대 논리회로실험 Quiz대비자료
    1. 다음 그림은 CMOS의 입력 전압 값의 변화를 나타낸 것이다. 아래 그림에 CMOS의 출력이 High, Low, Abnormal 상태가 되는 구간을 표시하여라.(단, VCC= 5V, VIHmin= 3.5V, VILmax=1.5V, GND=0V이다)GND(=0)
    시험자료 | 3페이지 | 3,500원 | 등록일 2016.07.09
  • [디지털논리회로1] Ripple carry adder
    )는 입력에 의해 출력이 결정되는 조합 논리 회로(combinational circuit)로 연산하는 것으로 기억 능력을 갖지 않는다. 말 그대로 2진수의 덧셈을 하는 논리 회로이 ... 개의 출력, 즉 합(S)과 새로운 자리 올림수(result carry, Cout)를 생성한다. 본 문제를 해결하기 위해 아래의 회로도 구성(2-input XOR gate 2개, 2 ... Adder(RCA)는 Full Adder를 일렬로 연결하여 구성한 덧셈회로이다. 여기서 ripple은 ‘잔물결을 일으키며 흐르다’라는 뜻으로, carry값이 ripple(전달
    리포트 | 3페이지 | 2,000원 | 등록일 2015.03.16
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 14일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:41 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감