• 통큰쿠폰이벤트-통합
  • 통합검색(27,572)
  • 리포트(24,076)
  • 자기소개서(2,464)
  • 시험자료(675)
  • 방송통신대(226)
  • 논문(73)
  • 서식(40)
  • 이력서(7)
  • ppt테마(6)
  • 노하우(3)
  • 표지/속지(1)
  • 기업보고서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"전자회로2" 검색결과 461-480 / 27,572건

  • 아주대 전자회로실험 설계 결과보고서 2. C측정회로
    설계2 결과보고서IEEE Code of EthicsC회로 측정 보고서(출처: http://www.ieee.org)We, the members of the IEEE, in ... )를 측정한다.d) VGS = 2 V 일 때, VDS 전압을 변화시키면서 drain current (IDS)를 측정한다.시뮬레이션=> 위 회로는 Vds전압을 변화시키면서 drain c ... 12-3과 같이 회로를 연결한다. 이 때, VDD = 5 V로 인가하시오.b) SPICE 시뮬레이션 결과를 참조하여 바이어스 전압, 전류와 저항값을 설계하시오.c) 전압이득이 2 V
    리포트 | 17페이지 | 2,000원 | 등록일 2015.10.06 | 수정일 2015.10.31
  • [아주대 전자회로2 프로젝트] 설계2.Cascode 회로 설계
    프로젝트2 - Cascode 회로전자공학도의 윤리 강령 (IEEE Code of Ethics)(출처: http://www.ieee.org)나는 전자공학도로서, 전자공학이 전 세계 ... 헌장을 준수하도록 지원한다.`위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일: 2011-04-14과목명: 전자회로교수명: 권익 ... 진 교수님분 반: 화 D 목 C학 번: 200720202성 명: 채승엽전자회로2 설계과제 - 2- Cascode 회로 설계 -※ 문제다음 그림과 같은 Integrator 를 설계하시
    리포트 | 10페이지 | 3,000원 | 등록일 2013.04.16
  • (결과보고서) 전자회로 설계 및 실습 OP Amp의 특성측정 방법 및 Integrator 설계 실험2
    전자회로설계실습결과보고서 #2OP Amp의 특성측정 방법 및 Integrator 설계조학과학번이름조원담당 교수실험일제출일설계실습 2. OP Amp의 특성측정 방법 및 ... 회로는 입력이 Vos인 Non-Inverting Amplifier회로와 같으므로 출력은v _{O} =(1+ {R _{2}} over {R _{1}} )V _{OS} =(1+1000 ... ) Slew Rate 측정Slew Rate를 측정하기 위해 Voltage follower을 구성하고 입력을 2 Vpp 정현파로 했을 때 출력을 오실로스코프로 측정하였다. 회로는 다음
    리포트 | 8페이지 | 3,500원 | 등록일 2020.04.13
  • [기초전자회로실험2] "수동소자(RLC)를 사용한 수동필터(passive filter) 제작" 예비레포트
    1Preliminary report Electronic Engineering기초전자회로실험자료는 실제 실험을 바탕으로 작성되었으며,보고서 평가 A+기초전자회로실험 과목 A+받 ... (1) [그림 1]과 같이 1 kΩ 저항과 0.01 μF 커패시터를 사용하여 회로를 구성한다.(2) 파형발생기를 조절하여 정현파 출력전압이 5 Vpp 가 되도록 한다.(3 ... ) 오실로스코프의 채널 1(CH 1)에는 회로의 입력신호를 채널 2(CH 2)에는 회로에서 출력되는 신호를 연결하고 트리거와 시간을 잘 조절하여 나타나는 파형이 정지되도록 한다.(4) 파형
    리포트 | 12페이지 | 1,500원 | 등록일 2019.03.27 | 수정일 2019.03.29
  • 아주대 전자회로실험2_전류-전압 변환회로
    소자의 앞단에 어떤 소자가 연결되었을 때 그 소자의 출력 임피던스에 비해?입력 임피던스가 충분히 크면 앞단의 출력 임피던스에 영향을 미치지 된다.?하지만입력 임피던스가 작아서 앞단의 출력 임피던스와 같다고 가정하면 그 소자는 출력임피던스가 반으로 떨어져서 앞단 소자의 ..
    리포트 | 6페이지 | 2,000원 | 등록일 2014.07.03
  • 전자회로 REPORT2 트랜지스터(BJT)의 동작
    전자회로 REPORT(2)트랜지스터(BJT)의 동작3장 트랜지스터트랜지스터는 접합방식에 따라 PNP-type과 NPN-type, 만든 재료에 따라 실리콘과 게르마늄 트랜지스터 ... 에미터-베이스 다이오드와 역방향 바이어스가 걸린 베이스-콜렉터 다이오드로 구성된 형태이다.PNP 내의 전공의 흐름과 외부회로에서 전자의 흐름은 화살표의 방향과 같다. 에미터의 홀 ... 한다(전자의 방향과는 반대). 실제 트랜지스터는 다양한 외관과 크기를 가지며 회로에 고정시키는 방법과 단자의 배치등에도 여러 형태가 있다. 그러므로 트랜지스터는 사용전에 제작사에서 제공
    리포트 | 7페이지 | 3,000원 | 등록일 2013.06.07 | 수정일 2014.12.01
  • 2학년 기초전자회로실험 오실로스코우프 동작
    기 초 전 자 회 로 실 험1. 실험 목적1-1 오실로스코우프 동작1) 오실로스코우프의 동작 조정단자들을 익힌다.2) 교류전압 파형을 관측할수 있도록 오실로스 코우프를 설치 ... 하고 조정기를 적절하게 조절한다.1-2 신호발생기의 동작원리1) 함수발생기의 동작 특성을 조사한다.2) 오실로스코우프를 이용하여 신호발생기의 출력을 관찰한다.1-3 오실로스코우프 이용한 ... 전압 및 주파수 측정1) 측정을 위하여 오실로스코우프와 프로브를 점검한다.2) 오실로스코우프를 이용하여 교류와 직류 전압을 정확히 측정한다.3) 오실로스코우프를 이용하여 시간
    리포트 | 4페이지 | 1,000원 | 등록일 2015.12.11
  • 아주대 전자회로1 과제2 PSPICE를 이용한 전자회로 증폭기 설계 및 시뮬레이션2
    과제 2. PSPICE를 이용한 전자회로 증폭기 설계 및 시뮬레이션2< ro 값이 1KOMEGA 일때의 Simulation >< ro 값이 10KOMEGA 일때
    리포트 | 5페이지 | 1,000원 | 등록일 2014.10.04 | 수정일 2016.11.09
  • 전자회로 설계 및 실험2, 21. 비선형 연산 증폭기 결과보고서
    전자회로 설계 및 실험2 결과 보고서작성자:학번:실험조:실험일:실험제목비선형 연산 증폭기 회로와 능동 필터실험목표1. 비교기(comparator)의 동작 원리를 이해한다.2 ... 캐패시터는 개방된 상태와 같이 동작하여 회로는 전압 팔로워로 동작한다. 주파수가 증가할수록 두 개의 캐패시터의 영향으로 전압 이득은 점점 감소하게 된다.[그림 5] 2차 저역 ... 필터: (a) 회로, (b) 응답 곡선2차 고역 필터[그림 6]은 2차 고역 필터를 나타낸다. 저주파수 대역에서는 캐패시터가 개방되므로 회로의 이득은 0이 되고, 아주 높은 주파수
    리포트 | 11페이지 | 1,000원 | 등록일 2018.09.19
  • 전자회로 설계 및 실험2, 19. 푸시-풀 증폭기 결과보고서
    전자회로 설계 및 실험2 결과 보고서작성자:학번:실험조:실험일:실험제목푸시-풀 증폭기실험목표1. B급 동작을 정의한다.2. 푸시-풀 음성 전력 증폭기를 접속하고 신호를 추적 ... 을 가정하면, A급 동작 회로에서는 사인파의 한 주기 동안의 파형 전부가 증폭되는 반면 B급 동작 회로에서는 사인파의 1/2주기 동안의 파형만이 증폭되는 것이다. 이를 통해서 ... B급 증폭기실험 과정상보 대칭 증폭기[그림 4] 단일 전원을 사용한 음성 증폭기 실험[그림 4]와 같은 회로를 구성한다. 에 2~3mA가 흐르도록 DC 전압을 설정한다. 양단
    리포트 | 9페이지 | 1,000원 | 등록일 2018.09.19
  • [전기회로설계실습-설계실습 11 공진회로(Resonant Circuit)와 대역여파기 설계] 중앙대학교 전자전기공학부 2-2 A+ 예비보고서
    되는 전압은 1V의 사인파이며 CH2에 걸리는 전압을 측정하고 주파수별로 기록한다. 이후 입력파에 대한 비로 나타내면 이는 전달함수의 크기가 된다.3.3 RLC병렬회로에서 R ... 설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계설계실습계획서3.1 RLC직렬회로에서 R에 걸리는 전압을 출력이라 하였을 때 C=0.01uF, 공진주파수 ... 결과와 같이 C=10nF, R=1kΩ, L=10mH 의 값을 가진 소자를 각 위치에 배치한다.Q-factor={w _{0}} over {2 alpha} = {1} over {R
    리포트 | 6페이지 | 1,000원 | 등록일 2020.07.12
  • [전기회로설계실습-설계실습 10 RLC 회로의 과도응답 및 정상상태 응답] 중앙대학교 전자전기공학부 2-2 A+ 예비보고서
    여 제출하라.감쇠상수는 R/2L=200000이므로 0 ... 에서 구했듯이 100000이다. 임계감쇠인 경우 감쇠상수도 100000의 값이 되어야 한다. 감쇠상수는 R/2L이므로 R=2kΩ일 때 임계감쇠가 된다.3.5 RLC 직렬회로에서 가변 ... 3.3 위의 회로에서 R=4kΩ이며 입력이 사각파(0 to 1V, 1kHz, duty cycle=50%)인 경우 입력을 기준으로 R, L, C에 걸리는 전압파형을 시뮬레이션 하
    리포트 | 4페이지 | 1,000원 | 등록일 2020.07.12
  • 아주대학교 전자회로 퀴즈자료, Quiz #2 (Ch.3 Diode Circuits)
    1. (30점) 다음과 같은 diode circuit이 주어졌다. Constant voltage model을 이용하여 다음회로를 분석 하시오 • (6점)Vin=+VD,on이 걸렸 ... 면 분석이 용이함, 전압분배법칙 사용하기)• (6점) Vin=-VD,on이 걸렸을 때 R1, R2에 흐르는 전류를 구하시오 (symbol로 표기하기)
    시험자료 | 3페이지 | 1,500원 | 등록일 2018.10.31
  • 인하대학교 전자공학과 전자회로실험2 결과보고서 timer counter (타이머 카운터)
    전자회로실험2 결과보고서학과학년학번조성명전자공학과3학년121312822조김영호실험 제목Timer And Counter1. 시간시간은 절대적인 시간과 상대적인 시간으로 나뉜다 ... 이 사용된다. 상대적인 시간은 지금 으로부터 ~후, ~전 과 같은 시간을 말한다.2. 클럭(clock)클럭은 일정한 시간 간격으로 LOW와 HIGH가 번갈아 나타나는 시계(디지털 회로 ... 는 비동기모드이다. 아트메가의 타이머/카운터는 8비트(MAX=0xFF) 와 16비트 짜리(MAX=0xFFFF)가 있다. 전자는 타이머/카운터 0,2 가 있고 후자는 타이머/카운터 1
    리포트 | 5페이지 | 1,000원 | 등록일 2017.12.25
  • 인하대학교 전자공학과 전자회로실험2 결과보고서 Atmega 개발 환경 & GPIO
    전자회로실험2 결과보고서학과학년학번조성명전자공학과3학년12131282김영호실험 제목Atmega 개발 환경 & GPIO1. MCU (Micro Controller Unit)마이크로 ... 하여 매우 효율적이다. MCU는 CPU 코어 뿐만 아니라 입출력 모듈이 필요하다.2. Atmel AVR MCU / Atmega 128아트멜 AVR은 1996년 아트멜 사에서 개발된 하버드 ... : 8비트 타이머/카운터 2개, 16비트 타이머/카운터 2개, 총 4개- ADC : 8채널 10비트 ADC 내장- 통신 : USART(시리얼 통신) 2채널, TWI(I2C) 1채널
    리포트 | 5페이지 | 1,000원 | 등록일 2017.12.25
  • [기초전자회로실험2] "수동소자(RLC)를 사용한 수동필터(passive filter) 제작" 결과레포트
    1Result report Electronic Engineering기초전자회로실험자료는 실제 실험을 바탕으로 작성되었으며,보고서 평가 A+기초전자회로실험 과목 A+받은 자료입니다 ... 통과RC필터(2) 고역통과RL필터(3) 대역저지RLC필터3. 고찰RC, RL, RLC 회로에서 전기 필터에 관해 학습하고 이를 LPF, HPF, BPF, NF 4가지의 경우를 비교 ... .본 문서는 나눔글꼴 기준으로 되어있습니다. (네이버 나눔글꼴)1. 실험제목? 수동소자(RLC)를 사용한 수동필터(passive filter) 제작2. 실험결과 및 사진(1) 저역
    리포트 | 4페이지 | 1,000원 | 등록일 2019.03.27 | 수정일 2019.04.01
  • [기초전자회로실험1] "Verilog HDL을 이용한 로직게이트 설계 및 FPGA를 통한 검증 (NAND2, NOR2, XOR2)" 예비보고서
    1Preliminary report Electronic Engineering기초전자회로실험1Verilog HDL을 이용한 로직게이트 설계 및 FPGA를 통한 검증 (NAND2 ... , NOR2, XOR2)자료는 실제 실험을 바탕으로 작성되었으며,보고서 평가 A+기초전자회로실험1 과목 A+받은 자료입니다.1. 실험제목Verilog HDL을 이용한 로직게이트 설계 ... 및 FPGA를 통한 검증 (NAND2, NOR2, XOR2)2. 실험목적① Hardware Description Language(HDL)을 이해하고 그 사용방법을 익힌다
    리포트 | 7페이지 | 1,500원 | 등록일 2019.03.18 | 수정일 2019.03.29
  • [전기회로설계실습-설계실습 8 인덕터 및 RL회로의 과도응답 (Transient Response)] 중앙대학교 전자전기공학부 2-2 A+ 예비보고서
    전압의 예상파형은 아래의 그래프와 같다. 100us 이후로는 파형이 y축 대칭으로 변화한다.3.2 실험 3.1의 회로에서 Function generator 출력(CH1)과 인덕터 ... 전압 (CH2)을 동시에 관측할 수 있도록 회로와 오실로스코프의 연결 상태를 그리고 제출하라. 오실로스코프의 Volts/DIV와 Time/DIV는 얼마로 하는 것이 좋은가? (수평 ... 로 설정한다.3.3 Function generator 출력(CH1)과 저항전압(CH2)을 동시에 관측할 수 있도록 회로와 오실로스코프의 연결 상태를 그려서 제출하라.3.4 3.3의 상태
    리포트 | 4페이지 | 1,000원 | 등록일 2020.07.12
  • 전자회로 실험(3/2) / 전자공학과 실험
    에비 레포트Experiment.22 Coupling and Bypass Capacitors
    리포트 | 4페이지 | 3,000원 | 등록일 2013.01.23
  • 전자회로실험2(충북대) 실험6 AM 송신기 결과
    전자회로실험2 결과보고서실험6 AM송신기실험 결과AM송신기 회로를 결선하고 발진을 확인하라회로의 사진이다. 회로는 CE와 콜피츠 발진기 회로로 구성된다. 실험책의 회로로는 역시 ... 돌아가지 않아서 예비에서 썻던 회로로 구성했다. C는 둘 다 100p를 사용했고 가변저항은 1k로 했다.입력과 출력 파형이다. 설계조건대로 입력은 6V에 1kHz입력을 주 ... 수 있다. 원래의 회로에서는 이득이 더 컸지만 그렇게 하면 클리핑되고 결과도 보기 힘들어서 이득을 줄였다. 여기서 발진파형의 주파수가 200kHz밖에 나오지 않는 것이 이상해서
    리포트 | 2페이지 | 2,000원 | 등록일 2016.11.09
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 01일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:45 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감