• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(15,740)
  • 리포트(14,212)
  • 자기소개서(927)
  • 시험자료(301)
  • 방송통신대(188)
  • 논문(87)
  • 서식(10)
  • 이력서(7)
  • ppt테마(6)
  • 표지/속지(1)
  • 기업보고서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털회로" 검색결과 461-480 / 15,740건

  • [A+][예비레포트] 중앙대 아날로그 및 디지털 회로 설계실습 10. 7-segment / Decoder 회로 설계
    실습 10. 7-segment / Decoder 회로 설계실습목적7-segment와 Decoder를 이해하고 관련 회로를 설계한다.설계실습계획서2-1 7-segment ... -Segment 구동 회로 설계Decoder와 7-segment를 이용한 7-segment 구동 회로를 설계한다.
    리포트 | 4페이지 | 1,000원 | 등록일 2022.04.08
  • [A+]중앙대학교 아날로그및디지털회로설계실습 7-segment / Decoder 회로 설계 과제
    문제 17-Segment LED의 특성을 확인하였을 때 Common Cathode type이라면, 7-Segment LED의 3번핀과 8번핀은 어디에 연결하여야 하는가?-> AnswerCommon-Cathode Type은 LED의 -극끼리 묶어 GND로 연결해주고 +극..
    리포트 | 3페이지 | 1,000원 | 등록일 2021.09.02
  • 아날로그및디지털회로설계실습 / 예비보고서 / 7. 논리함수와 게이트 /
    아날로그 및 디지털 회로설계 실습예비보고서(설계실습7. 논리함수와 게이트)7-3. 설계실습 계획서7-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트 ... 를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR (Exclusive NOR)의 진리표를 사용하여, AND, OR, NOT 게이트로 XNOR ... 의 회로도를 설계한다.1) NAND2) NOR3) XOR4) XNOR입력 a입력 b출력 y001010100111(B) AND 게이트와 OR 게이트 각각의 입출력 시간 딜레이를 측정
    리포트 | 4페이지 | 1,500원 | 등록일 2020.11.27
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (결과)설계실습 4. 신호발생기 A+
    bridge 발진기를 제작하시오. 이때 Op-amp는 ±15V전압을 공급하시오4-3-1에서 설계한 회로는 아래와 같다. 이 회로에서는 5V의 전압을 인가했는데 실제 실험에서는 문제 ... 에서 주어진 대로 15V 전압을 공급하였다.이때 실제 실험 회로를 제작할 때 20kΩ의 값을 갖는 저항 R2를 사용하는 대신 2개의 10kΩ 저항 R2-1, R2-2를 사용하였다. 실험
    리포트 | 6페이지 | 1,000원 | 등록일 2024.12.23
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (예비)설계실습 4. 신호발생기 A+
    4-3-1 신호발생기 설계(A) 그림 4-1에 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하시오. 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien ... bridge 회로를 설계하시오.이론부의 7.신호발생기 부분을 참고하면..4-3-2 Wien bridge Oscillator 설계(A) 발진 조건을 만족하는 R1, R2값 ... 오, 출력 파형은 계획서와 함께 제출하시오,발진조건을 만족하는 R1, R2의 값은 위에서 구한 것처럼 R1=10kΩ, R2=20kΩ으로 하여 4-3-1(A)문항에 첨부한 회로도와 같이 설계하였다.
    리포트 | 4페이지 | 1,000원 | 등록일 2024.12.23
  • 판매자 표지 자료 표지
    아날로그 및 디지털회로 설계 실습 실습5_전압제어 발진기_결과보고서
    1. 목적이번 설계실습은 전압제어 발진기를 설계하여 전압을 이용한 발진 주파수의 제어를 실습으로 확인한다.2. 요약슈미트회로와 적분기회로를 이용하여 전압제어 발진기 회로를 만듦과 ... 었다.3. 서론전압제어 발진기란 입력 제어 전압의 크기에 따라 출력되는 신호의 주파수가 변하는 주파수 가변 신호 발생 회로를 말한다. 전압제어 발진기의 설계방법에는 여러 가지가 있 ... 지만 이번 전압제어 발진기 회로는 크게 3가지로 구성되는데 Op amp를 이용한 적분기, 스위치 역할을 하는 BJT, 비교기 역할을 하는 슈미트 회로로 구성된다. (슈미트 회로
    리포트 | 7페이지 | 1,000원 | 등록일 2024.08.27
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (결과)설계실습 8. 래치와 플립플롭 A+
    8-4. 설계실습 내용 및 분석 (결과 report작성 내용)8-4-1 PSPICE를 활용한 RS 래치 구현 및 동작(A) PSPICE를 사용하여 그림 8-2의 회로를 구현 및 ... 이 유지되는 것을 알 수 있다.8-5. RS 플립플롭의 구현 및 동작(A) 그림 8-2의 회로를 TTL 7400과 7404를 사용하여 구성한다. //실험과정에서 아래와 같이 8-3 ... 의 회로를 구성하지만, RS Latch작동과 Latch이전의 회로부분의 작동을 각각 확인하였을 때는 오류 없이 잘 작동하였지만, 실제 두 회로를 합쳐 RS플립 플롭을 구동하였을 때
    리포트 | 4페이지 | 1,000원 | 등록일 2024.12.23
  • 판매자 표지 자료 표지
  • [A+]중앙대 아날로그및디지털회로설계실습 예비보고서9 4-bit Adder 회로 설계
    아날로그및디지털회로설계실습 05분반 11주차 예비보고서설계실습 9. 4-bit Adder 회로 설계9-3-1 (A)전가산기 진리표ABCinSCout0 ... )에 대한 2-level AND-OR 로직 회로(D)위의 회로를 XOR gate를 이용하여 간소화한 회로(E)위에서 구한 XOR gate를 사용해 간소화한 회로를 참고하여 만든 2-bit 전가산기 회로
    리포트 | 3페이지 | 1,000원 | 등록일 2021.10.09
  • [A+]중앙대 아날로그및디지털회로설계실습 과제 7-segment / Decoder 회로 설계 (13주차)
    아날로그 및 디지털 회로설계실습13주차 7-segment / Decoder 회로 설계 과제1.7-segment LED의 특성이 Common Cathode type이라면 접지
    리포트 | 1페이지 | 1,000원 | 등록일 2021.10.09
  • [A+] 중앙대학교 아날로그및디지털회로설계실습 결과보고서 9. 4-bit Adder 회로 설계
    요약 : 본 실습 9에서는 3가지 실험을 진행했다. 첫 번째로, AND/OR gate를 이용하여 전가산기 회로를 구현하고 전가산기의 진리표와 동일하게 회로가 동작하는 것을 확인 ... 하였다. 두 번째로, XOR gate를 이용하여 전가산기 회로를 구현하고 전가산기의 진리표와 동일하게 회로가 동작하는 것을 확인하였다. 9-1. 서론조합 논리 회로란, 논리 ... 회로에서 그 출력이 생각하고 있는 시점에서의 회로 입력 값만으로 정해지는 회로를 의미한다. 본 실습 9에서는 이러한 조합 논리 회로의 예로 두 개 이상의 수를 입력하여 이들의 합
    리포트 | 7페이지 | 1,000원 | 등록일 2023.02.06 | 수정일 2023.02.10
  • [A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 9. 4-bit Adder 회로 설계
    (C) (B)에서 구한 간소화된 불리언 식에 대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로 직 회로를 설계한다.(B)에서 간소화한 불 ... 리언 식에 대한 2-level 회로는 [그림 1]과 [그림 2]와 같이 표현할 수 있다. [그림 1]에는 3-input AND와 4-input OR가 사용되고, [그림 2]에는 3 ... -input OR가 사용되었다. 하지만 실험의 준비물은 모두 2-input 소자라서 2-input 소자를 이용해서 동일한 기능을 구현하는 회로를 설계하면 [그림 3]과 같다.
    리포트 | 5페이지 | 1,000원 | 등록일 2023.02.06
  • [A+] 중앙대 아날로그 및 디지털회로 설계실습10 7-Segment/Decoder 회로 설계 예비보고서
    아날로그 및 디지털 회로 설계 실습-실습 10 예비보고서-7-segment / Decoder 회로 설계학 과 : 전자전기공학부담당 교수님 : XXX 교수님제출일 : 2020.11 ... .XX(X)조 : X요일 X조학번 / 이름 : XXXXXXXX / XXX10-1. 실습 목적7-segment와 Decoder를 이해하고 관련 회로를 설계한다.10-2. 실습 준비물 ... 00011110001110111111101e=A+B'C f=AB+BC'+AC'D'ABCD00011110001101111101g=B'C'D'+ABC10-3-3 7-Segment 구동 회로 설계Decoder와 7-segment를 이용한 7-segment 구동 회로를 설계한다.
    리포트 | 6페이지 | 1,000원 | 등록일 2021.09.06
  • (기초회로디지털실험) 16진 동기 및 비동기 카운터 설계
    에 상태를 바꾸어 가는 회로로 전달지연이 매우 작다. 또한 비동기식 장치에서 있을 수 없는 글리치(glitch)등의 염려가 없고, 작은 전달 지연으로 인해 빠른 클록 신호에 의해 ... 구동할 수 있다는 점이 동기식 계수기가 비동기식 계수기에 비해 복잡해도 일반적으로 많이 사용되는 이유이다.동기식 카운터는 회로를 구성하고 있는 모든 플립플롭의 클록 신호가 병렬 ... 의 J와 K 입력에 대한 카르노맵을 구한다.④ 완성된 동기식 Counter 회로를 구한다.[비동기식 카운터의 구조와 동작원리]첫 단의 플립플롭에 클록신호가 인가되어, 이 첫단 플립플롭
    리포트 | 7페이지 | 1,500원 | 등록일 2021.07.13 | 수정일 2022.02.16
  • A+ 중앙대 아날로그및디지털회로설계실습(결과)11. 카운터 설계
    을 진행해주신 조교님께 감사의 인사를 드린다.4. 참고문헌(보고서 작성에 참고한 문헌을 번호로 나열하며 본문에서 인용된 부분에 이 번호를붙인다.)1. 중앙대학교 전자전기공학부, “아날로그 및 디지털 회로 설계 실습”, pp 87-91 ... tering 방지 회로에 대하여 학습할 수 있다.원하는 16진, 8진 카운터를 설계하여 0부터 15, 7까지 카운팅할 수 있었다. 채터링 방지회로가 없었을 때에는 원치 않 ... 게 rising edge에서 카운팅하는 경우가 생겼으며 이를 방지하기 위해 채터링 방지 회로를 추가하였을 때에는 falling edge에서만 정확하게 카운팅되는 것을 확인하였다.1. 서론JK
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.10
  • [A+]중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계 예비보고서
    도 ‘0’ 또는 ‘1’ 만을 가질 수 있다. 조합논리회로는 입력의 조합에 따라서 출력이 결정되는 회로이다. 조합논리회로를 설계하려면 설계하려는 회로의 기능을 입력과 출력 ... 으로 간략화 된 기능을 소자를 사용하여 구현한다. 간단한 기능을 갖는 회로를 예로 들어 설계과정을 살펴보자.입력: A, B, C출력: Y기능: A, B, C가 모두 ‘1’일 때 출력
    리포트 | 7페이지 | 1,000원 | 등록일 2021.09.02
  • A+ 중앙대 아날로그및디지털회로설계실습(예비)11. 카운터 설계
    리포트 | 3페이지 | 1,500원 | 등록일 2022.09.10
  • 전기및디지털회로실험 실험 M3. 숫자표시기 응용 예비보고서
    전기및디지털회로실험 예비레포트 담당교수 : 학과 : 학번 : 이름 : 목차 실험 명2 실험 개요2 이론 조사2 실험 기기2 예비보고서 문제풀이2 실험 순서3 참고 문헌6 실험명 ... 한다. (2) 또한 추가로 적당한 디지털 출력 핀을 선정한 후 숫자표시기 1개를 구동할 수 있는 회로를 구성한다. (3) 입력된 전압 값을 소수점 첫째 자리에서 반올림한 후, 그 숫자 ... 실험 M3. 숫자표시기 응용 2. 실험 개요 기존에 수행했던 숫자표시기 회로의 동작을 아두이노를 이용해 되풀이 해보고, 과거 회로와 비교하여 어떤 부분을 프로그램으로 대체해 응용
    리포트 | 6페이지 | 1,000원 | 등록일 2023.06.30 | 수정일 2025.02.19
  • [A+]중앙대학교 아날로그및디지털회로설계실습 Stopwatch 설계 과제
    위 표를 보면, 16분주 회로가 16진수의 수를 어떻게 만들어 내는지, 이를 10진수의 카운터로 바꿀 수 있는 방법을 소개하고 있다. 자세히 보면, 10진수가 되려면 10이 되
    리포트 | 2페이지 | 1,000원 | 등록일 2021.09.02
  • 아날로그 및 디지털회로설계실습 1주차 초전형(Pyroelectric) 적외선 센서 과제
    초전형 적외선 센서 과제UA741CP의 datasheet를 참고해서 아래 문제에 답하시오.Datasheet에서 Typical, =25 일 때 gain을 찾으시오. (찾아서 사진도 첨부하시오.) 에서 open-loop gain=A 라는 유한한 값을 가질 때의 gain을 ..
    리포트 | 4페이지 | 1,000원 | 등록일 2021.09.02
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 06일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:36 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감