• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(3,258)
  • 리포트(3,029)
  • 시험자료(101)
  • 자기소개서(91)
  • 방송통신대(19)
  • 논문(17)
  • 서식(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"병렬회로설계" 검색결과 401-420 / 3,258건

  • 판매자 표지 자료 표지
    알기쉬운 기초 전기 전자 실험 실험 8 결과보고서 A+ 자료
    하면서 사라지지않음을 보여준다.-sum _{} ^{} V=0- 이 법칙은 회로 내의 전압을 계산하고, 각 소자에 걸리는 전압을 파악하는데 유용하다.키르히호프의 법칙은 직병렬 회로 뿐 ... 의 기초로서, 복잡한 회로의 해석과 설계에 있어 필수적이다.3. 실험 도구 및 부품(1) 전원 : 가변 DC 전원공급기 2대- 전원 공급기는 전력을 공급해주는 장치이다- 전원 공급 ... - 키르히호프 법칙은 회로 해석에서 매우 중요한 두가지 법칙으로 전압과 전류의 흐름을 설명하는데 사용된다. 이 법칙은 회로 내 전하와 에너지가 보존된다는 원리에 기반하며, 복잡한 전기회로
    리포트 | 11페이지 | 2,000원 | 등록일 2025.09.16
  • 유도성 부하의 역률보상 회로 및 제어기 설계 결과 발표 PPT
    ㅊ 6 조 유도성 부하의 역률 보상 회로 및 제어기 결과 보고서ㅊ Contents 01. 상세 설계 및 최종 회로도 02. 설계 과정 및 결과물 03. 데모시나리오 04. 트러블 ... 하여 전원측 역률을 보상하는 회로설계하고 제어기를 통해 구동한다 .ㅊ 성능 – 설계 기능 전원측 유효 및 무효전력 계측과 역률 계산이 가능할 것 역률보상회로의 스위치 동작 ... 설계 01. 상 세 설 계 및 최 종 회 로 도ㅊ 최종 시퀀스 제어 회로도 01. 상 세 설 계 및 최 종 회 로 도ㅊ 최종 회로도 01. 상 세 설 계 및 최 종 회 로 도ㅊ
    리포트 | 39페이지 | 10,000원 | 등록일 2022.01.07
  • 판매자 표지 자료 표지
    전자회로1 hspice 프로젝트
    Drain current 변화량인 gm(Transconductance)이 최대임을 의미한다. gm은 회로의 전압이득, 즉 gain에 직접적인 영향을 주므로 회로 설계자 관점 ... )가 된다.주어진 그림 2-1 회로를 보게 되면 출력 단에 부하 저항 RL이 추가로 연결되므로 출력 단에 RL이 병렬로 연결된 채 보이게 된다. 즉 RL의 연결로 인해 출력 ... 전자회로1 프로젝트12201627_전자공학과_이영준1-1그림 1-1 회로의 netlist를 작성하고 트랜지스터 M1의 transconductance이 최댓값을 갖는 gate 전압
    리포트 | 14페이지 | 5,000원 | 등록일 2023.12.17
  • 전기회로설계실습- 예비보고서 7 RC회로의 시정수 측정회로 및 방법설계
    실험 예비 보고서Ch.6 RC회로의 시정수 측정회로 및 방법설계1. 목적주어진 시정수를 갖는 RC회로설계하고 이를 측정하는 방법을 설계한다.2. 준비물 및 유의사항부품전압안정 ... (a) Time constant가 10mu F이며 저항과 10nF커패시터가 직렬로 연결된 회로설계하여 제출하라. 이때의 전류파형(=저항전압 파형), 커패시터전압 파형, RC ... double throw) 2개시계: digital 또는 초침이 있는 analog 시계3. 설계실습 계획서3.1 (a) DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험
    리포트 | 5페이지 | 1,000원 | 등록일 2021.09.02 | 수정일 2021.09.23
  • 테브넌의 정리
    걸리고 회로에 대해 생각하는 시간이 훨씬 길었다. 익숙하지 않은 개념을 이용하여 회로설계하는 것의 어려움을 알게 되었다.이번 실험의 주제인 테브넌에 대해서 미리 공부를 했 ... 음에도 실험 도중에 버벅거렸다. 다음에 이러한 일이 없기 위해서 이론적인 내용을 좀 더 꼼꼼하게 공부해 두고 관련 문제를 풀어보는 것이 좋겠다고 생각했다.직·병렬 조합회로를 테브넌 등가 회로도로 간단하게 한 개의 전압 원, 한 개의 직렬저항으로 변화시킬 수 있게 되었다. ... 테브넌의 정리[ Thevenin’sTheorem ]기초회로설계 및 실험 - 결과보고서담당 교수소속전자공학과학번이름마감일2020년 06월 02일1. 실험 목표테브넌의 정리를 이해
    리포트 | 10페이지 | 1,000원 | 등록일 2021.09.13
  • 판매자 표지 자료 표지
    [A+예비보고서] 설계실습 2. Op Amp의 특성측정 방법 및 Integrator 설계
    예비보고서설계실습 2. Op Amp의 특성측정 방법 및 Integrator 설계1. 목적OP Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현 ... Inverting Amplifier를 설계하고 회로도를 제출한다.그림1. Gain 100(V/V)그림2. Gain 1000(V/V)(B) 두 회로에 대해 유한한 크기의 open loop ... gain을 고려하여 이득을 구하기 위한 수식을 제출한다.설계한 Inverting Amp에서 open loop gain은 다음과 같다.이때 회로의 open loop gain이 유한
    리포트 | 10페이지 | 1,000원 | 등록일 2025.01.31
  • 판매자 표지 자료 표지
    전기회로설계실습 1장 결과보고서
    Ω 저항을 병렬연결하고 추가로 5kΩ을 직렬연결한 회로의 각 저항값과 전압값을 측정하고 계산을 통해 전류값을 구했다. 에서 KCL과 KVL을 확인해 본 결과 다음과 같았다. KCL ... 설계실습 1. 저항, 전압, 전류의 측정방법 설계 요약 : Digital Multimeter와 DC power supply를 이용하여 여러 전기 소자의 저항을 측정하고 간단 ... 한 회로를 만들어 전압, 전류, 저항을 측정하고 계산하였다. 4.1-1) 10kΩ 저항 30개를 측정한 결과, 저항 30개를 측정한 결과 모든 저항이 5%의 오차 범위를 만족하였고 평균
    리포트 | 6페이지 | 1,000원 | 등록일 2022.09.26 | 수정일 2024.08.19
  • 판매자 표지 자료 표지
    [전기회로설계실습] 설계실습 11 계획서
    설계실습 계획서5조전자전기공학부전자전기공학부전자전기공학부설계실습 11. 공진회로(Resonant Circuit)3.1 RLC 직렬회로에서 R에 걸리는 전압을 출력이라 하였을 때 ... 을 측정한다. (CH2)접지는 하나만 하여도 되나 정확한 측정을 위해 둘 다 접지하도록 한다.3.3 RLC 병렬회로에서 R에 걸리는 전압을 출력이라 하였을 때 C=0.01F, 공진주파 ... C=0.01F, 공진주파수가 15.92kHz, Q-factor가 1인 bandpass filter를 설계하라. 또 Q-factor가 10인 bandpass filter를 설계하라
    리포트 | 6페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    교류및전자회로실험 실험5-2_다이오드 정류회로 결과보고서
    적으로 확인하고 출력전압 특성과 연계하여 회로설계하는 간단한 예를 실습을 통하여 습득한다.3. 실험 결과-정류회로(1) 변압기의 1 차측 플러그를 100V 전원 플러그에 꽂고 출력전압 ... 적이지 못하여 리플값이 커졌을 것으로 추측한다.(9) 납땜용 기판상에 그림 5의 회로를 제작한다. 커패시터는 세개를 다 병렬로 사용하여 990µF 로 하고 부하저항은 100 ... 여 해당 문항은 진행하지 못했다. 시뮬레이션으로 예측한 바에 따르면 리플은 약 0.28볼트 정도이다.(12) 부하저항을 병렬로 하여 50Ω으로 변경하고 10 항을 반복한다.회로파형예상
    리포트 | 19페이지 | 1,000원 | 등록일 2024.08.17
  • 판매자 표지 자료 표지
    ring,jhonson counter 예비레포트
    다. 왜냐하면 일반적인 프로세서는 메모리에 있는 프로그램을 불러와서 CPU에서 해독하여 작업을 실행하지만 FPGA는 아예프로세서 내부 회로를 프로그램에 맞게직접 설계해 놓고 곧바로 병렬 ... (field-programmable fate array)FPGA 는 설계가능 논리 소자와 프로그래밍이 가능한 내부 회로가 포함된 반도체 소자이다. 설계 가능 논리 소자는 AND ... 요소에 간단한 플립플롭이나 더 완벽한 메모리 블록으로 된 메모리 요소를 포함하고 있다.장점에는 간편하게 설계한 로직을 반복적으로 이식할 수 있고 빠르게 시장에 내다 팔 수 있
    리포트 | 7페이지 | 1,000원 | 등록일 2022.08.21
  • 판매자 표지 자료 표지
    전자회로실험 - BJT기본특성(Pspice 모두 첨부)
    하여 설계회로 및 IC- V _{BE}와 IC- V _{CE} 그래프는 다음과 같다. (Graph의 경우 BJT를 구성하는 p-n junction diode들이 이상적이기 때문에 0 ... 하고, PSpice를 이용하여 실험 회로 2의 IC- V _{EB}, IC- V _{BC}, IC- V _{EC} 그래프를 그리시오. Pspice를 이용하여 설계회로 및 IC-VBE ... 과 목 : 전자회로실험 과 제 명 : BJT 기본특성 담당교수 : 박진홍 전자회로실험 예비보고서 #3 실험 3. BJT 기본 특성 1. 예비 보고 사항 (1) npn형 BJT
    리포트 | 7페이지 | 2,000원 | 등록일 2025.03.20 | 수정일 2025.03.25
  • 중앙대학교 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계 예비보고서
    3.1. (a) 건전지의 내부저항이 어느 정도일 것 같은가?건전지는 10Ω정도의 작은 저항을 가질 것 같다.(b) 건전지(6 V)의 내부저항을 측정하는 회로와 절차를 설계 ... 내부저항 측정방법1. DMM의 기능스위치를 측정단위 V에 맞추어 놓는다.2. DMM을 그림과 같이 10Ω저항과 병렬이 되도록 연결한다.3. pushbutton을 눌러 회로를 연결 ... 높게 되는회로에 이 전압을 측정하기 위해 DMM을 추가한 회로설계하여 제출하라.3.5 공통기준점에 대해 output 1은 5 V, output 2는 -10 V가 되는 회로에 이
    리포트 | 4페이지 | 1,000원 | 등록일 2022.03.05
  • 판매자 표지 자료 표지
    실험 3 예비보고서. 변압기 등가회로(A+/pspice/배경이론) - 엄청 자세함
    설계 3. 변압기 권선비, 극성, 직/병렬 결선예비 보고서1.1 설계 목적변압기의 등가회로를 이해하는 것을 목적으로 한다.변압기의 개방회로 시험으로부터 여자전류의 철손성분과 자화 ... 가회로를 구하고 부하에 따른 변압기의 전압 변동율(voltage regulation)과 효율을 계산해본다.1.2 설계 이론개방회로 시험전기기기 특히 변압기나 교류 전동기 또는 교류 ... 한다.변압기가 무부하 상태인 경우 실제 변압기를 그림 3-1 과 같이 철손이 없으며 자화전류가 영인 이상 변압기와 철손 저항 와 자화 리액턴스 의 병렬회로가 더해진 것으로 나타낼 수 있
    리포트 | 49페이지 | 2,000원 | 등록일 2022.12.17
  • 트랜지스터 증폭기 실험 (실험리포트)
    의 Common Emitter 증폭기 회로설계하기 위해 RC=680Ω, RE=1kΩ, R1=4.7kΩ, R2=3.3kΩ로 설계하였다(더 자세한 설계과정은 6에 설명하였습니다). 위 ... 증폭기 설계그림 9. feed-back 2단 증폭기 (Voltage-series feddback 증폭기)주어진 그림의 회로는 npn 접합 BJT두개가 종속접속되고 출력신호가 입력 ... 쪽으로 부귀환되는 직-병렬귀환 전압증폭기이다. 먼저 open loop gain>400, output swing>4V의 조건을 맞추기 위해 open loop에서의 설계를 먼저 하
    리포트 | 14페이지 | 4,000원 | 등록일 2021.10.13
  • 7. Common Emitter Amplifier의 주파수 특성 예비보고서 - [전자회로설계실습 A+ 인증]
    한다.(A) 이전 실험의 2차 설계 결과회로(Ri 추가)에 대하여 모든 커패시터의 용량을 10 μF으로 하고 CE증폭기에 100 kHz, 20 mVpp 사인파를 입력하였을 때의 출력파형 ... bandwidth 거의 동일, unity gain frequency 크게 증가CE의 값이 변함에 따라 RE와 병렬 연결된 emitter 단자의 total impedance가 같이 변하면서 회로 ... 실습07 예비보고서설계실습 07. Common Emitter Amplifier의 주파수 특성**분반 2******* *** (05/06)1. 목적 : 이전 실험에서 설계
    리포트 | 8페이지 | 1,000원 | 등록일 2022.04.14 | 수정일 2023.01.03
  • 기초전자회로실험 - FPGA Implementation of Shift Register (쉬프트레지스터) 예비레포트
    을 넘어서 그보다 더 복잡한 기능이나 패턴을 가진 회로의 기능을 verilog로 구현하자.2) 만약에 FPGA보드를 사용한다면, verilog로 구현한 가상회로를 주입하여 FPGA ... 의 실제동작을 확인해보자.3. 실험 장비 :1. Digilent Nexys4 FPGA Board:이미 설계된 하드웨어를 반도체로 생산하기 직전 최종적으로 하드웨어의 동작 및 성능 ... 을 검증하기 위해 제작하는 중간 개발물 형태의 집적 회로(IC)이다. 반도체 제조업자 측에서 보면 양산되어 일반적 용도로 사용되므로 범용 IC의 범주에 속하고, 사용자 측에서 보
    리포트 | 12페이지 | 2,000원 | 등록일 2021.02.27
  • 판매자 표지 자료 표지
    Op Amp의 특성측정 방법 및 Integrator 설계 예비보고서
    1.목적Op Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현, 측정, 평가한다.2. 준비물 및 유의사항Function generator 1대 ... Op Amp를 사용하여 100 Hz에서 Gain이 100(V/V), 1000(V/V)인 Inverting Amplifier를 설계하고 회로도를 제출한다.(B) 두 회로에 대해 유한 ... 다수Bread Board 1개3. 설계실습 계획서3.1 offset voltage, slew rate3.1.1 offset voltage 개념아래의 그림 4.1과 같이 두 입력단
    리포트 | 6페이지 | 1,000원 | 등록일 2023.01.21
  • 전원의 출력저항, DMM의 입력저항 측정회로 설계
    . 목적전지의 출력저항과 DMM의 입력저항을 측정하는 회로설계, 제작, 측정하고DC Power Supply의 사용법을 익힌다. 부하효과(Loading effect)를 이해한다.2 ... 저항을 측정하는 회로와 절차를 설계하여 제출하라. 단, 가능한 한 측정에 의한 전력소비가 최소가 되도록 10 Ω 저항과 Pushbuton을 사용하라. 전류가 흐를 때 10 Ω 저항 ... +)단자보다 5 V 높게 되는 회로에 이 전압을 측정하기 위해 DMM을 추가한 회로설계하여 제출하라.그림 2 3.4 회로설계3.5 공통기준점에 대해 output 1은 5 V
    리포트 | 5페이지 | 1,500원 | 등록일 2021.06.07
  • 공진회로(Resonant Circuit)와 대역여파기 설계 결과보고서
    설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계0. 요약RLC 공진회로를 이용한 대역통과필터, 및 대역차단필터를 설계하고 주파수 특성을 측정 ... 을 얻었다. Q=10 인경우 Q=1인 경우에 비해 대역폭이 절반정도로 줄어드는 것을 관찰하였고 최대 오차 554%로 매우 큰 오차를 얻었다. 다음으로 RLC 병렬회로를 이용한 대역 ... =10인 경우 대역폭이 2.6 kHz로, 약 6배 감소하는 모습을 관찰하였으며 대역폭 측정에서 최대 오차 63.4%를 볼 수 있었다.설계한 각 공진회로에 대하여 원하는 주파수응답특성
    리포트 | 4페이지 | 1,500원 | 등록일 2022.03.05
  • 판매자 표지 자료 표지
    일반물리학실험 전기저항 결과레포트
    일반물리학실험 전기저항 결과레포트1, 추가이론2, 실험결과-직렬연결회로 실험값-직렬연결회로 이론값 (저항값)-병렬연결회로 실험값-병렬연결회로 이론값 (저항값)3, 참고문헌추가이론 ... 금 저항값 20X10^2 Ω 5%R2- 갈 녹 빨 금 저항값 15X10^2 Ω 5%R3- 갈 녹 빨 금 저항값 15X10^2 Ω 5%V1V2V32, 병렬 연결 회로구분IV=V1 ... 전기저항(電氣抵抗, electrical resistance)도체에서 전류의 흐름을 방해하는 정도를 나타내는 물리량이다. 국제단위계 단위는 옴이다. 전기 회로 이론에서는 간단히 줄여
    리포트 | 8페이지 | 1,000원 | 등록일 2023.09.11 | 수정일 2023.09.13
  • 프레시홍 - 추석
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 30일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:21 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감