• 통합검색(1,806)
  • 리포트(1,758)
  • 자기소개서(45)
  • 시험자료(2)
  • 논문(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"Pspice따라하기" 검색결과 241-260 / 1,806건

  • [A+][예비보고서] 중앙대 전자회로설계실습 6. Common Emitter Amplifier 설계
    = 12 – 1*5 = 7 V이론부의 rule of thumb in Design을 적용하여 VE를 구하고 VB와 RE를 구하라.Rule of thumb in Design에 따르 ... mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하여 제출하라. 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE ... in 단자와 접지 사이에 50 Ω보다 작은 저항 Ri를 연결한 회로에 대하여 Vmax/ lVminl가 95%이상 이 되도록 저항을 PSPICE로 구한다. 이 저항과 function
    리포트 | 6페이지 | 1,000원 | 등록일 2022.04.08
  • 판매자 표지 자료 표지
    MOSFET 기본 특성 [A+/PSpice/배경이론포함(교재카피)/예비레포트] 전자회로실험,이강윤
    압전압이 6V가 되는 를 구하겟다. 이를 구하기 위해서 PSpice의 기능인 DC sweep을 이용하였다. Rd의 따른 Vo의 출력의 파형은 다음과 같다.일 때, Vo = 6V.위 ... 되어 있으므로 전자가 많이 존재한다. 전자가 소오스에서 드레인 영역으로 이동하기 위해서는 전자가 많은 n영역이 필요하다. 이를 위해 게이트에 충분히 큰 양의 전압을 인가하면 p형 기판 ... 라고 한다.NMOS의 동작 영역은 앞의 설명과 같이 전압과 전압에 따라 결정됨을 알 수 있으며, 각 동작 영역에서의 전류식은 다음과 같이 표현될 수 있다.드레인 전류식
    리포트 | 18페이지 | 1,000원 | 등록일 2021.06.19 | 수정일 2024.02.28
  • 판매자 표지 자료 표지
    A+ 전기회로설계실습 7 Common Emitter Amplifier의 주파수 특성 결과보고서
    이러한 이유를 최소화하기 위해 를 달았지만 simulation과 실제 실험에는 여러가지 이유에 따라 달라지므로 이러한 결과가 나왔다.두 번째 실험은 설계한 회로가 주파수에 따라 어떠 ... 전류 중 base 전류인 전류값이 너무 작은 나머지 10%이상의 오차를 보였고 이에 따라 β의 값 또한 오차율이 15.3%를 보였다. 또한 주파수를 달리하면서 전체 gain ... . amplifier는 주파수에 따라 gain이 변한다. 그래서 이번 실험에서 우리는 주파수에 따라 Common Emitter Amplifier가 어떠한 변화가 일어나는지를 실험
    리포트 | 12페이지 | 1,000원 | 등록일 2023.10.11 | 수정일 2023.11.30
  • 중앙대 전자회로설계실습 (예비) 2.Op Amp의 특성측정 방법 및 Integrator 설계 A+
    : 1000 (V/V)(B) 두 회로에 대해 유한한 크기의 open loop gain을 고려하여 이득을 구하기 위한 수식을 제출한다.(-)단자에 v1전압, R1, R2에 흐르 ... 다면 제시한다.- 출력이 왜곡되기 시작하는 가장 낮은 주파수를 라고 할 때, slew를 최소화하기 위해서는 f보다 작은 주파수로 실험을 진행한다. 이때, Slew-rate = V이 ... 를 출력하는 이상적인 적분기를 설계하고 PSPICE를 이용하여 회로, 입력전압과 출력전압의 파형을 제출한다.(B) Offset voltage가 있을 때, (A)번에서 설계한 적분기
    리포트 | 8페이지 | 2,500원 | 등록일 2021.09.10 | 수정일 2021.10.26
  • Oscillator 설계 예비보고서
    하고, 피드백 회로의 parameter 변화에 따른 신호 파형에 대해 학습한다2. 준비물 및 유의사항DC Power Supply (2channel)1대Digital Multimeter (이하 ... -Amp : UA741CP2개저항 (1 kΩ, 1/2W)4개가변저항 (5 kΩ, 1/2W)2개세라믹 커패시터 (0.47 ㎌)1개3. 설계실습 계획서3.1 OrCAD PSPICE ... -6} ) TIMES ln3} image 968.34Ω(B) PSPICE를 이용하여 위에서 설계한 osillator의v _{o} ,`v _{+} ,v _{-}의 파형을 제출하라
    리포트 | 8페이지 | 1,500원 | 등록일 2021.06.18
  • 기아자동차 합격자기소개서
    기아자동차 ? 생산기술1. 당신이 제출한 소위 “스펙” (학교, 학점, 전공, 활동, 자격증, 어학점수 등)을 제외하고 기아차가 당신을 채용하기 위해 반드시 알아야 할 것이 있 ... 하기 때문에 사람들에게 신뢰를 받습니다.또한, 타인의 어려움을 함께 나눕니다. 자동제어시스템 설계 및 실험 프로젝트로 LabView를 이용한 펜듈럼 제어를 할 때였습니다. 저는 다 ... ’로 이산화탄소 농도에 따른 환기시스템을 제작한 적이 있습니다. 차근차근 계획대로 진행해 나갔고, 발표 준비까지 마쳤습니다. 그러나 문제는 발표날 발생했습니다. 발표 직전, 최종 점검
    자기소개서 | 2페이지 | 3,000원 | 등록일 2024.09.08
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전기회로설계실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계 예비보고서
    보다 5 V 높게 되는회로에 이 전압을 측정하기 위해 DMM을 추가한 회로를 pspice로 설계하여 제출하라.3.5공통기준점에 대해 output 1은 5 V, output 2는 ... -10 V가 되는 회로에 이 전압을측정하기 위한 DMM을 추가한 회로를 pspice로 설계하여 회로도를 제출하라. 단회로도에 기준점을 표시하라.위의 그림에서 DMM의 (+) 단자 ... Ω의 저항을 연결하면 어떤 현상이 일어나겠는가?위의 값에 따르면 I = V/R = 100mA이므로 최대출력전류 값보다 크다. 따라서 최대출력전류인 10mA가 흐르고, 저항값은 10 Ω이
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.25
  • 판매자 표지 자료 표지
    A+ 2022 중앙대학교 전자회로설계실습 예비보고서 6 Common Emitter Amplifier 설계
    다.따라{B} =I _{C} / beta =(1.04 TIMES 10 ^{-3} )/100=0.0104[ rm mA]I _{E} =I _{B} +I _{C} =(0.0104TIMES10 ... 에 100 kHz, 20 mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하여 제출하라. 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때 ... 의 출력파형을 PSPICE로 Simulation하여 제출하라. 출력전압의 최대값(V _{max}), 최소값(vert V _{min} vert )은 얼마인가?V _{max} /vert
    리포트 | 7페이지 | 1,000원 | 등록일 2023.02.25
  • 기초전자회로실험 - 수동소자를 사용한 수동필터 제작 결과레포트
    값과 차이가 발생한다. 또한 이론값을 계산할 때 주파수를 구하기위해 1/RC 에 2pi 을 나눠주는 데 이때pi 값을 소수점 자리수 선택에 따라 값이 달라지므로 약간의 오차가 발생 ... 을 소수점 자리수 선택에 따라 값이 달라지므로 약간의 오차가 발생한다.(3)RLC필터의 주파수 응답 이론값 = 15.91khz, ----(C)Pspice 주파수 응답 = 15.849 ... 를 구하기위해{1} over {sqrt {LC}} 에 2pi 을 나눠주는 데 이때pi 값을 소수점 자리수 선택에 따라 값이 달라지므로 약간의 오차가 발생한다.저항값에 따라 공진주파수
    리포트 | 5페이지 | 1,500원 | 등록일 2021.02.27
  • 판매자 표지 자료 표지
    전자공학실험 17장 능동 부하가 있는 공통 소오스 증폭기 A+ 예비보고서
    소오스 증폭기의 전달 특성 곡선을 구하기 위한 부하선 해석법을 나타낸 그림이다. 입력에 따라서M_1에 흐르는 전류와 부하에 흐르는 전류가 같아지는 출력을 구할 수 있고, [그림 ... 멀티미터, 오실로스코프, 함수 발생기, 2n7000(NMOS)1개, 저항, 커패시터, FQP17P10(PMOS) 2개 (단, PSpice 모의실험은 FDC6322CP 사용)3 배경 ... 의 저주 K 대역에서의 전압 이득을 구하기 위하 소신호 등가회로를 그리면 [그림 17-4]와 같다. [그림 17-4]의 소신호 등가회로를 이용하면, 저주파 전압 이득은A _{V0
    리포트 | 13페이지 | 2,000원 | 등록일 2024.04.09 | 수정일 2024.11.15
  • 판매자 표지 자료 표지
    전력전자 설계 벅 컨버터 설계 프로젝트
    수 있다.각각의 출력 리플 전압TRIANGLE V _{c}과 리플 전류TRIANGLE I를 구하기 위해 출력 파형을 확대하여 살펴보았다.[그림7] Pspice 출력 전압 확대출력 ... 이하, 입력 200Vdc, 출력 30Vdc/1.5A1) 벅 컨버터 회로의 동작 원리 이해buck converter는 입력 전압에 대해 출력전압을 낮춰서 사용하기 위한 회로 ... 으며, 다이오드는 스위치 소자가 빠르게 on/off되었을 때 인덕터에 의해 발생되는 관성 전류가 빠져나갈 수 있게 해주는 역할을 한다. 빠른 주파수로 동작하기 때문에 쇼트키
    리포트 | 11페이지 | 1,500원 | 등록일 2022.06.26 | 수정일 2022.06.27
  • 4장 제너다이오드 특성 및 전압조절기 결과레포트
    의 정전압 작용과 역방향 전류특성을 동시에 관찰하기 위해 Plot을 구분해 주었음▶ 1N4734 다이오드의 경우에는 입력전압이 증가함에 따라 미세하게 전류가 흐르다가 입력전압이 약 ... ▶ 부하저항이 증가함에 따라 제너 다이오드에 흐르는 전류또한 미세하게 증가하며 5kohm 일 때 약 8.3489mA가 흐름▶ 출력전압은 입력전압이 제너전압에 도달하기 전까지 일정 ... 에서 10V까지 0.01V 단위로 증가시키면서 실험을 진행하였음▶Pspice 상에서 1N4734A 다이오드와 유사한 D1N4734 다이오드를 사용하였음그림 1-2▶ 시뮬레이션 결과 제너
    리포트 | 4페이지 | 1,000원 | 등록일 2021.05.29 | 수정일 2021.09.05
  • 전자전기컴퓨터설계실험3 - 결과레포트 - 실험03_ RLC Circuit (A+)
    하였지만 Overdamped의 경우는 그렇지 않았다. 그리고 PSpice의 Simulation을 이용하여 결과를 비교했을 때 동일한 결과를 얻었다.실험 2의 결과를 비교하기 전에 회로의 Q값을 각각 ... 2의 Transient Response를 이해하고, PSpice를 통해 RLC 회로의 Frequency Response를 이해한다. 그리고 RLC 회로의 Resonant ... 해 해를 구하면이므로 과 는이고, 이때 를 Damping Ratio, Resonant Frequency 라고 한다. 의 값에 따라 세가지로 구분할 수 있다.(나) Overdamped
    리포트 | 16페이지 | 2,000원 | 등록일 2020.11.26 | 수정일 2020.11.29
  • 판매자 표지 자료 표지
    (22년) 중앙대학교 전자전기공학부 전자회로설계실습 결과보고서 4. MOSFET 소자 특성 측정
    sheet에서 표준값 2.1V로 명시되어 있으므로 거의 정확하였다. 측정값들을 특성곡선으로 나타내었고, 가 증가함에 따라 또한 증가하는 것을 확인해 충분히 linear한 영역 ... 값들은 data sheet 상의 값에 따라 계산한 이론값 =256 m, =153.6 mS과 오차율 -14.06%의 차이를 보였다. 오차의 이유로는 MOSFET의 온도특성에 따른 ... 값의 변화를 생각해 볼 수 있었다. data sheet에 명시된 의 최솟값은 100mS으로, 이 범위를 만족하기 때문에 잘 측정한 실험이라고 할 수 있겠다. =2.5V, 2.6V
    리포트 | 6페이지 | 1,500원 | 등록일 2023.02.12
  • 판매자 표지 자료 표지
    BJT의 기본특성 [A+/PSpice/배경이론(교재카피)/예비레포트] 전자회로실험,이강윤
    하여 만든 소자로서, 그 구성에 따라서 npn형과 pnp형으로 나뉜다. [그림 4-1(a)][1]은 npn형 [그림 4-1(b)][1] 은 pnp형 BJT의 구조이다. Npn ... 되어있다.Npn형 BJT는 베이스와 이미터, 베이스와 컬렉터 사이에 PN접합이 존재하므로, PN 접합의 동작 영역에 따라서 BJT의 동작 영역이 결정된다. 하단의 표는 npn ... 도 A에서 B로 증가된다.[그림 4-10]은 npn형 BJT의 관게를 구하기 위한 회로이며, [그림 4-11]은 npn형 BJT의 그래프이다.이다. 즉 인 경우, 이면 능동 영역
    리포트 | 21페이지 | 1,000원 | 등록일 2021.06.19 | 수정일 2024.02.28
  • 중앙대 전자회로설계실습 (예비) 7. Common Emitter Amplifier의 주파수 특성 A+
    의 2차 설계 결과회로(Ri 추가)에 대하여 모든 커패시터의 용량을 10 uF으로 하고 CE증폭기에 100 kHz, 20 mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE ... 로 Simulation하여 제출하라. 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로Simulation하여 제출하라. 출력전압의 최대값 ... 평균값 : -15.9 (V/V)(C) 입력신호의 주파수가 10 Hz에서 10 MHz까지 변할 때 CE amplifier의 주파수 특성을 PSPICE로 simulation하여 그래프
    리포트 | 9페이지 | 2,500원 | 등록일 2022.04.09
  • 판매자 표지 자료 표지
    (22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 11. Push-Pull Amplifier 설계
    1(a) 회로를 simulation 하기 위한 PSPICE schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile ... ) 그림 1(b) 회로를 simulation하기 위한 PSPICE schematic을 그리고 Simulation Profile에서 Analysis type을 Time Domain ... 에서 Analysis type을 DC Sweep으로 설정하고서 DC 전압원의 값을 -12V에서 +12V까지 0.001V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하
    리포트 | 7페이지 | 1,500원 | 등록일 2023.02.12
  • 다이오드 동작 및 회로 실험보고서
    에서 조금씩 증가하기 시작하여 0.7V 부근에서 급격히 전류가 증가하는 것을 볼 수 있다. 이는 다이오드의 Potential Barrier(Knee Voltage)가 0.7V정도임을 보여 ... Voltage라 할 수 있다.그리고 0.78V를 기점으로 9.85mA의 전류가 희미하게 감소하나 거의 일정하게 흐르는 것을 확인할 수 있다.- 전압에 따른 다이오드의 DC ... Resistance라는 것을 확인 할 수 있다.- 이론적인 예상(PSpice 이용) -10~10V의 Input voltage에서 다이오드에 걸리는 전압과 전류 그래프: 은 PSpice
    리포트 | 8페이지 | 2,000원 | 등록일 2020.11.08
  • [전자회로실험] 바이어스 해석 결과보고서
    2.3.4 검토 사항 대체로 이론값과 비슷한 값들을 얻을 수 있었다. 실제 실험과 PSPICE 실험의 시뮬레이션 값 사이에 차이가 발생한 이유는 트랜지스터의 값이 다르기 때문이 ... 다. 시뮬레이션을 할 때 =150이라 가정했지만 실제로는 그보다 더 큰 값을 가진다. 실제 측정에서는 가 증가함에 따라 도 계속 증가하는 능동영역에서 동작하는 것 ... 트랜지스터를 사용하기 까다롭다. 자기 바이어스의 경우 실험 과정엔 포함되어 있지 않았지만 가 보다 낮으므로 항상 활성영역에 존재한다. 가  보다 훨씬 크게 설계
    리포트 | 9페이지 | 2,500원 | 등록일 2023.01.14
  • 아주대 전자회로실험 예비4 정궤환 회로
    솔직한 비평을 구하고, 수용하고, 제공하며, 오류를 인정하고 수정하며, 타인의 기여를 적절히 인정한다.8. 차별 안하기: 인종, 종교, 성별, 장애, 연령, 출신국 등의 요인 ... 으로 나와야 하지만 opamp의 큰 전압이득에 의해 +Vsat을 초과하기 때문에 Vo = +Vsat으로 유지된다. Vi > Vp가 되는 순간 Vo = -Vsat으로 스위칭되고 Vp ... F- 저항 : 1㏀×3, 4.7㏀, 10㏀, 22㏀- 캐패시터 : 0.05㎌, 0.02㎌, 0.1㎌- 연산증폭기 : 741C4. 실험계획 및 pspice 예상결과1) 슈미트 트리거
    리포트 | 10페이지 | 1,000원 | 등록일 2020.11.30
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 18일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:26 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감