• 통합검색(9,535)
  • 리포트(8,345)
  • 자기소개서(629)
  • 시험자료(293)
  • 방송통신대(167)
  • 논문(92)
  • 서식(5)
  • ppt테마(2)
  • 이력서(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로" 검색결과 241-260 / 9,535건

  • 6장 가산기와 ALU 그리고 조합논리회로 응용 예비
    디지털공학실험 ? 6장, 가산기와 ALU 조합논리회로 응용 예비보고서1. 실험목적가. 반가산기와 전가산기의 원리를 이해한다.나. 반가산기와 전가산기의 설계를 통해 조합논리회로 ... 을 회로로 표현하면 그림 6-2(a)와 같고, 그림 6-2(b)는 전가산기의 기호이다.전가산기를 반가산기 2개와 OR게이트로 구성하면 그림 6-3과 같다.다. 산술논리 연산장치1 ... 논리연산기능을 하나의 칩 안에서 동작되도록 만들어진 집적회로이다.모드선택 단자 M이 H일 경우 논리연산을 수행하며, L일 경우 산술연산을 수행하게 된다.연산은 4비트 단위로 실행
    리포트 | 9페이지 | 1,000원 | 등록일 2021.01.06
  • 충북대 기초회로실험 논리게이트와 부울함수의 구현 결과
    실험 4. 논리게이트와 부울함수의 구현(결과보고서)실험 결과(1) SN 7408로 회로를 결선하고, 1) B = 0, 2) B = 1, 3) B = open 상태에 대하여 진리표 ... .0619100.0236115,04비고 및 고찰이번 실험은 몇 가지 논리게이트를 이용해서 회로를 만들어 진리표를 작성해보는 실험이었다. 입력 전압은 모두 5V로 하였는데, 출력에서 0은 0 ... 가 실험마다 조금 발생하였는데 장비의 노후화로 인한 것으로 보인다. 이번 실험을 통해 1학기 때 디지털 공학에서 배운 논리게이트들의 기능이 실제 회로 상에서도 적용된다는 것을 확인해볼 수 있었다.
    리포트 | 2페이지 | 1,000원 | 등록일 2021.09.10
  • 6장 가산기와 ALU 그리고 조합논리회로 응용 결과
    디지털공학실험 ? 6장, 가산기와 ALU 조합논리회로 응용 결과보고서◈ 실험 결과 및 검토나. 전가산기의 회로를 구현하고 출력을 확인하여 다음의 진리표를 완성하라.☞ 브레드보드 ... 에 회로를 구성한 모습☞ C를 측정하는 모습(좌)과 S를 측정하는 모습(우)☞ 전원을 5V를 주었을 때 ‘L’일 때(좌)와 ‘H’일 때(우)의 모습.S= bar{A}BAR{B}C_i ... 일 경우와 A와 B중 하나만 H이고 동시에 Ci가 H일 경우에만 H가 되고 나머지의 경우에서는 L이 됨을 확인 할 수 있었다. 브레드보드에 회로를 구성한 것을 보면 이번에는 입력
    리포트 | 4페이지 | 1,000원 | 등록일 2021.01.06
  • 충북대 기초회로실험 논리게이트와 부울함수의 구현 예비
    한다.(2) 부울 대수를 사용한 논리회로의 표현방식 및 등가회로를 익힌다.이론(1) NOT(Inverter)NOT 게이트는 하나의 입력과 출력을 가지며, 논리적 부정연산을 행하 ... 이 1이 되는 논리회로를 말한다.(3) AND 게이트AND 게이트는 두 입력이 모두 1일 때만 그 출력이 1이 되는 논리회로를 말한다. 만일 한 입력이 1이고, 다른 입력이 0이 ... 이 1이 되는 논리회로를 말하며, 이 회로논리 연산회로, 2진수의 비교, 착오의 검출, 코드변환 등에 쓰인다.(6) 부울 함수를 이용한 논리회로의 구현부울 함수는 기본 게이트
    리포트 | 3페이지 | 1,000원 | 등록일 2021.09.10
  • [논리회로실험] Latch & Flip-Flop 예비보고서
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학과제출일:과목명: 논리회로실험교수명:학 번:성 명:실험 6. Latch & Flip ... 을 알려줌 )Enable : 회로가 정상작동을 하게하거나 멈추도록 설정해주는 입력2) Latch/Latch with enable- 비동기 기억소자- CLK가 없이 구성된 회로이 ... ) 74HC744. 실험과정 및 예상 결과1) 실험 1 : R-S Latch with Enable- 74HC00 1개로 R-S Latch 회로를 구현한다.- Enable(C)에 1
    리포트 | 8페이지 | 1,000원 | 등록일 2021.05.04 | 수정일 2021.06.04
  • 디지털 논리회로 실험 3주차 Encoder와 Decoder 결과보고서
    디지털 논리회로 설계 및 실험결과보고서주제 : Encoder 과 Decoder소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 ... 는 조합논리회로이다. 부호기는 입력에 대해 고유한 2진코드를 생성하는데, 2개의 입력이 들어올 때 n개의 출력을 갖게 하는 기능이 있다. 스위치 A0, A1, A2, A3 중에 A ... ’이 되어 출력값은 숫자 7이 나오게 된다.사진 5. 4.1.3 실험2. 응용 실험(1) [그림 2]의 부호기 회로에 두 개 이상의 입력이 1인 경우 중 한 가지를 골라 어떤 일이
    리포트 | 12페이지 | 2,000원 | 등록일 2021.04.22
  • 디지털 논리회로 실험 3주차 Encoder와 Decoder 예비보고서
    디지털 논리회로 설계 및 실험예비보고서주제 : Encoder 과 Decoder소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 ... 의 논리회로도와 진리표그림 3-2는 2-to-4 디코더의 또 다른 형태로 디코더이다. 그림 3-2의 디코더에 대한 진리표와 그림 3-1의 디코더에 대한 진리표를 비교해 볼 때 출력 ... 진 코드(code) 값을 입력으로 받아들여 최대 2n개의 서로 다른 정보로 바꿔 주는 조합 회로를 말한다. 일반적으로 디코더는 n개의 입력선과 최대 2n개의 출력선을 가지며, 입력
    리포트 | 12페이지 | 1,500원 | 등록일 2021.04.22
  • 디지털 논리회로 실험 9주차 Shift Register 결과보고서
    디지털 논리회로 설계 및 실험결과보고서주제 : Shift Register소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX ... 마지막 플립플롭의 출력 중 NOT 출력을 첫 번째 플립플롭의 입력과 연결한 회로이다. 실험 전 모든 �궜�-�궜� 값이 LOW(0)이므로bar { Q3}가 1로 Data ... 카운터는 맨 마지막 플립플롭의 출력 중 NOT 출력을 첫 번째 플립플롭의 입력과 연결한 회로이다. 실험 전bar { MR}를 0으로 하여 모든 �궜�-�궜� 값을 LOW(0)로 한다
    리포트 | 9페이지 | 2,000원 | 등록일 2021.04.22
  • 디지털 논리회로 실험 9주차 Shift Register 예비보고서
    디지털 논리회로 설계 및 실험예비보고서주제 : Shift Register소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX ... 에서 매우 중요한 논리 블록이다. 레지스터들은 2진 정보를 저장하고 디지털 연산을 실행하는데 사용된다. 그리고 그것들은 많은 다른 디지털 카운터 종류를 형성하도록 쉽게 변형될 수 ... 는 다음 클럭 사이클 동안 low로 리셋된다.(a) 논리도(b) 진리표그림 9-1 기본적인 시프트 레지스터4비트 직렬 시프트 레지스터는 그림 9-2와 같다. 이 레지스터는 4비트 2
    리포트 | 11페이지 | 1,500원 | 등록일 2021.04.22
  • [논리회로실험] 가산기&감산기 예비보고서
    하는 논리회로3. 실험부품- 5V 전압원 : Power supply- IC : 74HC04, 74HC08, 74HC20 2개, 74HC42, 74HC148- LED 10개 ... XXX01111100010XX011111101010X01111111100100111111111101011111111111106. 참고네이버 지식백과wikipedia논리회로 강의노트 ... 오른쪽 계산을 위해 사용됨- 2개의 비트 A, B를 더해 합 S와 자리올림 Co를 출력하는 조합 회로- S=A?B, C=A?B 로 표현ABSC*************1012) 전
    리포트 | 7페이지 | 1,000원 | 등록일 2021.04.06 | 수정일 2023.03.29
  • [디지털논리회로] 2장 연습문제 풀이 (생능출판, 김종현)
    리포트 | 8페이지 | 1,000원 | 등록일 2023.06.27
  • 디지털 논리회로 Xilinx와 key, dot matrix를 활용한 패턴 저장, 표출
    디지털 논리회로 실험 학기말 프로젝트1. 설계 목적학기 중에 다룬 기본기술(combinational circuits, sequential circuits, shift ... 위한 회로를 설계한다.Step4 설계 : Dot matrix 를 이용하여 임의의 pattern 을 편집/표시할 수 있는 기능을 구현. Key matrix 에 상/하/좌/우/선택/취소 ... dot matrix 이다.회로를 구성하기 앞서서 먼저 4x4 key matrix 에 대한 이해가 필수적이다.Figure . SEQ Figure \* ARABIC 1Key matrix
    리포트 | 17페이지 | 2,000원 | 등록일 2020.12.03
  • 전자공학과 논리회로 A 퀴즈 기출문제 및 풀이
    리포트 | 2페이지 | 5,000원 | 등록일 2020.12.06
  • 판매자 표지 자료 표지
    6주차 예비 보고서 22장 VerilogHDL을 활용한 순차논리회로의 구현
    22장 VerilogHDL을 활용한 순차논리회로의 구현 예비 보고서실 험 일학 과학 번성 명1. 조합논리와 순차논리회로의 차이에 대해 설명하시오.1-1. 동작상의 차이조합논리회로 ... 이 출력된다,순차논리회로는 INPUT과 STATE를 둘 다 고려하여 OUTPUT을 출력한다. STATE를 알아야하므로 정보를 저장할 수 있는 플립플롭을 포함하고 있다. 조합논리회로 ... 선언Always 구문왼쪽처럼 각각 코드 두 줄 작성할 것.조합논리회로module combinational{input wire D,output reg Q};always@(posedge clk)beginQ
    리포트 | 3페이지 | 3,000원 | 등록일 2025.06.07
  • 서강대학교 디지털논리회로실험 2주차 - Digital Logic Gate
    TTL TTL은 이름 그대로 트랜지스터들을 조합해 만드는 논리 회로를 말한다. 이 TTL은 회로에 서 logic level을 입력 혹은 출력 신호와 GND 사이의 전압 차로 표현 ... 의 입력값으로 들어가며 신호가 전달되며 회로가 전개될 때 noise가 발생하며 전압에 변화가 생기기 때문이다. 이때 각각의 logic level에 대한 입력과 출력 전압 조건값의 차이
    리포트 | 12페이지 | 1,500원 | 등록일 2024.08.17
  • 논리회로실험 A+예비보고서 1 Basic Gates
    Algebra-논리적인 상관관계를 주로 다루며, 0(거짓)과 1(참)의 2가지 값만을 처리한다. 이는 컴퓨터 시스템의 전기적인 논리회로의 상태와 서로 대응되는 성질을 가진다.-변수(논리 ... 변수)사이의 진리표(True table) 관계와 논리도의 입출력 관계를 대수 형식으로 표현하고, 회로를 간소화하기 위해 Boolean Algebra를 사용한다.
    리포트 | 9페이지 | 1,000원 | 등록일 2020.10.09
  • 논리회로실험 A+결과보고서 1 Basic Gates
    1) 실험 과정 및 결과 실험 1)(1) 3-Input AND gate74HC08소자(2-input AND gate)를 2개 이용해 3-Input AND gate 회로를 구성 ... )를 2개 이용해 3-Input OR gate 회로를 구성하였다. A, B, C에 모두 전원 5V(H)를 연결하여 불이 들어오는 것을 관찰한 결과 옆의 Truth table과 같
    리포트 | 1페이지 | 1,000원 | 등록일 2020.10.09 | 수정일 2020.10.13
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_2주차 예비보고서_A+
    디지털 논리실험 및 설계 2주차 예비보고서실험 준비1.1 NAND 7400 게이트, NOR 7402 게이트, XOR 7486 게이트의 datasheet를 확인하시오.7402 ... NOR 게이트는 지금까지의 게이트와는 다르게 1번 pin이 output이기 때문에 유의할 필요가 있다.1.2 기본 실험 (4)의 회로를 구현하시오.1.3 응용 실험 (1), (2 ... ), (3)의 회로를 구현하시오.응용 실험(1)응용 실험(2)응용 실험(3)1.4 응용 실험 (3)의 결과를 예상하고 이유를 서술하시오.= (A+B)(A+C) [∵드모르간 법칙]= AA
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_8주차 예비보고서_A+
    디지털 논리실험 및 설계 8주차 예비보고서실험 준비1.1 Gated D Latch의 동작에 대해 설명하시오.Gated S-R Latch와 매우 유사하다. S와 R에 1이 동시 ... 에 CLK의 값이 0에서 1로 변하는 순간에만 Q의 출력이 변할 수 있다.1.5 응용실험 (1)과 응용실험 (2)의 회로를 비교하시오.응용실험 (1)의 회로는 D Flip-flop ... 에 연결된 스위치가 올라갈 때에만 출력 값이 변할 수 있다.응용실험 (2)의 회로를 보면 D의 입력이 이다. 는 Q가 토글된 값이다. 즉 Q가 1이면 =0이고 Q가 0이면 =1이
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_5주차 예비보고서_A+
    디지털 논리실험 및 설계 5주차 예비보고서실험 준비1.1 4.1 기본 실험 (2)의 전가산기 [그림 2]는 반가산기 [그림 1] 두 개와 하나의 OR 게이트로 이루어져 있 ... 다. [그림 2]의 회로가 전가산기로 동작하는 원리를 설명하시오.전가산기는 입력 3개를 받아 2개의 결과를 출력한다. 이때 입력에는 자리올림수가 포함되어있다고 생각할 수 있다. 전가산기 ... 를 ∑ = (A⊕B으로 구현했다.1.2 응용 실험 (1), (2)의 회로를 구현하시오.응용실험(1)전가산기를 두개 이용하여 두 자리 이진수 덧셈기를 구현했다. 이때 두번째 전가산기
    리포트 | 5페이지 | 1,500원 | 등록일 2024.05.15
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 14일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:25 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감