• 통합검색(9,433)
  • 리포트(8,324)
  • 자기소개서(578)
  • 시험자료(296)
  • 방송통신대(166)
  • 논문(60)
  • 서식(5)
  • ppt테마(2)
  • 이력서(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로" 검색결과 441-460 / 9,433건

  • [A+]중앙대 아날로그및디지털회로설계실습 예비보고서7 논리함수와 게이트
    아날로그및디지털회로설계실습 05분반 9주차 예비보고서설계실습 7. 논리함수와 게이트7-3-1 (A)- NAND의 기능을 갖는 회로도입력1입력2출력001011101110- NOR ... 의 기능을 갖는 회로도입력1입력2출력001010100-110- XOR의 기능을 갖는 회로도입력1입력2출력000011101110- XNOR의 기능을 갖는 회로도입력1입력2출력 ... 로 변화시킬 때회로도파형 (자주색 파형 : 값을 변화시킨 입력, 청록색 파형 : 출력): 입력전압을 5V에서 점점 감소시키니 3.6V 부근에서 출력이 0에서 약 2.4V가 되었고 입력
    리포트 | 5페이지 | 1,000원 | 등록일 2021.10.09
  • 아주대학교 논리회로실험 / 10번 실험 D/A, A/D Converter 예비보고서
    10번 실험 예비보고서전자공학과 / 학년 / 학번 : / 이름 :날짜 : / 담당조교님 :실험 10. D/A & A/D Converter (DAC & ADC)1. 회로 결선도 ... 을 확인한다. 아날로그 신호를 디지털로 변환하는 데는 표본화, 양자화, 부호화가 이루어지는데, 본 실험에서는 이러한 과정을 ADC 회로를 구성하여 이러한 일련의 동작 원리에 대해 ... 이해한다. 또, 역으로 DAC회로 또한 구성해보고, 저항 Rf가 두 회로의 출력 파형을 어떻게 변화시키는지 확인한다.3. 실험 도구 및 소자IC 이름74HC04 (Hex
    리포트 | 5페이지 | 1,000원 | 등록일 2021.07.20
  • 아주대학교 논리회로실험 / 10번 실험 D/A, A/D Converter 결과보고서
    번 실험 회로 결선도1번 실험 스케메틱1. 실험에 필요한 소자와 전원을 준비한다.2. 7490 소자에 각 핀에 필요한 입력을 대입한다.(14번 핀 ? CLK, 2,3,6,7 핀 ... 출력과 연결해준다. 이후 각 출력에 해당하는 저항을 직렬로 연결해준다.7. 741 AMP의 결선도에 맞게 회로를 구성하고 출력을 확인한다.8. 저항의 값을 바꾸는 등 실험의 조건 ... 에 맞게 회로를 재구성한다.9. Single pulse clock으로 single pulse를 가하여 D/A converter의 출력을 측정한다.10. 주파수 발생기를 이용
    리포트 | 5페이지 | 1,000원 | 등록일 2021.07.20
  • [A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 7. 논리함수와 게이트
    7-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR ... (Exclusive NOR)의 진리표를 사용하여 AND, OR, NOT 게이트로 XNOR의 회로도를 설계한다. 00, 01, 10, 11의 입력을 만들기 위해 V1과 V2를 회로도에 나타난 ... 값과 같이 설정하였다NAND gate는 AND gate의 출력을 NOT gate 즉, inverter의 입력으로 연결하여 하나의 단위 회로를 구성한 것이다. 진리표는
    리포트 | 7페이지 | 1,000원 | 등록일 2023.02.06
  • [A+]중앙대학교 아날로그및디지털회로설계실습 논리함수와 게이트 예비보고서
    1. 서론디지털 시스템에 있어서 입·출력을 두 개의 전압값이나 레벨(level)로 나타내는데, 본 파트에 서는 입·출력을 두 개의 전압레벨로 표기할 때 양논리시스템 ... (positive logic system)을 적용 하여 논리레벨을 결정하기로 한다. 예를 들어, 논리레벨 전압값으로 +5V와 0V가 있을 때 +5V를 HIGH(1) 레벨로 하고 0V를 LOW(0 ... . 설계실습 계획서7-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고
    리포트 | 13페이지 | 1,500원 | 등록일 2021.09.02
  • [A+] 중앙대학교 아날로그및디지털회로설계실습 결과보고서 7. 논리함수와 게이트
    설계 실습 7에서는 여러 종류의 논리게이트를 직접 설계하고, 기능을 확인해보는 실험을 진행하였다. 첫 번 째로, AND, OR, NOT 게이트를 사용하여 NAND, NOR
    리포트 | 11페이지 | 1,000원 | 등록일 2023.02.06 | 수정일 2023.02.10
  • 서강대학교 디지털논리회로실험 4주차 - Multiplexers, Three-state devices and Exclusive-OR
    ● MultiplexerMultiplexer는 여러 입력신호 중 하나를 선택해 단일 출력신호로 내보내는 회로로서 간단하게 MUX라고 하기도 한다.3. 결과 분석1) STEP 1~2이 실험은 Three
    리포트 | 21페이지 | 1,500원 | 등록일 2024.08.17
  • 7. 논리함수와 게이트 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 7 결과보고서-논리함수와 게이트학과 :담당 교수님 :제출일 :조 :학번 / 이름 :7-4. 설계실습 내용 및 분석7-4-1 설계한 논리 ... 게이트의 진리표와 등가회로를 작성하고 두 입력의 모든 경우에 대해 출력 전압의 값을 측정한다.코로나로 인해 강의영상을 시청하였는데, 출력 전압의 값을 측정하지 않아 등가회로만 제출 ... 의 등가회로를 구성한다. NAND, NOT 게이트를 사용하여 3입력 NAND 게이트의 등가회로를 구성한다.강의영상에서 설명은 하였지만, 따로 실물로 구현하지 않아 사진을 첨부하지
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.07
  • 7. 논리함수와 게이트 예비보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 7 예비보고서-논리함수와 게이트학과 :담당 교수님 :제출일 :조 :학번 / 이름 :7-1. 실습목적여러 종류의 게이트의 기능을 측정 ... 하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR (Exclusive NOR)의 진리표를 사용하여 AND, OR, NOT 케이트로 XNOR의 회로도를 설계 ... 표 대로 출력파형이 나온 것을 볼 수 있다.4. XNOR 게이트 설계XOR gate에 인버터를 추가한 회로도 가능하나 다른 회로로 설계해보았다.입력출력입력 V1입력 V
    리포트 | 9페이지 | 1,000원 | 등록일 2022.09.06
  • 중앙대 아날로그 및 디지털 회로 설계 실습 3학년 2학기 논리함수와 게이트 과제 10주차
    아날로그 및 디지털회로 설계 실습10주차 과제: 논리함수와 게이트1. NAND 게이트 소자만을 이용하여 XOR 게이트의 등가회로를 구성하시오.Y= bar{bar{bar{A} B ... . 4 x 2 인코더를 설계하시오(Hint : 2개의 OR 게이트를 사용, 4개의 입력 중 한 가지는 사용되지 않으며 3개의 입력만 회로에 사용)4 x 2 인코더Y _{1}(이진수 두
    리포트 | 4페이지 | 1,000원 | 등록일 2021.06.28
  • 충북대학교 전자공학부 기초회로실험 논리 게이트 및 부울 함수의 구현 예비 보고서
    대수를 사용한 논리 회로의 표현 방식 및 등가 회로를 익힌다.◆ 이론(1) NOT(Inverter) : 하나의 입력과 출력을 가지며, 논리적 부정 연산을 행한다.AY0110(2 ... ) OR 게이트 : 입력 중 하나 또는 두 개가 모두 1일 때 출력이 1이 되는 논리 회로.AYC000011101111(3) AND 게이트 : 두 입력이 모두 1일 때만 그 출력이 1 ... 이 되는 논리 회로.AYC000010100111(4) NAND 및 NOR 게이트 :-NAND : AND 게이트와 NOT 게이트를 결합한 회로. 입력이 A, B가 모두 1일 때
    리포트 | 4페이지 | 2,000원 | 등록일 2020.07.26 | 수정일 2020.09.15
  • 충북대학교 전자공학부 기초회로실험 논리 게이트 및 부울 함수의 구현 결과 보고서
    다. 그리하여 각각의 회로에 1과 0의 값을 주는 실험을 하였는데 실험시 1에 해당하는 전압은 5V로 측정하였다. 논리 게이트를 사용하는 것은 쉬우나 부울대수가 복잡해지고 길어지 ... ◆실험 결과(1) SN7408로 회로를 결선하고, 1) B=0, 2) B=1, 3) B=Open 상태에 대하여 진리표를 작성하라.ABY000.1145V010.1440V100 ... 11100.1443V11114.5926V(3)SN7432로 2입력 OR 회로 진리표를 작성하라ABY000.1333V014.1541V104.1521V114.1514V(4) SN7404
    리포트 | 2페이지 | 2,000원 | 등록일 2020.07.26 | 수정일 2020.09.15
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 2주차 보고서 (A+자료) - Logic Gates, FPGA
    디지털논리회로실험 2주차 실험 보고서목적- TTL logic gates의 동작 방법을 익히고, Logic level과 noise margins, fanout에 대해 이해한다. ... - Gates를 이용해 논리 함수를 최적화해본다.- Wired OR logic의 특성과 활용 방법에 대해 이해한다.- FPGA를 이용하여 간단한 논리 회로를 구현하고 동작을 확인해본다 ... 해 디지털 논리 회로를 구현할 수 있다.이렇게 truth table을 통해 기본적인 논리 함수들의 입, 출력 값을 확인할 수 있다.2.2 Transistor-Transistor
    리포트 | 20페이지 | 2,000원 | 등록일 2022.09.18
  • 디지털 논리회로(디논), ModelSim을 이용한 VHDL설계 (4bit full adder, 4비트 전가산기)
    디지털 논리회로 [ModelSim을 이용한 VHDL 실습 과제]실습 내용: ModelSim을 이용해 4bit full adder를 설계하고 테스트벤치를 이용해 시뮬레이션 파형 ... 을 회로로 그리면 는 4단계 AND-OR-AND-OR 게이트 회로로 나타내어진다. 이는 단순히 2단 AND-OR게이트 회로로 나타낸 형태인 보다 2단계가 높아졌음을 알 수 있다.4 ... 의 변수만이 변할 때만 유효하다. 두개 이상의 변수가 한번에 변할 경우, 입력변수가 어떤 회로나 게이트를 거쳐 입력에 도달한다면 게이트 지연에 의해 각 입력변수들의 값이 변화하는 시각
    리포트 | 7페이지 | 3,000원 | 등록일 2020.07.09 | 수정일 2021.10.21
  • 판매자 표지 자료 표지
    [A+보장]한양대에리카A+맞은 레포트,논리회로설게및실험,Latches & Flip-Flops
    기본적인 기억장치 요소는 Latches이다. 일반적으로 Flip Flop은 Latches로 만들어진다. 래치는 Flip Flop안에서 가장 빈번히 사용하지만, 순차회로를 직접 구현 ... 다.1-1) SR Latches을 보면 SR래치는 엇갈린 쌍으로 된 NOR게이트로 만들어진 회로이다. 래치는 2개의 입력을 갖는다. S로 표시된 것은 set를 위한 것이고 R
    리포트 | 11페이지 | 2,500원 | 등록일 2024.05.21
  • 방통대 ) 디지털논리회로 대체과제물
    :__________________________________________________________________________________○ 과 제 명 : 디지털논리회로 출석 대체 과제- 이하 과제 작성 ... ※ 표지는 A4용지 사용디지털 시스템의 설계단계는 어떻게 구분되며, 각 단계에서 수행하는 일은 무엇인지 설명하시오.크게 회로 설계(circuit design)단계, 논리 설계 ... (logic design)단계, 시스템 설계(system design) 단계, 실제적 설계(physical design) 단계로 나뉜다.회로 설계 단계는 논리연산을 행하는 논리회로의 기본
    방송통신대 | 7페이지 | 5,000원 | 등록일 2020.05.18 | 수정일 2020.06.13
  • 중앙대학교 아날로그및디지털회로설계실습 설계실습 7. 논리함수와 게이트 A+ 예비보고서
    7-1. 실습목적 : Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인한다.6-2. 실습 준비물* 부품스위치 : 2개AND gate 74HC08 : 2개OR gate 74HC32 : 1개Inverter 74HC04 : 2..
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.15 | 수정일 2022.09.22
  • 논리회로(순차회로)
    학과학년학번이름(3.1) 4개의 2진 상태변수를 갖고 1개의 2진 출력변수를 갖는 디지털 시스템(순차회로)에 대한명제를 1개 설정하고 상태표 및 상태도를 작성하시오.민석이는 공부 ... _{1} Q _{2}0001111000000001000011001010(3.4) 로직웍스 등등을 이용하여 회로도를 그리시오.(3.5) 구성한 회로에 대한 모의실험을 수행하고 그 결과
    리포트 | 9페이지 | 4,000원 | 등록일 2020.03.19
  • 0~9까지의 10진수 중 2의 배수(0도 포함)가 입력되면 LED가 켜지고 그 외의 숫자가 입력되면 LED가 꺼지는 논리회로를 진리표로 표현하고 Boolean Algebra를 사용하여 간소화한 후 논리회로를 도시하시오. 이 때 논리항은 2개로 제한하며 각 항의 입력 변수는 3개를 넘지 못한다.
    전자계산기 구조0~9까지의 10진수 중 2의 배수(0도 포함)가 입력되면 LED가 켜지고 그 외의 숫자가 입력되면 LED가 꺼지는 논리회로를 진리표로 표현하고 Boolean ... Algebra를 사용하여 간소화한 후 논리회로를 도시하시오. 이 때 논리항은 2개로 제한하며 각 항의 입력 변수는 3개를 넘지 못한다.inout*************1708190
    리포트 | 2페이지 | 9,000원 | 등록일 2020.09.21 | 수정일 2020.12.15
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 6주차 결과레포트 (A+자료) - Flip-flop, Registers
    디지털논리회로실험 6주차 실험 보고서목적- Flip-flop의 종류를 파악하고 각각의 동작원리를 이해한다.*SR-, D-, JK- flip-flop*setup time과 hold ... circuit은 현재의 입력 뿐만 아니라, 이전의 입-출력에 의해 만들어진 현재의 state에 의해서도 출력이 결정되는 회로이다. Sequential 회로는 Latch와 Flip ... Qpast Q’1110표6-1 – D latch의 tableSTEP 7:그림7-1 CLK_LFC를 이용한 D latch그림 7-1과 같이, 그림6-1의 회로의 BTN_0를 CLK
    리포트 | 20페이지 | 2,000원 | 등록일 2022.09.18
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 26일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:20 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감