• 통합검색(4,272)
  • 리포트(3,720)
  • 자기소개서(284)
  • 시험자료(151)
  • 방송통신대(85)
  • 논문(29)
  • 서식(1)
  • 이력서(1)
  • ppt테마(1)

바로가기

방송통신대 - 2025 방송통신대 리포트 및 과제물 업데이트, 중간고사/기말고사자료
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리회로" 검색결과 2,561-2,580 / 4,272건

  • 기본논리게이트결보&예보
    COMPONENTS)의 작동방법을 숙달시킨다.3. 이론 : 디지털 시스템은 “1”과 “0” 두 가지 상태만을 가지는 소자들로 구성되며, 이들의 논리연산에는 불대수가 사용된다. 불대수의 함수 ... 를 논리함수라고 부르고, 논리함수를 실현하는 전자적 스위치 회로논리회로라하며, 이 중 기본이 되는 간단한 것을 논리게이트 또는 단순히 게이트라 한다. 게이트는 AND, OR ... 1. 제목 : AND, OR, NOT 게이트 2. 목적 : AND 게이트, OR 게이트와 NOT 게이트의 동작 특성을 확인하고 여러가지 논리 소자들 (LOGIC
    리포트 | 12페이지 | 2,000원 | 등록일 2010.10.04
  • OP-AMP 증폭실험-예비
    특성을 분석하는데 좋은 신호제공기가 된다. 디지털회로에서 입력파형으로 요구되는 TTL 및 CMOS 논리 신호도 제공되므로 디지털회로 분석에도 용이하다.③ 멀티미터 [ 저항측정 ]멀티 ... Multimeters)와 디지털 멀티미터(Digital Multimeters)의 두 종류가 있다④ 저항 [ 1kΩ, 1.5kΩ, 2kΩ, 3kΩ ]금속 또는 비금속의 저항체에 단자를 붙여 고정저항 ... OP-AMP 증폭실험이 름 :학 번 :실 험 조 : 14조실험날짜 : 2011. 10. 271. 실험목적op-amp 회로의 기본 동작 원리를 이론적으로 해석하고, 이를 바탕
    리포트 | 14페이지 | 1,500원 | 등록일 2011.12.04
  • 디지털실험 - 4비트 전감가산기 설계 결과레포트
    을 피감수에 더함으로써 실현된다.이 방법에 의하면 뺄셈은 전가산기를 사용하는 덧셈이 된다. 또한 뺄셈을 실현하는 논리회로를 구성하여 뺄셈을 할 수도 있다. 이 방법에서는 각 감수 ... 다는 사실은 계산 단에서 출력한다.전감산기는 바로 앞의 낮은 단 위치의 Digit에 빌려 준 1을 고려하면서 두 bit의 뺄셈을 수행하는 조합회로이다. 이 회로는 3개의 입력과 2개 ... *************01000111010100010010010101110010111111101000010101111001011100110111100101110100110100011011112. 실험 결과 사진4비트 전감가산기 회로도SAnBnCn-1SnCn0011010SAnBnCn-1SnCn0100010왼쪽 표와 같을 때
    리포트 | 6페이지 | 1,000원 | 등록일 2012.03.09
  • vhdl과 fpga kit을 이용한 디지털 계산기 설계
    1. PurposeXilinx 소프트웨어를 이용하여 계산기의 소스코드를 작성한 후, FPGA Kit에 적용하여 실제로 계산기능을 수행하는지 여부를 확인한다.2. Problem Statement① Describe what is the problem.4비트 덧/뺄셈기를 설..
    리포트 | 10페이지 | 3,000원 | 등록일 2010.01.16
  • 7-segment 구동실습 보고서
    시간에 직접 설명을 들어서 인지 실험을 하는도중이나 지금이나 논리식을 만들고, 논리회로를 구성하는 것을 잘 이해할 수 있었다.3. 참고문헌디지털 논리회로 : 이론, 실습, 시뮬레이션 / 임석구 / 한빛미디어 / 2009 ... 익힌 불대수와 카르노맵을 활용하여 스위치 2개와 논리소자들을 이용하는 7-Segment를 0~3까지 제어하는 회로를 만들어 보고, 3개의 스위치로 0~7까지 제어할 수 있는 논리 ... ABCabcdefg-논리회로는 OR CAD를 사용하여 작성하였다.2. 고찰이번 실험은 0과1 즉, ON/OFF의 입력신호와 논리소자를 이용하여 7-Segment의 LED를 켜고꺼서 0
    리포트 | 5페이지 | 1,000원 | 등록일 2011.01.24
  • [쿼터스포함]2진코드-그레이코드 상호변환 회로, 8비트 해밍코드 생성과 에러검출기
    1. 기본 논리식의 표현- 불 대수는 논리계산을 형식화하여 도입한 대수계로 불 대수를 이용하여 논리식을 간략화할 수 있다. 기본적인 불 대수식은 AND, OR, NOT을 이용
    리포트 | 6페이지 | 2,000원 | 등록일 2011.01.05 | 수정일 2020.01.29
  • RLC회로의 과도응답 및 정상상태 응답-예비
    어서 회로시스템의 주파수 특성을 분석하는데 좋은 신호제공기가 된다. 디지털회로에서 입력파형으로 요구되는 TTL 및 CMOS 논리 신호도 제공되므로 디지털회로 분석에도 용이 ... RLC회로의 과도응답 및 정상상태 응답이 름 :학 번 :실 험 조 : 14조실험날짜 : 2011. 11. 241. 실험목적저항과 커패시터와 인덕터로 구성된 RLC회로에 대해 탐구 ... 하여보고, 이를 직접 회로로 결선하여 RLC회로의 과도응답과 정상상태 응답에 대한 식을 도출하여 보고, 실험결과를 통해 그 특징에 대해 이해하도록 한다.2. 기구 및 실험장치
    리포트 | 9페이지 | 1,500원 | 등록일 2011.12.04
  • [생각하지않는사람들]생각하지 않는 사람들 by 니콜라스 카Nicholas Carr 요약문
    가 아니 회로들은 소멸됨.·나쁜 습관은 좋은 습관만큼이나 빨리 우리의 뉴런으로 파고들 수 있음.-정신적인 기술 연마를 멈출 경우 우리는 그것을 단순히 잊는 것이 아니라, 이 기술을 담당 ... 저술활동에 매진할 수 있었으며, 그들의 작품은 더욱 모험적이고 개인적으로 변해감.·저자들은 자신의 작품을 수정하고 편집하기 시작했으며, 저자들이 자신의 생각과 논리를 정제 ... 달라짐.·하이퍼링크는 링크 된 자료 중 하나에 지속적인 관심을 갖게 하기 보다는 문서들 사이를 들고 나게 하며 산만함을 불러일으킴.·검색엔진 역시 디지털 문서 사이를 건너다니
    리포트 | 9페이지 | 2,000원 | 등록일 2013.04.14 | 수정일 2020.05.07
  • MUX&DEMUX 결과레포트
    mV< b 의 이론표 > < b 의 실험표 >=> Demultiplexer는 Multiplexer와 정반대 기능을 수행하는 조합 논리 회로이다. 여러 개의 출력 중에서 하나를 선택 ... 으로 보내거나 단일 회선의 신호를 다시 본래의 신호로 분리하는 기능을 수행하는 것이고, Demultiplexer는 Multiplexer와 정반대 기능을 수행하는 조합 논리 회로임과 동시 ... 1. 실험제목: MUX & DEMUX2. 실험방법 및 결과1) MUX(a) (b)① 회로를 구성하라.< a의 회로를 breadboard에시연> < b의 회로를 breadboard
    리포트 | 7페이지 | 1,000원 | 등록일 2012.11.22
  • 논리게이트 정리 프리젠테이션
    *디지털공학기간㈜교 육 내 용1서론(논리회로디지털 집적회로)2수의 체계3수의 코드화4논리 게이트5Boole 대수6Consensus 이론7Karnaugh Diagram8연산 ... 다. 두 개 이상의 명제를 결합시켜서 복잡한 새로운 명제를 만들어 내는 것이며 새로운 명제는 복합명제가 된다. Digital 전자회로를 설계하는데 이용되는 기본 block이다. 논리 ... 회로9집적회로의 발전10Flip Flop11카운터회로12시프트 레지지터13멀티 바이브레이터14555 IC 타이머15입출력 장치16D/A 및 A/D 변환*제 4 장 논리 Gate논리
    리포트 | 40페이지 | 무료 | 등록일 2010.10.22
  • 가산기, 감산기
    input > 1001, then add 10012) 설계로부터 회로를 구성한다. 진리표 7-3에 나열된 대로 모든 가능한 입력을 시험한다. 출력은 LED로부터 바로 읽어진다. 논리 ... 스위치1브레드 보드15V 직류전압전원1디지털 멀티미터저항기 330Ω, 1kΩ3. 이론요약1비트 2진 가산기는 반가산기(Half Adder)와 전가산기(Full Adder)로 나누 ... 되는데, 이것을 리플캐리(ripple carry)라 한다.실제 집적회로(IC)로 4비트 병렬 가산기를 실현할 때는 4비트 단위의 캐스케이드 사용을 염두에 두어 LSB에도 전가산기를 사용
    리포트 | 5페이지 | 1,000원 | 등록일 2012.11.20
  • 실험3예비[1].가산기와감산기
    1. 목 적Logic gates를 이용하여 가산기와 감산기 회로를 구성하고 동작을 확인한다.디지털 시스템의 기본인 가산기와 감산기의 구조 및 동작 원리를 실험을 통해 이해한다.2 ... . 이 론가산기이진수의 덧셈을 하는 논리 회로현대의 가산기(adder)는 주로 ALU(arithmetic logic unit)의 구성요소로 컴퓨터 내에 장착되어 사용가산기의 종류반 ... 다. 이 두 방법의 특징과 논리회로 설계 방식을 설명하시오. 또한 이 두 방법을 이용하여 4-bit serial adder와 4-bit parallel adder를 각각 구성하시오
    리포트 | 9페이지 | 1,000원 | 등록일 2011.06.27
  • [CMOS]Digital_CMOS Circuit Structure
    ..PAGE:1디지털 논리회로 설계( MOSFET로 논리회로 설계 )..PAGE:2-> INV의 Symbol 구조1.1 기본논리회로(Inv)INV의 FET 구조 ->..PAGE ... :3- INV의 Simulation 결과 -1.1 기본논리회로(Inv)- INV의 진리표 -AOUT0110..PAGE:4-> NAND의 Symbol 구조1.1 기본논리회로(NAND ... )NAND의 FET 구조 ->..PAGE:5- NAND의 Simulation 결과 -1.1 기본논리회로(NAND)- NAND의 진리표 -ABOUT001011101110..PAGE:6
    리포트 | 9페이지 | 2,000원 | 등록일 2010.07.11
  • 스위치 모델 dff 회로 설계
    스위치레벨모델 dff 설계소개글Verilog HDL을 이용한 디지털 논리 회로입력 신호:clk,d출력 신호:q,qn가용 트랜지스터:8개Pmos와 Nmos Transistor ... 를 이용한 Switch 모델회로 설계DFF의 출력으로 Q와 Qn이 상보관계를 유지하도록 설계한다.최소한의 mos 트랜지스터를 사용하도록 설계한다.위의 동작을 확인하기 위한 테스트 벤치
    리포트 | 5페이지 | 5,000원 | 등록일 2012.07.31
  • 판매자 표지 자료 표지
    SK C & C의 입사용 자소서 작성방법과 경력사원 입사시험 기출면접문제와 면접후기
    토론 면접▷ 압박면접 직무에 대한 이해도가 요구▷ 사장님 면접 ; 인성위주에 대외 경험 등▷ 필기시험 : 회로설계, 전자회로, 회로이론, 디지털논리 등 출제▷ 실무진면접 ; 1
    자기소개서 | 131페이지 | 9,900원 | 등록일 2016.03.26 | 수정일 2019.04.18
  • 디지털 시계 설계에 관하여
    디지털 시계 설계■ 디지털 시계 개요▲ 주변에서 흔히 볼 수 있는 디지털 시계는 카운터를 이용해 설계할 수 있는 대표적인 순차회로의 하나이다. 이와 같은 디지털시계를 설계하기 위 ... 해서 기본적으로 필요한 것이 무엇인지 살펴보자. 아래그림에 나타낸 디지털 시계의 전체 블록도를 보면 시간 표시를 위한 7세그먼트 표시기를 비롯하여 BCD-to-7 세그먼트 디코더 ... 시계의 가장 기본적인 단위인 1초를 회로에서 얻을 수 있어야 한다. 크리스탈 오실레이터를 사용해서 10Mhz의 주파수를 발생시킨다. 여기서 나오는 신호를 10진 카운터를 여러번 거
    리포트 | 14페이지 | 2,000원 | 등록일 2008.07.02
  • 판매자 표지 자료 표지
    SK브로드밴드의 입사용 자소서 작성방법과 경력사원 입사시험 기출면접문제와 면접후기
    ?215▷ 필기시험 : 회로설계, 전자회로, 회로이론, 디지털논리 등 출제▷ 실무진면접 ; 1:2면접으로 2명의 실무진이 10분정도를 이력서 및 자기소개서 위주로 질문▷ CEO면접은 1
    자기소개서 | 127페이지 | 9,900원 | 등록일 2016.03.22 | 수정일 2019.04.18
  • 논리회로의 간략화
    제 3 장 논리회로의 간략화1. 실험 목적두 개의 불 함수가 모든 입력조합에 대해서 동일한 출력을 가지면 두 개의 불 함수는 동일하다. 따라서 어떤 불 함수를 보다 간단한 형태 ... 로 표시할 수 있으면 간략화된 불 함수를 논리회로로 구성하는 것이 훨씬 경제적이다. 논리회로 설계시 이용하는 간략화 방법들을 살펴보고, 본래의 불 함수에 의한 논리회로와 간략화된 불 ... 함수에 의한 논리회로를 구성하여 이의 입력과 출력을 비교하여 봄으로써 논리회로에 대한 이해와 설계 능력을 기른다.2. 이론불 대수식을 간략화하는 방법에는 불 연산을 이용한 간략
    리포트 | 5페이지 | 1,000원 | 등록일 2004.01.04 | 수정일 2015.05.11
  • 컴퓨터의 이해 과목 주요자료정리
    의 실제 시간 관계를 나타내는 그래프디지털 회로 : 이산적 전압 레벨에 근거한 트랜지스터로 구성된 회로, 논리 게이트로 구성, 디지털회로,디지털시스템, 논리 용어를 함께 사용1 ... ) 조합논리회로 : 현재의 출력은 현재의 입력에 의해서 결정2) 순차논리회로 : 현재의 출력은 현재의 입력과 현재의 상태에 의해서 결정부울대수(Biilean Algebra) : 디지털 ... 회로를 다루는 수학적인 도구 ,{(1,0),Var,(not,and,or),공리 및 항등식)}디지털 회로 : 이산적 전압 레벨에 근거한 트랜지스터로 구성된 회로, 논리 게이트
    리포트 | 10페이지 | 1,000원 | 등록일 2010.04.07 | 수정일 2015.11.03
  • 신호모델 및 해석-예비
    제공기가 된다. 디지털회로에서 입력파형으로 요구되는 TTL 및 CMOS 논리 신호도 제공되므로 디지털회로 분석에도 용이하다.녹색 LED 디스플레이 : 내, 외부 신호의 주파수 지시 ... /CMOS 논리회로의 입력파형으로 고정논리레벨을 갖는 파형을 인가할 때 사용하는 조절 스위치. 푸쉬/풀에 따라 TTL/CMOS 모드 선택된다. ? TTL/CMOS : 지정 TTL ... 은 회로 시스템 해석을 위한 다양한 입력 신호의 수학적 형태를 이해하고 Fuction Generator 사용법을 익힌다.2. 기구 및 실험장치① 오실로스코프 시간에 따른 입력전압
    리포트 | 10페이지 | 1,500원 | 등록일 2011.12.04
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 18일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:32 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감