총 805개
-
기초회로실험 KCL 실험 예비보고서2025.04.291. Kirchhoff's Current Law (KCL) Kirchhoff의 전류법칙을 이해하고 실험적으로 익혀본다. 전압 분배기와 전류 분배기의 기본 이론을 설명하고, 직렬 회로, 병렬 회로, 직병렬 회로에서의 전압과 전류 측정 실험을 수행한다. 실험 결과를 토대로 Kirchhoff의 전류법칙을 확인하고자 한다. 2. 전압 분배기 저항을 직렬로 연결하면 모든 저항을 통해 흐르는 전류의 양은 같다. 각 저항에 걸리는 전압은 옴의 법칙에 의해 저항에 비례하여 분배된다. 등가저항을 이용하면 각 저항에 걸리는 전압을 계산할 수 있다. ...2025.04.29
-
전기회로설계실습 9. LPF와 HPF 설계2025.01.211. Thevenin 등가회로 설계, 제작 및 측정 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 것이 이 실습의 목적입니다. 저항, 커패시터, 인덕터 등의 부품을 사용하여 LPF(Low Pass Filter)와 HPF(High Pass Filter) 회로를 구현하고, 입출력 파형, 전달함수 등을 측정 및 분석합니다. 2. LPF(Low Pass Filter) 설계 및 분석 제시된 차단주파수 15.92kHz에 맞추어 LPF 회로를 설계합니다. 저항과 커패시터 값을 계산하고, 전달함수의 크기와 위상...2025.01.21
-
부산대 기초전기전자실험 결과보고서 7주차 A+보고서 1등보고서2025.05.161. Rc 회로 Rc 회로에서 R=2k옴, C=0.001F, 0.1uF일 때 입력전압이 2, 10kHz인 정현파일 때 회로 특성을 분석하였습니다. 실험값과 이론값이 유사하게 측정되는 것을 확인하였습니다. 2. RL 회로 RL 회로에서 저항 R은 300옴, 인덕터 L은 1mH, 0.15mH일 때 입력전압이 100[kHz], 2의 정현파일 때 회로 특성을 분석하였습니다. 실험값과 이론값이 유사하게 측정되는 것을 확인하였습니다. 1. Rc 회로 RC 회로는 저항(R)과 커패시터(C)로 구성된 전기 회로입니다. RC 회로는 전압 및 전류의...2025.05.16
-
OP-AMP 능동필터 실험 결과보고서2025.11.121. 연산증폭기(OP-AMP) 연산증폭기는 고이득 직결합 증폭기로서 입력 임피던스가 높고 출력 임피던스가 낮은 특성을 가진다. 피드백 회로를 통해 다양한 선형 및 비선형 응용회로를 구성할 수 있으며, 기초 전자회로 실험에서 중요한 소자이다. 이상적인 OP-AMP는 무한대의 이득, 무한대의 입력 임피던스, 영의 출력 임피던스를 가진다. 2. 능동필터(Active Filter) 능동필터는 OP-AMP와 수동소자(저항, 커패시터)를 이용하여 구성되는 필터로, 저주파 대역에서도 효과적으로 작동한다. 저역통과필터, 고역통과필터, 대역통과필터...2025.11.12
-
망 해석법과 마디 해석법 회로 해석 실험2025.11.161. 망 해석법(Mesh Analysis) 망 해석법은 각 망에 흐르는 전류를 기준으로 회로를 해석하는 방법이다. 각 망의 흐르는 전류로부터 전압값(IR 또는 V)을 구하여 비교함으로써 각 망의 전류를 모두 찾아낸다. 저항값을 알고 있으면 흐르는 전류도 파악할 수 있어 회로를 완벽하게 해석할 수 있는 해석법이다. 실험을 통해 계산값과 측정값이 수용 가능한 오차범위 내에서 일치함을 확인했다. 2. 마디 해석법(Nodal Analysis) 마디 해석법은 각 마디에 걸리는 전압을 이용하여 전류값을 비교하는 회로 해석 방법이다. 마디에 걸...2025.11.16
-
[중앙대전전][전기회로설계실습][결과보고서]-4.Thevenin 등가회로설계2025.05.151. Thevenin 등가회로 설계 이 보고서는 전기회로설계실습의 4번 실습 결과에 대한 내용입니다. 실험에서는 브릿지 회로를 활용하여 Thevenin 등가회로를 설계하고, 이에 따른 전압과 전류를 측정하여 실습계획서에서 예측한 값들과 비교하였습니다. 실험 결과, 비교적 오차가 1% 미만으로 측정되어 실험이 성공적으로 진행되었다고 판단하였습니다. 이를 통해 1학기 회로이론 시간에 배운 Thevenin 등가회로 이론을 실제로 구현하고 이해할 수 있었다고 언급하고 있습니다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 ...2025.05.15
-
에너지변환실험 A+레포트_정전압회로, 사이리스터 특성2025.01.131. 정전압회로 정전압회로는 입력전압, 출력 부하전류, 온도에 무관하게 일정한 직류 출력전압을 제공하는 회로입니다. 정전압 IC 7805를 이용하여 기본회로를 구성하고, 입력전압을 증가시키면서 출력전압의 변화를 관찰하였습니다. 발진이 발생하는 경우 입력단과 출력단에 전해콘덴서를 연결하여 출력파형을 안정화할 수 있었습니다. 또한 정전압 IC 응용회로를 구성하여 저항 R1과 R2의 값에 따른 출력전압 변화를 확인하였습니다. 2. 사이리스터 사이리스터는 pnpn 접합의 4층 구조 반도체 소자로, 게이트에 전류를 흘려주면 애노드와 캐소드 ...2025.01.13
-
저항의 병렬회로 실험 결과보고서2025.11.181. 병렬저항회로의 특성 병렬저항회로에서는 각 저항에 걸리는 전압이 동일해야 하는 이론적 특성을 가진다. 실험에서는 여러 저항값(100kΩ, 27kΩ, 10kΩ, 3.3kΩ 등)을 사용하여 병렬회로를 구성하고 각 저항 양단의 전압을 측정했다. 이론값과 측정값을 비교한 결과, 전압은 유사한 특징을 보였으나 저항의 오차율이나 측정기기의 오차로 인해 약간의 차이가 발생했다. 2. 합성저항 계산 및 측정 병렬회로의 합성저항은 1/Rt = 1/R1 + 1/R2 + 1/R3 공식으로 계산된다. 실험에서는 STEP 1에서 이론값 6.801kΩ,...2025.11.18
-
중앙대 전자회로 설계 실습 예비보고서 4_MOSFET 소자 특성 측정2025.01.111. MOSFET 특성 parameter 계산 Data Sheet를 이용하여 MOSFET의 문턱전압 Vth와 포화전류 Id,sat을 구하였습니다. 문턱전압 Vth를 구할 때 필요한 수식과 수치를 자세히 설명하였고, Vgs=0.6V일 때의 Id 값도 계산하였습니다. 2. MOSFET 회로도 구성 및 시뮬레이션 OrCAD를 이용하여 MOSFET 회로도를 설계하고, PSPICE로 Id-Vds 특성곡선을 시뮬레이션하였습니다. 시뮬레이션 결과를 이용하여 문턱전압 Vth와 포화전류 Id,sat을 구하고, 이를 Data Sheet 값과 비교하였...2025.01.11
-
BJT의 에미터 바이어스 및 콜렉터 궤환 바이어스 회로2025.01.121. 에미터 바이어스 회로 에미터 바이어스 회로는 고정 바이어스 회로에 저항을 하나 추가한 형태로 만들 수 있으며, 고정 바이어스 회로보다 안정된 동작을 보여준다. 에미터 바이어스 회로에서는 β값이 안정적이라는 것을 관찰할 수 있었다. 2. 콜렉터 궤환 바이어스 회로 콜렉터 궤환 바이어스 회로는 고정 바이어스 회로에서 베이스 저항을 콜렉터로 궤환시킨 구조로, 적은 부품을 사용할 수 있으며 안정된 동작을 보여준다. 콜렉터 궤환 바이어스에서는 I_C값이 안정적이라는 것을 관찰할 수 있었다. 3. 바이어스 회로 비교 7장과 8장에서 실험...2025.01.12
