
총 89개
-
서강대학교 고급전자회로실험 2주차 예비/결과레포트 (A+자료)2025.01.211. 전력증폭기 이번 실험에서는 전력증폭기 회로를 구성하고 분석하였다. 실험회로 1에서는 op amp를 이용한 반전증폭기를 구현하였고, 실험회로 2에서는 푸시풀 증폭기를 구현하였다. 실험회로 3에서는 반전증폭기와 푸시풀 증폭기를 연결한 2단 전력증폭기를 구현하였다. 각 회로의 동작 원리와 특성을 분석하고, 시뮬레이션 및 실험 결과를 비교하였다. 또한 설계 과제를 통해 원하는 특성의 전력증폭기를 직접 설계하고 구현하였다. 2. 반전증폭기 실험회로 1에서는 op amp를 이용한 반전증폭기를 구현하였다. 반전증폭기는 입력 신호의 전압을 ...2025.01.21
-
Differential Amp 입력단을 포함한 다단 증폭기 설계 프로젝트2025.01.281. Differential Amp 입력단 Differential Amp 입력단은 두 개의 입력 신호를 받아 그 차이를 증폭하는 회로입니다. 이 회로는 공통 모드 잡음을 제거하고 높은 입력 임피던스를 제공하는 장점이 있습니다. 이 프로젝트에서는 Differential Amp 입력단을 포함한 2단 이상의 증폭기를 설계하는 것이 목표입니다. 2. 다단 증폭기 설계 다단 증폭기는 여러 개의 증폭 단계를 가진 회로입니다. 이 프로젝트에서는 Differential Amp 입력단을 포함한 2단 이상의 증폭기를 설계하는 것이 목표입니다. 증폭기...2025.01.28
-
전자공학실험 17장 능동 부하가 있는 공통 소오스 증폭기 A+ 예비보고서2025.01.131. 공통 소오스 증폭기 이 실험에서는 정전류원과 전류 거울을 이용한 능동 부하(active load)가 있는 공통 소오스 증폭기(common source amplifier) 회로를 구성하고, 이를 바탕으로 공통 소오스 증폭기의 전압 이득을 구하고자 한다. 능동 부하는 아날로그 증폭기에서 널리 사용되고 있으며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 소신호 등가회로 공통 소오스 증폭기 회로의 저주파 대역에서의 전압 이득을 구하기 위해 소신호 등가회로를 그리면 전압 이득은 A_{V0} =-g_...2025.01.13
-
전기전자공학실험-JFET 바이어스 회로2025.04.301. JFET 고정 바이어스 회로 JFET 고정 바이어스 회로의 입력 및 출력 특성을 분석하였습니다. JFET의 드레인 특성곡선과 부하선의 교점이 동작점을 결정하며, 쇼클리 방정식을 이용하여 드레인 전류를 계산할 수 있습니다. 또한 출력단의 전압 VDS를 구할 수 있습니다. 2. JFET 자기 바이어스 회로 JFET 자기 바이어스 회로의 입력 및 출력 특성을 분석하였습니다. 이 회로에서는 VGS가 출력 전류 ID의 함수이며, 고정되지 않습니다. 쇼클리 방정식을 이용하여 드레인 전류를 계산할 수 있으며, 출력단의 전압 VDS, VS,...2025.04.30
-
실험 17_능동 부하가 있는 공통 소오스 증폭기 결과보고서2025.04.281. 능동 부하가 있는 공통 소오스 증폭기 이 실험에서는 실험 16에서 수행한 '정전류원과 전류 거울을 이용한 능동 부하(active load)가 있는 공통 수오스 증폭기(common source amplifier) 회로'를 구성하고, 이를 바탕으로 공통 소오스 증폭기의 전압 이득을 구하고자 하였다. 능동 부하는 아날로그 증폭기에서 널리 사용되고 있으며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 전압 이득 측정 실험 절차 3번에서는 전압 이득이 최소 10V/V 이상 나오는지 보기 위해 입력에 ...2025.04.28
-
[전자공학응용실험] 능동부하가 있는 공통 소스증폭기-예비레포트2025.04.261. 능동 부하가 있는 공통 소스 증폭기 이 실험에서는 정전류원 전류 거울을 이용한 능동 부하가 있는 공통 소스 증폭기 회로를 구성하고, 이를 바탕으로 공통 소스 증폭기의 전압 이득을 구하고자 한다. 능동 부하는 아날로그 증폭기에서 널리 사용되고 있으며, 간단한 공통 소스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 공통 소스 증폭기의 전달 특성 곡선 입력에 따라서 M1에 흐르는 전류와 부하에 흐르는 전류가 같아지는 출력을 구할 수 있고, 이를 통해 공통 소스 증폭기의 전달 특성 곡선을 구할 수 있다. 3. 공통 소...2025.04.26
-
전자회로설계실습 실습 7 결과보고서2025.01.041. Common Emitter Amplifier의 주파수 특성 실습을 통해 Common Emitter Amplifier의 주파수 특성을 관찰하였습니다. 주파수를 변화시키면서 입력, 출력 전압과 전압 이득을 측정하였고, 커패시터 값을 변경하여 주파수 응답 특성의 변화를 확인하였습니다. 저주파 영역에서는 측정값과 시뮬레이션 값의 오차가 크게 나타났는데, 이는 저주파 신호에 고주파 노이즈가 섞여 정확한 측정이 어려웠기 때문입니다. 하지만 대역폭 영역에서는 시뮬레이션 결과와 잘 일치하는 것을 확인할 수 있었습니다. 1. Common Em...2025.01.04
-
A+ 전자회로설계실습_Voltage Regulator 설계2025.01.211. 전파정류회로 전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압공급기(DC power Supply)를 설계, 구현, 측정, 평가하는 것이 이 실습의 목적입니다. 전파정류회로는 입력 주파수의 1/2배인 출력 주파수를 가지며, 이를 이용하여 출력 전압의 리플 전압을 최소화하도록 설계합니다. 2. 전원 설계 5 KΩ의 부하(RL)에 걸리는 직류전압의 최대치(Vp)가 4.4 V이며, 리플(Vr)이 0.9 V 이하가 되도록 교류 입력 전원의 크기와 커패시터(C)의 크기를 설계합니다. 다이오드의 저항은 0.7 KΩ으...2025.01.21
-
실험 4. 반파 및 전파 정류 예비결과보고서2025.01.021. 정류기 회로 정류기 회로는 교류전류에서 DC전류를 얻어내기 위해 정류작용에 중점을 두고 만들어진 전기적인 회로소자 또는 장치입니다. 다이오드 정류기는 입력 사인파를 단극성 출력으로 변환시키며, 맥동하는 파형을 보일 것입니다. 2. 반파 정류기 반파 정류기에서는 AC 파형의 (+)나 (-)극 중 하나만 통과되고 나머지 반은 차단됩니다. 이상적인 반파 정류기는 스위치 역할을 할 수 있으며, 순방향 바이어스가 걸리면 스위치가 닫혀 전류를 통과시키고, 역방향 바이어스가 걸리면 스위치가 열려 전류를 통과시키지 않습니다. 3. 브릿지 정...2025.01.02
-
전자공학실험 6장 공통 이미터 증폭기 A+ 결과보고서2025.01.151. 공통 이미터 증폭기 공통이미터 증폭기는 베이스가 입력 단자, 컬렉터가 출력 단자, 이미터가 공통 단자인 증폭기이고, 높은 전압 이득을 얻을 수 있다는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 이미터 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구하고, 이를 실험에서 확인하고자 한다. 2. BJT 동작 영역 실험회로 1에서 VBB가 0~0.5V일 때는 출력전압 VO가 거의 바뀌지 않고 VBB또한 VBE>0.7의 조건을 만족하지 않아 cut-off(차단영역)임을 알 수 있다....2025.01.15