
총 58개
-
전자회로설계 및 실습2_설계 실습2. OP Amp의 특성측정 방법 및 Integrator 설계_예비보고서2025.01.221. Offset Voltage OP Amp의 offset 전압을 측정하는 방법에 대해 설명합니다. 이상적인 OP AMP에서는 두 입력단자를 접지하면 출력전압이 0V가 되지만, 실제 OP AMP에서는 내부에 offset voltage가 존재하여 출력전압이 0V가 아닙니다. 이 offset voltage를 측정하기 위해서는 이득이 100(V/V)와 1000(V/V)인 반전 증폭기를 설계하고, 두 입력단자를 접지한 상태에서 출력전압을 측정하여 계산하는 방법을 제시합니다. 또한 offset voltage를 최소화하는 방법으로 가변저항을 ...2025.01.22
-
중앙대 전자회로설계실습 결과보고서22025.01.121. Op Amp의 특성 측정 이번 실험에서는 이상적인 op amp가 아닌 경우 발생하는 offset voltage와 slew-rate에 대하여 직접 측정하고 이론값과 비교를 진행해보았다. 실험결과는 이론값과 크게 다르지 않았으나 실험 4.1(B)에서 출력파형이 크게 요동쳐 적당한 평균 값을 찾기가 어려웠으며 실험값으로 구한 offset voltage의 값도 차이가 있음을 확인할 수 있었다. 또한 실험 4.2(A)에서 osilloscope와 연결된 cable의 문제로 출력 파형이 제대로 나오지 않아 어려움이 있었다. 노후된 기계들로...2025.01.12
-
중앙대 전자회로 설계 실습 결과보고서2_Op Amp의 특성측정 방법 및 Integrator 설계2025.01.111. Op Amp의 특성 측정 이 실험에서는 Op Amp의 특성을 측정하고 분석하였습니다. Offset Voltage, Offset Current와 같은 Op Amp의 한계를 이해하고, Integrator 회로에서 발생하는 Slew-rate 현상을 실험적으로 측정하였습니다. 실험 결과를 이론값과 비교 분석하여 Op Amp의 내부 구조와 작동 원리에 대해 이해할 수 있었습니다. 2. Integrator 회로 설계 Integrator 회로를 설계하고 실험하였습니다. RF 값에 따른 출력 파형의 변화를 관찰하고, PSPICE 시뮬레이션 ...2025.01.11
-
중앙대 BJT와 MOSFET을 사용한 구동(switch) 회로 예비보고서2025.05.051. 구동회로 측정 함수발생기는 예를 들어 5 Vpp square pulse를 선택하면, 부하가 50 Ω일 때 평균이 0 V이고 +2.5 V, -2.5 V의 펄스를 생성한다. 설계한 구동회로에 1Hz, 5 Vdc square pulse (50%)를 인가하려면 함수발생기의 전압(Vpp), OFFSET을 어떻게 조정해야 하는가? 제시문에 따르면 함수발생기는 전면 출력에 5 Vpp square pulse를 선택한 경우 그 절반을 각각 양수 및 음수의 진폭으로 가지는 펄스를 생성한다. 함수발생기의 실제 출력은 전면의 화면에 표시된 Vpp ...2025.05.05
-
아날로그회로실험및설계 Ideal Op-Amp의 특성 실험 보고서2025.01.241. Ideal Op-Amp의 특성 이번 실험에서는 Ideal Op-Amp의 Input Offset Voltage, Bias Current, Slew Rate 특성을 이해하고 실험을 통해 확인하였습니다. 실험 결과 LM741 Op-Amp의 경우 Input Offset Voltage는 약 4mV, Bias Current는 약 40nA, Slew Rate는 약 0.49V/us로 측정되었습니다. LM324 Op-Amp의 경우 Input Offset Voltage는 약 0.5mV, Bias Current는 약 50nA, Slew Rate는...2025.01.24
-
[전기회로설계실습] 설계 실습 8. 인덕터 및 RL회로의 과도응답2025.05.131. RL회로 설계 및 과도응답 분석 본 실험은 주어진 시정수를 갖는 간단한 RL회로를 설계하고 이를 측정하여 과도응답을 확인하는데 의의가 있다. RL회로의 시정수는 인덕턴스값을 저항값으로 나누어 구할 수 있고, 인덕터 전압이 입력 전압의 0.368배가 될 때까지의 걸린 시간을 확인하는 것으로 실험적 측정이 가능하다. Oscilloscope에서는 1.05%의 적은 오차율로 성공적인 실험이 이루어졌고, 마찬가지로 시뮬레이션 결과 또한 0.5%의 적은 오차율로 성공적인 실험이 이루어졌다고 판단된다. 2. RL회로와 RC회로의 차이 분석...2025.05.13
-
[A+] 중앙대학교 전기회로 설계실습 예비보고서 6. 계측장비 및 교류전원의 접지상태의 측정방법설계2025.04.291. 전기회로 설계 실습 전기회로 설계 실습 예비보고서 6에서는 DMM을 사용하여 실험실 교류전원(220 V) power outlet(소켓) 두 개의 접지 사이의 전압을 측정하는 방법을 설계하였습니다. 또한 Function Generator의 출력저항과 DMM, 오실로스코프의 입력 저항을 확인하고, Function Generator 출력이 5 Vpp의 사인파(DC offset=0 V)일 때 주파수에 따른 DMM과 오실로스코프의 측정값 관계를 예상하였습니다. 마지막으로 Function Generator와 오실로스코프의 접지 간 전압을...2025.04.29
-
BJT와 MOSFET을 사용한 구동(switch) 회로2025.01.111. BJT 구동 회로 설계 BJT 2N3904를 사용하여 BL-B4531 LED를 구동하는 회로를 설계하려 한다. BJT가 완벽하게 saturation 영역에서 동작하게 하기 위해서는 적절한 저항 값 R1, R2, RC를 설정해야 한다. 부하가 emitter에 연결된 LED 구동회로 설계 시 LED에 2V가 걸리고 20mA가 흐르도록 R1, R2, RC를 구한다. LED가 ON될 때 회로의 총 소비전력도 계산한다. 부하가 inverter에 연결된 LED 구동회로 설계 시 LED에 2V가 걸리고 20mA가 흐르도록 R3를 구하고, ...2025.01.11
-
[A+]전자회로설계실습 실습 2 결과보고서2025.01.041. 센서의 구현 실험 결과 offset voltage가 증폭되어 4.23V가 출력되었습니다. Amplifier의 두 단자를 모두 접지하였지만, 입력단자의 미세한 신호가 매우 큰 open loop gain에 의해 증폭되었습니다. Open loop gain은 증폭비를 알 수 없기 때문에 offset voltage를 구할 수 없습니다. 2. Integrator의 동작 실험에서는 가변저항을 530Ω에 가까운 500Ω정도로 맞추어 입력저항으로 연결하였습니다. 이에 따라 Function generator는 2Vpp로 설정되어 있기 때문에 F...2025.01.04
-
중앙대학교 전자회로설계실습 예비1. Op Amp를 이용한 다양한 Amplifier 설계 A+2025.01.271. Thevenin 등가회로 구현 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 PSPICE로 그려서 제출하였습니다. Thevenin 등가회로를 구현하기 위해 무부하 상태에서 단자 사이의 전압을 측정하여 Vth를 구하고, 10kΩ 저항을 연결했을 때 전압이 줄어든 것을 이용하여 Rth를 계산하였습니다. 2. Inverting Amplifier 설계 및 시뮬레이션 주파수가 2kHz인 센서의 출력을 증폭하여 1Vpp의 출력을 내는 Inverting Amplifier를 설계하였습니다. 설계 과정과 회로, PSPICE 출력파형...2025.01.27