
총 58개
-
중앙대학교 전자회로설계실습 예비2. Op Amp의 특성측정 방법 및 Integrator 설계2025.01.271. Op Amp의 Offset Voltage 측정 Op Amp의 Offset Voltage 측정 방법에 대해 설명합니다. 이상적인 Op Amp를 사용하여 Inverting Amplifier 회로를 설계하고, 유한한 크기의 Open Loop Gain을 고려하여 Offset Voltage를 측정하는 방법을 기술합니다. 또한 Data Sheet에서 Offset Voltage의 min, typ, max 값의 의미와 Offset Voltage 조정 방법에 대해 설명합니다. 2. Op Amp의 Slew Rate 측정 Op Amp의 Slew ...2025.01.27
-
전자회로설계실습 2번 예비보고서2025.01.201. Op Amp의 특성 측정 Op Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현, 측정, 평가한다. 이상적인 Op Amp를 가정할 경우 출력전압은 0V가 되지만 실제 Op Amp의 경우에는 Op Amp 내부에 Offset voltage가 존재하므로 출력전압이 0V가 아니다. Offset voltage를 측정하기 위해 이상적인 Op Amp를 사용하여 Inverting Amplifier를 설계하고, 두 입력 단자를 접지하여 출력전압을 측정하여 offset voltage를 구한다. Slew rat...2025.01.20
-
[중앙대학교 3학년 1학기 전자회로설계실습] 예비보고서2 구매 시 절대 후회 없음(A+자료)2025.05.141. Op Amp의 특성측정 방법 Op Amp의 offset 전압과 slew rate를 측정하는 회로를 설계, 구현, 측정, 평가하였습니다. Offset voltage 측정 방법으로 이상적인 Op-Amp를 사용하여 100 Hz에서 Gain이 100 (V/V), 1000 (V/V)인 Inverting Amplifier를 설계하고, 유한한 크기의 open loop gain을 고려하여 이득을 구하는 수식을 제출하였습니다. 또한 Non-inverting amplifier의 gain을 이용하여 offset voltage를 측정하는 방법을 기...2025.05.14
-
전자회로설계실습 2번 결과보고서2025.01.201. Op Amp의 Offset Voltage 측정 Open loop gain 회로를 설계하여 Offset voltage를 측정한 결과, 3.2mV의 출력파형이 나왔다. Gain이 100 V/V인 Inverting Amplifier회로와 1000 V/V일 때의 출력전압을 측정하여 Offset voltage를 계산한 결과, 약 0.792 mV~0.12mV 사이의 값임을 알 수 있었다. Offset voltage의 영향을 최소화시키는 실험은 측정된 Offset voltage가 너무 작아 변인의 영향을 확인하기 어려웠다. 2. Op Am...2025.01.20
-
중앙대 전자회로 설계 실습 예비보고서 2_Op Amp의 특성측정 방법 및 Integrator 설계2025.01.111. Offset Voltage OP-Amp의 입력단자를 접지시키면 이상적인 경우 출력전압은 0V가 되어야 하지만, 실제 OP-Amp에는 Offset Voltage가 존재하여 출력전압이 0V가 아니다. Offset Voltage를 측정하는 방법으로는 Open Loop Gain을 이용하는 것이 부정확하므로, 실제 회로를 구성하여 출력전압을 측정하고 이를 이용하여 Offset Voltage를 계산하는 방법을 사용한다. Offset Voltage 데이터시트에는 최소값이 없는 이유는 Offset Voltage가 작을수록 좋기 때문이며, 일...2025.01.11
-
전기회로설계실습 예비보고서 8. 인덕터 및 RL회로의 과도응답2025.01.171. RL 직렬회로 설계 RL 직렬회로를 설계하여 time constant가 10 μs가 되도록 한다. 이를 위해 저항 R=1kΩ을 사용한다. Function generator의 출력을 1V의 사각파(high = 1V, low = 0V, duty cycle = 50%)로 하고, 주파수는 5kHz로 설정한다. 저항전압과 인덕터전압의 예상파형을 그래프로 제시한다. 2. 오실로스코프 설정 Function generator 출력(CH1)과 인덕터전압(CH2)을 동시에 관측할 수 있도록 회로와 오실로스코프를 연결한다. Volts/DIV는 2...2025.01.17
-
전기회로 설계 및 실습 예비보고서 - 인덕터 및 RL회로의 과도응답2025.04.281. RL 직렬회로 설계 주어진 시정수 10μs를 갖는 RL 직렬회로를 설계하기 위해 10mH 인덕터와 가변저항을 사용하여 저항 값을 1kΩ으로 맞추었다. 이를 통해 시정수 τ = L/R = 10μs를 만족하는 회로를 구현할 수 있다. 2. RL 회로의 과도응답 분석 Function generator에서 1V 크기의 50% 듀티 사각파를 인가하고, 주기 T = 100μs (f = 10kHz)로 설정하여 RL 회로의 과도응답을 관찰하였다. 이론적으로 인덕터는 5τ = 50μs 이후에는 내부저항만 남게 되므로, 저항 전압과 인덕터 전압...2025.04.28
-
중앙대학교 전자회로설계실습 Op Amp의 특성측정 방법 및 Integrator 설계2025.05.101. Offset Voltage OP-Amp 내부에 Offset voltage가 존재하므로 출력전압은 0 V가 아니며 그 출력전압을 Open loop gain으로 나누면 Offset voltage를 구할 수 있다. 그러나 실제로는 이런 방법을 사용할 수 없는데, 그 이유는 1번 단자와 2번 단자에 같은 입력전압을 넣으면 Differential 성분이 0이라고 추측하기 쉽지만 실제로는 Op-Amp안의 설계를 보면 Offset-free op amp의 +단자에 가 연결되어있어 정확히 Matching이 되어 있지 않기 때문에 Differe...2025.05.10
-
[전기회로설계실습] 설계 실습 7. RC회로의 시정수 측정회로 및 방법설계2025.05.131. RC회로의 시정수 측정 본 실험은 간단한 RC회로에서 시정수를 측정하는 방법 및 과도응답을 익히는데 의의가 있다. DMM의 내부저항을 측정하기 위해 저항과 DMM을 직렬 연결하여 전압의 분배법칙을 통해 값을 구해냈다. RC회로의 시정수는 저항과 커패시터값의 곱으로 구할 수 있고, 충전될 때는 입력 전압의 저항에 걸리는 전압이 0.368배가 될 때까지 걸리는 시간을 측정하고, 방전될 때는 입력 전압의 -0.368배가 될 때까지 걸리는 시간을 측정하였다. Function generator, 저항, 커패시터, Function gen...2025.05.13
-
RL회로의 시정수 측정회로 및 방법설계2025.05.151. RL 회로의 시정수 측정 실험을 통해 10mH 인덕터의 시정수를 측정하였다. DMM을 통해 인덕터의 저항을 26.9Ω으로 측정하였고, 1KΩ의 가변저항을 사용하여 10us의 시정수를 갖는 RL 회로를 구성하였다. 오실로스코프를 통해 측정한 결과, 시정수가 8us로 나타났는데, 이는 이론값과 약 20% 정도의 오차가 있었다. 오차의 원인으로는 가변저항과 인덕터의 오차, 측정 과정에서의 오차 등이 있었다. 2. 입력 전압의 OFFSET 및 크기 변화에 따른 영향 입력 전압의 OFFSET을 제거하고 크기를 5V로 증가시켜 실험을 반...2025.05.15