총 62개
-
한양대 Decoder & Encoder2025.05.041. 디코더 (Decoder) 디코더는 복호기라는 뜻으로, 2진수로 되어 있는 데이터를 복원시키는 논리 회로입니다. n개의 입력과 2^n개의 출력으로 구성되어 있으며, 명령어의 address를 해독할 때 주로 사용되고 복호화 작업을 수행하는 목적을 지니고 있습니다. 활성화 신호 (Enable Signal)을 갖는 디코더의 경우, 활성화 신호 EN이 0일 때 두 입력값에 무관하게 0 값을 출력하며, EN'일 때는 EN의 역 값으로 1일 때 0을 출력합니다. 대표적인 디코더 소자로는 74LS139 (1-of-4 Decoder)와 74L...2025.05.04
-
디지털 로직 게이트와 MOSFET 실험2025.11.181. MOSFET의 특성 및 동작원리 MOSFET은 전압을 인가하여 구동하는 전압제어소자로, 전기적으로 절연되어 있어 높은 입력임피던스를 가진다. 소자가격이 비싸지만 열 안정성이 우수하고 빠른 스위칭 속도를 제공하여 저전력 응용 및 디지털 로직에 널리 사용된다. BJT와 달리 입력전류가 거의 필요하지 않아 전력소비가 적다. 2. NAND 게이트와 NOR 게이트의 동작 NAND 게이트는 두 입력이 모두 High일 때만 출력이 Low이고, 나머지 경우는 High이다. NOR 게이트는 두 입력이 모두 Low일 때만 출력이 High이고, ...2025.11.18
-
디지털집적회로설계 실습: 기본 논리게이트 시뮬레이션2025.11.151. INVERTER (인버터) 인버터는 입력 신호를 반전시키는 기본 논리게이트이다. 실습에서 pulse 파형의 입력 신호를 사용하여 시뮬레이션을 수행했으며, 결과 그래프에서 입력과 출력 신호가 정반대의 값을 가지는 것을 확인하여 제대로 구현되었음을 검증했다. 2. NAND 게이트 NAND 게이트는 두 입력 신호가 모두 1일 때만 출력이 0이 되고, 나머지 모든 경우에 출력이 1이 되는 논리게이트이다. 실습에서 INA, INB 입력에 대한 OUT 출력을 분석하여 NAND 게이트의 동작 원리를 파형 그래프로 확인했다. 3. AND 게...2025.11.15
-
디지털집적회로설계 NOR/OR 게이트 레이아웃 설계 및 시뮬레이션2025.11.151. NOR 게이트 레이아웃 설계 NOR 게이트는 트랜지스터 레벨에 따라 설계되었으며, SP 파일을 수정하여 구현되었다. 시뮬레이션 파형 분석을 통해 입력 신호(InA, InB)에 따른 출력(OUTPUT)을 확인하였고, 레이아웃 추출 후 파형이 정상적으로 작동함을 검증했다. 이 과정에서 트랜지스터 배치와 연결 구조의 이해가 중요하며, 정확한 논리 동작을 확인할 수 있었다. 2. OR 게이트 레이아웃 구현 OR 게이트는 NOR 게이트와 인버터(INVERTER)를 조합하여 구현되었다. 두 회로의 레이아웃을 통합하여 설계하였고, 입력 신...2025.11.15
-
전류원 및 전류 미러 회로 실험2025.11.171. 전류 미러 회로 집적회로에서 공통의 정전류원으로 생성된 기준 전류를 복사하여 각 회로에 일정 전류를 공급하는 회로. NPN 또는 PNP 트랜지스터 사용 여부와 부하저항 위치에 따라 전류 싱크형과 전류 소스형으로 구분된다. 두 트랜지스터의 베이스-에미터 전압(VBE)이 동등하면 에미터 전류와 콜렉터 전류도 같아져 전류가 복사되는 원리로 동작한다. 2. JFET 전류원 JFET를 이용한 전류원 회로로, 부하저항(RL) 값을 변경하며 드레인-소스 간 전압(VDS)과 부하전류(IRL)를 측정하는 실험. 51Ω에서 20Ω, 82Ω, 1...2025.11.17
-
아날로그 및 디지털 회로 설계실습 예비보고서 4주차2025.01.171. 전압제어 발진기 전압제어 발진기(VCO: Voltage Controlled Oscillator)를 설계하고 전압을 이용한 발진 주파수의 제어를 실험으로 확인한다. 슈미츠 회로의 특성을 실험하고, 시뮬레이션 도구를 이용하여 슈미트 트리거 회로를 설계한다. 또한 전압제어 발진기 회로를 설계하고 출력 파형을 관찰하며, 전압 변화에 따른 주파수 변화를 그래프로 나타낸다. 중심 주파수 2kHz가 되도록 회로를 설계하고, 슈미츠 회로의 저항비와 커패시터 값 변화에 따른 출력 파형 변화를 관찰한다. 1. 전압제어 발진기 전압제어 발진기(V...2025.01.17
-
JK flip-flop 실험 결과 및 특성 분석2025.11.161. JK Flip-Flop의 기본 동작 원리 JK flip-flop은 J와 K 입력값에 따라 다양한 동작을 수행한다. J=0, K=0일 때는 이전 상태를 유지하고, J=0, K=1일 때는 0으로 리셋, J=1, K=0일 때는 1로 셋, J=1, K=1일 때는 토글(이전 상태와 반전)된다. 본 실험에서는 TTL IC 7402 NOR gate, TTL IC 7404 NOT gate, TTL IC 7410 3입력 AND gate를 사용하여 JK flip-flop을 구성하고 진리표를 완성시켰다. 2. Single Chip JK Flip-...2025.11.16
-
[전자공학응용실험]14주차_10차실험_실험28 아날로그-디지털 변환기_결과레포트_A+2025.01.291. 아날로그-디지털 변환기 아날로그 신호를 디지털로 변환할 때 이상적인 아날로그-디지털 변환기와 달리 양자화 오차가 발생하여 DNL(Differential Non-Linearity)과 INL(Integral Non-Linearity)이 발생하게 된다. DNL은 1-(V(x)-V(x-1))/LSB로 표현될 수 있는데 LSB를 줄이기 위해서는 비트 수를 줄여야 하기 때문에 결과가 달라지므로 LSB는 줄일 수 없으며 V(x)는 출력 코드가 x에 해당되는 아날로그 전압의 양 끝 전압으로 이 차이를 줄여서 DNL을 줄일 수 있다. INL은...2025.01.29
-
시스템 반도체 등 비메모리 반도체 기술력 현황에 대한 보고서2025.01.021. 시스템 반도체 시스템 반도체는 미래 유망 산업 및 서비스 창출과 직결되는 핵심 부품으로 최근 경제, 산업에 미치는 파급 효과가 크다. 국내 주요 시스템 반도체 기업으로는 삼성전자 시스템LSI, LX세미콘 등이 있으며, 글로벌 팹리스 시장은 빠르게 성장하고 있다. 스마트폰의 핵심 부품인 애플리케이션 프로세서(AP)는 시스템 반도체의 대표적인 예로, 애플, 퀄컴, 삼성전자 등이 경쟁하고 있다. 또한 주문형 반도체 ASIC과 CMOS 이미지센서, 디스플레이 드라이버 칩(DDI), 전력관리칩(PMIC) 등이 시스템 반도체 분야에 속한...2025.01.02
-
아날로그 및 디지털 회로 설계실습 결과보고서122025.01.171. 클럭 생성 회로 Function generator를 이용하여 1Hz의 Clock 신호를 생성하고, BCD 카운터에 연결하여 7-segment에 출력하는 회로를 구현했습니다. 클럭 신호에 따라 0부터 9까지 카운팅되는 것을 확인했습니다. 2. 2자리 숫자 표시 회로 1자리 숫자 카운터 회로를 두 개 연결하여 00부터 99까지 증가하는 2자리 숫자 표시 회로를 구현했습니다. 중간 신호를 조작하여 카운터 증가의 최대치를 99로 설정했습니다. 3. 디지털 회로 설계 이번 실습을 통해 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 ...2025.01.17
