총 2,653개
-
[A+] 중앙대학교 아날로그및디지털회로설계실습 결과보고서 9. 4-bit Adder 회로 설계2025.04.291. 조합 논리 회로 조합 논리 회로란, 논리 회로에서 그 출력이 생각하고 있는 시점에서의 회로 입력 값만으로 정해지는 회로를 의미한다. 본 실습 9에서는 이러한 조합 논리 회로의 예로 두 개 이상의 수를 입력하여 이들의 합을 출력으로 나타내는 회로인 가산기 회로를 설계해보았다. 본 실습 9를 통해 조합논리회로의 예시인 전가산기의 동작과 기능에 대해 학습할 수 있다. 2. 전가산기 회로 설계 첫 번째 실험으로, AND/OR gate를 이용하여 전가산기를 설계한 결과, 전가산기 진리표와 동일하게 동작하는 것을 확인할 수 있었다. 두 ...2025.04.29
-
(경북대) 전자회로설계 팀프로젝트2025.01.291. 전자회로 설계 이 프레젠테이션은 전자회로 설계 프로젝트에 대한 내용을 다루고 있습니다. 주요 내용으로는 전압 분배 회로 설계, OP 앰프 특성 및 한계, 전류 부스터 회로 설계 등이 포함되어 있습니다. 회로 설계 시 소자 수 최소화, 전력 소모 최소화 등의 고려사항을 바탕으로 최적의 회로를 구현하고자 하는 것으로 보입니다. 1. 전자회로 설계 전자회로 설계는 전자 기기와 시스템을 구현하는 데 있어 매우 중요한 역할을 합니다. 회로 설계 과정에서는 회로의 기능, 성능, 효율성, 안전성 등을 고려해야 합니다. 이를 위해 회로 이론...2025.01.29
-
아날로그 및 디지털회로 설계 실습 실습11_카운터설계_예비보고서2025.01.211. 4진 비동기 카운터 4진 비동기 카운터에 1MHz의 구형파를 인가할 때, Q1 신호의 주파수는 0.5MHz이고 Q2 신호의 주파수는 0.25MHz입니다. 비동기식 4진 카운터에서 첫 번째 Flip Flop의 Q가 두 번째 Flip Flop으로 들어가고 Clk가 inverting되므로 입력 신호가 falling edge일 때 다음 신호가 변화합니다. 2. 8진 비동기 카운터 8진 비동기 카운터의 회로도를 그리고, CLK 입력에 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계합니다. 또한 Q1, Q2, Q3 출...2025.01.21
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 카운터 설계2025.05.101. 4진 비동기 카운터 1MHz의 구형파를 인가할 때, Q1 신호의 주파수는 500kHz, Q2 신호의 주파수는 250kHz이다. 입력 신호, Q1 신호, Q2 신호의 파형을 함께 그렸다. 2. 8진 비동기 카운터 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계하였다. Q1, Q2, Q3 출력 신호에 LED를 연결하여 카운터의 상태에 따라 LED에 불이 들어오도록 연결하였다. 3. 10진 비동기 카운터 16진 비동기 카운터와 리셋 회로를 이용하여 10진 비동기 카운터를 설계하였다. 버튼 입력에 따라 카운터가 증...2025.05.10
-
BJT와 MOSFET을 사용한 LED 구동 회로 설계2025.11.131. BJT를 이용한 LED 구동회로 설계 BJT 2N3904를 사용하여 BL-B4531 LED를 구동하는 회로를 설계한다. 구동신호는 1 Hz, 5 Vdc의 square pulse(duty=50%)이다. BJT가 saturation 영역에서 동작하도록 설정하며, LED에 2V가 걸리고 20mA가 흐르도록 한다. 부하가 emitter에 연결된 경우와 inverter 출력에 연결된 경우 두 가지 구성을 비교 분석한다. 각 경우의 소비전력을 계산하고, 한 주기 동안의 총 소비전력을 구한다. 2. MOSFET을 이용한 LED 구동회로 설...2025.11.13
-
중앙대학교 전자회로설계실습 Common Emitter Amplifier 설계2025.05.101. Common Emitter Amplifier 설계 전자회로 설계 및 실습 예비보고서에서 Common Emitter Amplifier 회로를 설계하는 과정이 설명되어 있습니다. 주요 내용으로는 Emitter 저항을 사용한 Common Emitter Amplifier 회로 설계, 이론부의 overall voltage gain 식을 이용한 부하저항 결정, 바이어스 전압 및 저항 값 계산, PSPICE 시뮬레이션을 통한 출력 파형 분석, 입력 신호 크기 조절을 위한 추가 저항 설계 등이 포함되어 있습니다. 1. Common Emitt...2025.05.10
-
전자회로설계실습 5차 예비보고서2025.05.101. BJT와 MOSFET을 이용한 구동(switch) 회로 설계 이 보고서는 BJT와 MOSFET을 사용하여 TTL 레벨의 전압(5 V)으로 동작하는 RTL switch 회로를 설계하고 구현하여 relay 또는 LED를 구동하고 그 동작을 측정 및 평가하는 것을 목적으로 합니다. 보고서에서는 BJT와 MOSFET 회로의 설계 과정과 계산, 그리고 회로 측정 방법 등을 자세히 설명하고 있습니다. 2. BJT를 이용한 LED 구동 회로 설계 보고서에서는 BJT 2N3904를 사용하여 BL-B4531(VF = 2 V, IF = 20 m...2025.05.10
-
중앙대 전기회로설계실습 예비보고서92025.05.141. RL 회로 설계 이 실습의 목적은 주어진 시정수를 갖는 RL 회로를 설계하고 이를 측정하는 방법을 설계하는 것입니다. 실습에 필요한 기본 장비 및 부품이 제시되어 있으며, 구체적인 설계 실습 계획으로 C = 10nF인 커패시터와 R을 직렬 연결하여 Cutoff frequency가 15.92kHz인 LPF를 설계하는 것이 포함되어 있습니다. 1. RL 회로 설계 RL 회로 설계는 전자 회로 설계 분야에서 매우 중요한 부분입니다. RL 회로는 저항(R)과 인덕터(L)로 구성되며, 전류와 전압의 관계를 나타내는 미분 방정식을 통해 ...2025.05.14
-
디지털집적회로설계 - 1bit Full Adder 구현 실습2025.11.151. Full Adder 회로 설계 1bit Full Adder를 Subcircuit 방식으로 구현한 실습 과제입니다. Half Adder와 OR 게이트를 조합하여 Full Adder를 설계했으며, 입력 신호로 Pulse를 사용하여 시뮬레이션을 수행했습니다. 진리표와 비교하여 Sum 출력값이 정확하게 나왔음을 확인했습니다. 이 설계는 향후 다중 비트 Full Adder 구현 시 재사용 가능하도록 모듈화되었습니다. 2. CMOS 기본 게이트 설계 Inverter, NAND, AND, OR, XOR 등의 기본 논리 게이트를 트랜지스터 ...2025.11.15
-
전자회로설계 및 실습3_설계 실습3. Voltage Regulator 설계_결과보고서2025.01.221. 전파정류회로 전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압공급기(DC power Supply)를 설계, 구현, 측정, 평가하였다. 전해콘덴서를 미리 단락해서 방전시킨 후에 충전방향을 예상해서 극성에 맞게 연결하여 회로를 구성하였다. Function Generator에 20kHz의 주파수를 입력하여 출력된 값을 확인하였다. 2. 출력파형 부하에 걸리는 파형을 오실로스코프로 확인하여 DC coupling과 AC coupling을 사용한 파형을 제출하였다. 두 파형의 차이점을 기술하고 0V, Vp, Vr을...2025.01.22
