총 160개
-
아날로그 및 디지털회로 설계 실습 실습11_카운터설계_결과보고서2025.01.211. JK Flip-Flop JK Flip-Flop은 두 개의 입력신호에 따라 Logic 1(HIGH) 또는 Logic 0(LOW)값을 출력하는 소자이다. JK Flip-Flop을 이용하여 동기 방식과 비동기 방식으로 카운터를 설계하였다. 2. 동기 카운터 8진 동기 카운터의 경우 JK Flip-Flop 3개를 이용하여 각 2진 비트의 출력을 만들고, Q1의 출력을 2번 째 JK Flip-Flop의 입력으로 사용하고, Q1과 Q2의 출력을 AND 게이트의 입력으로 사용한 후 그 출력을 3번 째 JK Flip-Flop의 입력으로 사용...2025.01.21
-
플립플롭회로의 종류와 진리표2025.01.191. SR 플립플롭 SR 플립플롭은 가장 기본적인 플립플롭이다. set-reset 플립플롭은 두 입력, 즉 set 및 reset 입력을 가지고 있으며, 이 입력을 통해 상태를 변경할 수 있다. 두 개의 입력 S와 R이 있고, 두 개의 출력 Q와 Q'이 있는데, 이는 보수 관계다. S와 R에 입력하는 값에 따라 SR 플립플롭의 저장값이 달라진다. 2. JK 플립플롭 JK 플립플롭은 세 개의 입력(J, K, 및 클럭)을 가지고 있으며, 복잡한 상태 변화를 허용한다. SR 플립플롭은 모두 입력이 1인 경우 부정(X)이므로 사용 불가능, ...2025.01.19
-
스마트 생산과 자동화: 이산제어와 PLC 타이머 및 카운터2025.11.141. PLC 타이머 (Timer) 입력과 출력 사이에 시간 지연이 필요한 경우 사용된다. TON(타이머 ON)은 입력 신호 후 T만큼 시간이 지난 후 타이머가 ON 상태가 되며, TOFF(타이머 OFF)는 입력 신호가 끝난 뒤 T만큼의 시간이 지난 후 타이머가 OFF 상태가 된다. 접착공정의 경화 시간, 냉각시스템의 송풍기 지연 운전 등에 활용된다. 사다리 논리도에서만 시간 지연을 표시할 수 있다. 2. PLC 카운터 (Counter) 입력 펄스를 계수하는 장치로, CTU(업 카운터)는 입력 펄스당 +1씩 증가하고, CTD(다운 카...2025.11.14
-
아날로그및디지털회로설계실습 (예비)설계실습 3. 스텝 모터 구동기 A+2025.01.291. 스텝 모터 구동기 스텝 모터의 회전각은 가해진 펄스 수를 조정함으로써 제어할 수 있다. 1회전 100펄스의 스텝 모터가 있다면, 구동회로에서 1개의 펄스를 보낼 때 스텝 모터는 3.6도 회전한다. 범용 이동 레지스터 74HC194의 데이터시트를 분석하여 CLK, S1, S0 신호에 따른 출력 동작을 확인하였다. ULN2003AN IC의 데이터시트를 바탕으로 2개의 BJT와 3개의 저항으로 이루어진 Darlington Pair 회로를 구성하여 전류 증폭을 확인하였다. 1. 스텝 모터 구동기 스텝 모터 구동기는 정밀한 위치 제어가...2025.01.29
-
[예비보고서] 3.스텝 모터 구동기2025.04.251. 스텝 모터 구동 스텝 모터의 회전각은 가해진 펄스 수를 조정함으로써 제어할 수 있다. 1회전 100펄스의 스텝 모터가 있다면, 1개의 펄스를 보낼 때 스텝 모터는 360도/100 = 3.6도 회전한다. 2. 범용 이동 레지스터 74HC194 범용 이동 레지스터 74HC194의 동작은 입력 S0와 S1의 조합에 따라 달라진다. CLR이 Low라면 출력은 초기화되고, S0와 S1이 Low-High일 때 레지스터가 좌측으로 Shift, High-Low일 때 우측으로 Shift, High-High일 때 Parallel load 입력이...2025.04.25
-
전자기기 측정 연습 결과보고서2025.01.061. 전자기기 측정 이번 실험에서는 오실로스코프, 프로브와 디지털 멀티미터를 활용해 전자 기기 측정 연습을 하였습니다. 오실로스코프는 전기 신호를 시간에 따라 그래프로 나타내는 기기로 전기 신호의 주기, 진폭, 주파수, 위상 등을 분석할 수 있습니다. 프로브는 전압계나 오실로스코프 등 입력 단자에 접속해서 피측정점에 접촉시키기 위해 사용하며, 디지털 멀티미터는 전압 측정 외에 전류나 저항을 측정할 수 있습니다. 실험 과정에서 여러 번 실험을 다시 진행해야 했던 이유는 컴퓨터와 오실로스코프의 연결, 프로브와 오실로스코프의 연결이 제대...2025.01.06
-
홍익대학교 디지털논리실험및설계 8주차 예비보고서 A+2025.05.041. Gated D Latch Gated D Latch의 경우 오직 하나의 입력 (D)과 EN 입력만을 가지고 있습니다. EN이 HIGH 일 때, D가 HIGH 면 Latch는 Set 상태이고 D가 LOW 이면 Latch는 Reset 상태입니다. 즉, EN이 HIGH인 경우 입력 D의 상태가 바로 Latch의 상태가 됩니다. 이때 EN이 LOW라면 입력 D에 어떤 값이 들어오든 Latch는 이전 상태를 그대로 유지하는 NC 상태가 됩니다. 2. D Flip-flop D Flip-flop의 경우 D 입력은 클록 펄스의 트리거 에지에서...2025.05.04
-
디지털 논리실험 7주차 예비보고서2025.05.061. S-R Latch S-R Latch는 S와 R 입력에 따라 출력 값이 변화한다. S=1, R=0 또는 S=0, R=1이면 출력 값이 변화하고, S와 R이 모두 0이면 출력 값을 유지한다. S와 R이 모두 1일 때는 출력 값이 모두 0이 되어 Invalid 상태가 된다. 2. Pulse Detector와 CLK Pulse Detector는 CLK 신호가 내려가는 타이밍에만 가상의 enable 값이 1이 되어 J와 K 값을 읽는다. 이를 통해 CLK 신호의 순간적인 변화를 감지할 수 있다. 3. J-K Flip-flop J-K F...2025.05.06
-
NE555 타이머 발진회로 제어 및 동작원리2025.11.141. 단안정 발진(Monostable Oscillation) 단안정 발진은 한 가지의 안정 상태를 가지며 외부 트리거 신호에 의해 미리 정해진 시간 동안 상태가 변했다가 원래 상태로 돌아오는 동작입니다. NE555 타이머에서 외부 단자에 저항과 커패시터를 연결하고 트리거 입력이 Vcc/3이 되면 플립플롭이 리셋되어 커패시터가 충전됩니다. 커패시터가 2/3Vcc에 도달하면 플립플롭이 셋되어 커패시터가 방전되기 시작합니다. RC시정수가 충전속도와 출력펄스의 폭을 결정하며, 출력전압이 Vcc를 유지하는 시간은 약 1.1RC입니다. 2. ...2025.11.14
-
[한양대 기계공학부] 동역학제어실험 실험2 초음파 Pulse-echo 실험 A+ 자료2025.04.261. 초음파 초음파는 비파괴 검사, 의료용 이미지 및 소나(Sonar, SOund Navigation And Ranging) 등 다양한 계측 분야에서 활용되고 있다. 초음파의 경우 음향 특성이 다른 두 물질의 경계면에서 반사되는 신호를 측정하고 분석한다. 본 실험에서는 Impedance mismatching을 이해하고 초음파 Pulse-echo를 통해 수신된 신호를 분석하는 방법을 배운다. 2. 음향 임피던스 음향 임피던스(acoustic impedance)는 매질의 속도와 음압 사이의 비율을 말하며, 진동수에 대한 함수로 나타난다...2025.04.26
