총 114개
-
울산대학교 전기전자실험 12. JFET 특성 및 바이어스 회로2025.01.121. JFET 특성 및 바이어스 회로 이번 실험은 JFET의 바이어스에 따른 값들의 변화를 관찰하는 것이 목적입니다. 고정 바이어스 회로를 통해 I_DSS, V_P 값을 구하고, V_DS에 따른 I_D 값을 측정함으로써 특성곡선을 그리고, 전자회로 수업에서 배운 특성곡선과 비슷하게 그려진다는 것을 확인할 수 있었습니다. 다음 실험인 self-bias 회로에서는 V_G 값이 0이 되고 사용하는 부품의 개수가 적어 회로를 해석하는데 용이하다는 장점이 있습니다. voltage divider bias 회로에서는 R_1R_2에 전압이 분배되...2025.01.12
-
[전자공학응용실험]2주차_1차실험_MOSFET 기본특성 및 MOSFET 바이어스 회로_예비레포트_A+2025.01.291. MOSFET 기본 특성 MOSFET의 기본적인 동작 원리를 살펴보고, 전류-전압 특성 및 동작 영역을 실험을 통하여 확인한다. 2. MOSFET 바이어스 회로 MOSFET을 이용한 증폭기의 DC 동작점을 잡아 주기 위한 바이어스 회로에 대해서 공부하고, 실험을 통하여 그 동작을 확인한다. 1. MOSFET 기본 특성 MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)은 반도체 소자 중 하나로, 전자 기기에 널리 사용되는 핵심 부품입니다. MOSFET의 기본 특성은 다음과 같습...2025.01.29
-
실험 10_MOSFET 바이어스 회로 결과 보고서2025.04.281. MOSFET 바이어스 회로 MOSFET을 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 MOSFET을 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서 공부하고, 실험을 통하여 그 동작을 확인하고자 한다. 2. MOSFET 바이어스 회로 구성 실험회로 1에서 드레인 전압이 8V, 드레인 전류가 1mA가 되도록 R_S, R_1, R_2를 구하였다...2025.04.28
-
JFET 특성 및 바이어스 회로 실험2025.11.161. JFET(접합 전계효과 트랜지스터)의 구조 및 동작원리 JFET는 P형 반도체 중간에 N형 반도체로 둘러싼 단극 소자로, Channel, Gate, Drain, Source로 구성된다. N채널의 경우 Drain에 높은 양의 전압을, Gate에 낮은 전압을 공급하면 Depletion 영역이 형성되어 Gate-Source 전압에 의해 채널 크기가 조절되고, 이를 통해 Drain에서 Source로 흐르는 전류량을 제어할 수 있다. BJT와 달리 매우 높은 입력저항을 가지며 게이트-소스 간 전압으로 전류 흐름을 제어한다. 2. Sho...2025.11.16
-
MOSFET 소신호증폭기 특성 실험 결과 분석2025.11.181. MOSFET 공통소스 증폭기 N MOSFET의 공통소스 증폭기 동작을 확인하는 실험으로, 드레인 단에서 소신호 전압 이득을 측정했다. MOSFET은 포화 영역에서 동작할 때 증폭기로 사용되며, 입력 소신호에 의한 미소한 게이트-소스 전압 변화가 포화 영역의 가파른 기울기로 인해 출력 소신호에 더 큰 진폭을 생성한다. 실험 결과 입력 소신호 대비 약 3배의 진폭을 갖는 반대 위상의 정현파 출력을 확인했으며, 전압 이득은 2.55~3.25 V/V로 측정되었다. 2. MOSFET 포화 영역 동작 특성 MOSFET이 증폭기로 동작하기...2025.11.18
-
전기전자공학실험-JFET 바이어스 회로2025.04.301. JFET 고정 바이어스 회로 JFET 고정 바이어스 회로의 입력 및 출력 특성을 분석하였습니다. JFET의 드레인 특성곡선과 부하선의 교점이 동작점을 결정하며, 쇼클리 방정식을 이용하여 드레인 전류를 계산할 수 있습니다. 또한 출력단의 전압 VDS를 구할 수 있습니다. 2. JFET 자기 바이어스 회로 JFET 자기 바이어스 회로의 입력 및 출력 특성을 분석하였습니다. 이 회로에서는 VGS가 출력 전류 ID의 함수이며, 고정되지 않습니다. 쇼클리 방정식을 이용하여 드레인 전류를 계산할 수 있으며, 출력단의 전압 VDS, VS,...2025.04.30
-
전자회로 실험 12. JFET의 특성 실험2025.05.111. JFET의 동작 원리 JFET 소자는 게이트와 소스 사이의 역방향 바이어스 전압의 크기에 의해 드레인 전류를 제어함으로써 드레인단에 증폭된 전압을 얻는 전압제어형 소자이다. 이 게이트 전압을 변화시킴으로써 채널의 폭이 변화하고 그에 따라 전류가 변화하게 된다. 2. JFET의 드레인 특성곡선 실험 결과 V_DS가 3.0V~6.0V사이에서는 I_D가 거의 변하지 않는 것으로 보아, 일정 전류원을 가지는 영역이라고 볼 수 있고, 이러한 점의 전압을 핀치오프 전압이라고 한다. 따라서 핀치오프 전압은 약 3.0V라고 할 수 있다. 3...2025.05.11
-
JFET와 증폭기 특성 실험 결과 보고서2025.11.181. JFET (Junction Field Effect Transistor) JFET는 접합형 전계효과 트랜지스터로, 본 실험에서 K117 소자를 사용하여 Common Source Amplifier로의 동작을 확인했다. 게이트에 소신호를 인가하고 드레인에 DC 바이어스를 적용하여 증폭 특성을 측정했으며, 입력 소신호의 위상이 반대가 되어 출력 소신호로 나타나는 위상 반전 특성을 관찰했다. 2. Common Source 증폭기 JFET의 Common Source 구성은 기본적인 증폭 회로로, 입력 소신호 38.4mV에 대해 출력 소신...2025.11.18
-
전자회로실험 과탑 A+ 결과 보고서 (실험 11 공통 소오스 증폭기)2025.01.291. 공통 소오스 증폭기 회로 공통 소오스 증폭기 회로에서 입력(v_t)은 게이트-소오스 전압(V_GS)이고, 출력(v_o)은 드레인-소오스 전압(V_DS)이다. 게이트-소오스 사이의 소신호 입력 전압에 비례하는 전류가 드레인에 흐르고, 이 전류가 출력 쪽의 저항 R_D에 의해 전압으로 변환되면서 전압을 증폭시킨다. 바이어스 회로를 포함한 공통 소오스 증폭기 회로에서 R_1, R_2, R_S는 게이트에 적절한 바이어스 전압을 제공해 MOSFET이 활성 영역(포화 영역)에서 동작하도록 한다. 2. 공통 소오스 증폭기의 입력-출력 특성...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기 회로의 입력과 출력 특성, 전압 이득, 위상 반전 특성, 응용 분야 등을 설명하였다. 실험을 통해 R_D 값 변화에 따른 회로 성능 변화, 입력 전압 변화에 따른 출력 전압 특성, MOSFET의 동작 영역 변화 등을 확인하였다. 또한 전압 이득 측정 실험을 통해 공통 게이트 증폭기의 증폭 특성을 이해할 수 있었다. 2. MOSFET 특성 공통 게이트 증폭기에서 MOSFET의 트랜스컨덕턴스, 출력 저항 등 소신호 파라미터를 측정하고, 이를 이용하여 이론적인 전압 이득을 계산하였다. MOSF...2025.01.29
