총 470개
-
테스터기 사용법 예비보고서2025.01.121. 테스터기 사용법 이 실험에서는 테스터기(멀티미터)의 원리와 사용법을 익히는 것이 목적입니다. 테스터기는 전압, 전류, 저항 등 전기량을 측정할 수 있는 종합계기로, 직류와 교류를 모두 측정할 수 있습니다. 실험에서는 테스터기를 사용하여 직류전압, 직류전류, 교류전압, 저항 등을 측정하고 그 결과를 분석합니다. 2. 저항 측정 저항 측정 시 테스터기의 단자봉을 적색(+), 흑색(-)으로 구분하여 연결하고, 선택 스위치를 Ohm계에 맞춥니다. 단자봉을 단락시켜 영점조정을 한 후 주어진 저항을 측정하여 그 결과를 기록합니다. 저항값...2025.01.12
-
제너다이오드 회로의 특성 실험2025.05.111. 제너다이오드의 특성 제너 다이오드는 항복영역에서 동작하도록 제조된 다이오드로, 도핑 농도를 조절하여 2V에서 200V 사이의 제너 전압을 조정할 수 있다. 제너 다이오드는 항복영역에서 동작할 때 전류가 변해도 전압 변화가 작아 전압 조절 역할을 할 수 있다. 2. 제너 전압 조정기 제너 전압 조정기는 부하 저항 양단의 전압을 일정하게 유지시키기 위해 사용된다. 제너 다이오드가 항복영역에서 동작하도록 하고, 직렬 저항을 통해 전류를 제한하여 출력 전압을 일정하게 유지시킨다. 3. 제너 이탈점 제너 이탈점은 최소 전원 전압과 최대...2025.05.11
-
트랜지스터 기초실험 결과보고서2025.01.201. 트랜지스터 동작 원리 실험을 통해 쌍극성 트랜지스터의 기본적인 동작 원리를 익히고, 트랜지스터 회로에서 부하선과 동작점의 개념을 이해하였다. 또한 트랜지스터의 특성곡선을 실험적으로 확인하였다. 2. 트랜지스터 특성곡선 실험 결과를 통해 트랜지스터의 특성곡선을 분석하여 동작 영역을 이해하고, 입력 전압과 출력 전압의 변화에 따른 트랜지스터의 동작 변화를 확인하였다. 3. 트랜지스터 동작점 실험에서 측정된 데이터를 통해 동작점에서의 전압과 전류의 상호 관계를 확인하고, 이를 토대로 트랜지스터가 올바르게 작동하는지를 파악하였다. 1...2025.01.20
-
물리전자2 과제5: 트랜지스터 Load Line 및 FET 특성2025.11.181. Load Line과 트랜지스터 동작점 Load line은 외부 인가 전압에 따른 출력 전류를 예측하기 위해 필요하다. E = iDR+vD 식의 그래프와 트랜지스터의 I-V 특성곡선을 같은 그래프에 그려 교점을 찾으면 정상상태의 전류와 전압값을 얻을 수 있다. VG 값의 변화에 따라 iD와 vD가 달라지며, VG 증가 시 전류는 증가하고 전압은 감소하여 트랜지스터가 ON되고, VG 감소 시 전류는 감소하여 OFF된다. 2. JFET의 동작 원리 및 Pinch-off JFET는 G 터미널의 바이어스로 제어된다. G에 양의 바이어스...2025.11.18
-
전자회로실험 과탑 A+ 예비 보고서 (실험 10 MOSFET 바이어스 회로)2025.01.291. MOSFET 바이어스 회로 MOSFET을 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 MOSFET을 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서 공부하고, 실험을 통하여 그 동작을 확인하고자 한다. 2. 게이트 바이어스 회로 게이트 바이어스 회로(실험회로 1)는 가장 기본적인 전압분배 MOSFET 바이어스 회로이다. 이 회로는 소스 단자...2025.01.29
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 7장 연습문제 풀이2025.01.091. JFET 바이어스 JFET은 게이트-소스 전압(Vgs)에 따라 차단 상태와 도통 상태가 결정됩니다. Vgs가 음의 값이면 JFET은 차단 상태가 되어 드레인 전류(Id)가 흐르지 않습니다. Vgs가 양의 값이면 JFET은 도통 상태가 되어 Id가 흐르게 됩니다. 따라서 JFET의 동작 상태는 Vgs에 의해 결정됩니다. 2. MOSFET 바이어스 MOSFET은 게이트-소스 전압(Vgs)에 따라 동작 상태가 결정됩니다. Vgs가 문턱 전압(Vth) 이상이면 MOSFET이 도통되어 드레인 전류(Id)가 흐르게 됩니다. Vgs가 Vt...2025.01.09
-
[예비보고서] 7.논리함수와 게이트2025.04.251. XNOR 게이트 설계 및 특성 분석 XNOR 게이트는 두 입력이 모두 0이거나 모두 1일 때, 즉 서로 같을 때 1이 출력된다. 논리연산을 이용하여 생각하면 출력 X = AB+A'B'이며, 진리표와 게이트를 설계한 회로도는 다음과 같다. 2. AND 게이트와 OR 게이트의 입출력 시간 딜레이 측정 Low와 High, Vcc를 0V, 5V, 5V로 설정한다. 논리 게이트의 두 입력 단자 중에서 하나는 Low 또는 High로 Fixed 시키고, 나머지 단자에 Function Generator로 적당한 주기의 구형파를 인가한다. 오...2025.04.25
-
[전기회로설계실습] 설계 실습 13. 발전기 원리 실험2025.05.131. 코일의 인덕턴스 측정 RL회로를 이용하여 인덕터의 인덕턴스를 측정하는 실험을 진행하였다. Oscilloscope의 curosr기능을 사용하여 저항전압이 입력전압의 63%가 되는 time constant(시정수)를 측정하였다. RL회로의 time constant tau = L over R이고, R = 10.098 [kΩ]+ 0.129[kΩ](코일 내부 저항 값)을 활용하여 L= tau R로 코일의 인덕턴스를 구한다. 그 결과 L = 116.688 [mH]이다. 2. 코일의 전압 생성 확인 Faraday's Law는 어떤 폐회로에...2025.05.13
-
중앙대학교 전자회로설계실습 예비3. Voltage Regulatior 설계 A+2025.01.271. Voltage Regulator 설계 이 프레젠테이션은 전자회로설계실습의 예비 3번째 실습인 Voltage Regulator 설계에 대한 내용을 다루고 있습니다. 설계 과정에서 사용된 수식과 계산 과정을 상세히 설명하고 있으며, PSPICE를 활용한 회로 분석 결과도 포함되어 있습니다. 주요 내용으로는 브리지 방식 정류회로의 동작 원리, 부하 전압 및 리플 전압 계산, 교류 입력 전원 크기 및 주파수 결정 등이 있습니다. 1. Voltage Regulator 설계 전압 레귤레이터 설계는 전자 회로 설계에서 매우 중요한 부분입니...2025.01.27
-
전자회로실험 과탑 A+ 예비 보고서 (실험 7 이미터 팔로워)2025.01.291. 이미터 팔로워 회로 이미터 팔로워 회로는 베이스에 입력된 신호가 이미터로 전달되며, 출력 신호는 입력 신호와 같은 위상을 가지지만 전압 이득이 거의 1인 특징을 갖는 회로입니다. 이 회로는 주로 전류 이득을 높이기 위해 사용되며, 출력 임피던스를 낮추고 입력 임피던스를 높이는 데 유리합니다. 2. 전압 이득 이미터 팔로워 회로의 전압 이득은 1에 매우 가깝습니다. 이는 출력 전압이 입력 전압을 거의 그대로 따라간다는 뜻이며, 위상 반전이 발생하지 않습니다. 3. 입력 임피던스 입력 임피던스는 매우 크습니다. 입력 임피던스는 베...2025.01.29
