총 505개
-
Common Emitter Amplifier 설계 및 구현2025.11.181. Common Emitter Amplifier 설계 Rsig=50Ω, RL=5kΩ, VCC=12V, β=100인 NPN BJT 2N3904를 사용하여 입력저항이 kΩ단위이고 증폭이득이 -100V/V인 Common Emitter Amplifier를 설계한다. Early effect를 무시하고 부하저항에 최대전력이 전달되도록 RC를 결정하며, emitter 저항을 삽입하여 회로의 안정성을 향상시킨다. 설계 과정에서 gm, IC, IB, IE, VC, VE, RE, R1, R2 등의 값을 계산하고 입력저항 Rin을 구한다. 2. PS...2025.11.18
-
전자회로실험 과탑 A+ 예비 보고서 (실험 15 다단 증폭기)2025.01.291. 다단 증폭기 다단 증폭기는 여러 증폭 단을 직렬로 연결하여 신호를 순차적으로 증폭하는 방식으로, 각 증폭 단이 가진 장점을 결합해 더 높은 전압 이득과 신호 증폭을 달성할 수 있다. 다단 증폭기의 주요 이론적 해석에는 전압 이득, 입출력 임피던스, 주파수 응답, 바이어스 설정, 잡음 및 왜곡 등이 포함된다. 다단 증폭기는 높은 전압 이득을 얻을 수 있지만, 주파수 응답 저하, 잡음 증폭, 왜곡 등의 문제가 발생할 수 있으므로 이러한 요소들을 고려하여 설계해야 한다. 2. 공통 소스 증폭기 실험에서는 MOSFET을 이용한 공통 ...2025.01.29
-
실험 23_연산 증폭기 응용 회로1 결과보고서2025.04.281. 반전 증폭기 실험회로 1에서 반전 증폭기를 구성하고, R1 = 10kΩ, R2 = 20kΩ으로 설정했다. 입력 크기를 변화시키면서 출력 전압과 전압 이득을 측정했다. 그 결과 전압 이득이 음의 값으로 나왔고 절대값이 1 이상인 것을 확인했다. 이를 통해 반전 증폭기로서 잘 동작했다고 볼 수 있다. 또한 R2를 100kΩ으로 증가시키면 전압 이득도 증가하는 것을 확인했다. 2. 비반전 증폭기 실험회로 2에서 비반전 증폭기를 구성하고, R1 = 10kΩ, R2 = 20kΩ으로 설정했다. 입력 크기를 변화시키면서 출력 전압과 전압 ...2025.04.28
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 8장 연습문제 풀이2025.01.021. 공통소스 JFET 증폭기의 전압이득 공통소스 JFET 증폭기의 전압이득을 계산하기 위해 먼저 트랜스컨덕턴스 gm을 계산하고, 이를 이용하여 출력전압을 구한다. 출력전압은 입력전압에 비해 위상이 반전된다. 2. 공통 드레인 JFET 증폭기의 전압이득 공통 드레인 JFET 증폭기의 전압이득을 구하기 위해 교류소스저항 rs를 계산하고, 이를 이용하여 출력전압을 구한다. 출력전압은 입력전압과 동상이다. 3. 공통소스 MOSFET 교류증폭기의 전압이득 공통소스 MOSFET 교류증폭기의 전압이득을 구하기 위해 먼저 트랜스컨덕턴스 gm을 ...2025.01.02
-
실험 15_다단 증폭기 예비 보고서2025.04.271. 다단 증폭기 다단 증폭기는 단일단 증폭기만으로는 이득이 부족하거나, 소오스 및 부하 임피던스와 증폭기 자체의 입력-출력 임피던스의 차이가 클 경우에 사용된다. 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하고자 한다. 2. 공통 소오스 증폭기 공통 소오스 증폭기와 소오스 팔로워를 연결하여 2단 증폭기와 3단 증폭기를 구성하였다. 이를 통해 작은 부하 저항을 구동하면서 큰 전압 이득을 얻을 수 있다. 3. 입력-출력 임피던스 다단 증폭기의 전압 이득은 증폭기 자체의 전압 이득뿐만 아니라 입력-출력 ...2025.04.27
-
선형 연산 증폭기 회로 실험2025.11.171. 연산증폭기 연산증폭기는 반전 입력단자와 비반전 입력단자를 가진 이득이 매우 큰 증폭기이다. 외부에 저항을 추가하여 연산증폭기의 자체 이득보다는 훨씬 작지만 외부저항만에 의해 결정되는 정확한 이득의 증폭기를 만들 수 있다. 각 입력 신호마다 원하는 크기의 전압이득을 갖도록 하면서 이들을 합하는 회로를 만들 수 있으며, 본 실험에서는 uA741 증폭기를 사용한다. 2. 반전 증폭기 연산증폭기의 기본적인 회로구조로서, 증폭기 본체의 입출력 임피던스를 각각 Ri, Ro로 하면 회로의 입출력 임피던스는 각각 R1 및 Ro/(1+AB)로...2025.11.17
-
전자회로실험 과탑 A+ 결과 보고서 (실험 23 연산 증폭기 응용 회로 1)2025.01.291. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 비반전 단자에 입력 신호를 연결하여 신호를 증폭하는 회로다. 이 회로에서 입력 신호가 비반전(+) 단자로 들어가기 때문에, 출력 신호는 입력 신호와 동일한 위상을 가지며, 반전되지 않는다. 이득은 피드백 저항과 입력 저항의 비율로 결정되며, 로 계산된다. 이를 통해 원하는 이득을 설정할 수 있고, 높은 입력 임피던스와 낮은 출력 임피던스를 가지는 특성이 있어 신호 처리에 유리하다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 반전(-) 단자에 입력 신호를 연결하여 신호를 증폭하는 ...2025.01.29
-
차동 증폭기 회로 실험2025.11.171. BJT 차동 증폭기 BJT 차동 증폭기는 플러스와 마이너스 입력단자를 가진 회로로, 두 입력에 인가된 신호에서 위상이 반대인 신호성분은 크게 증폭되지만 동상인 신호성분은 출력에서 상쇄된다. DC 결합으로 연결되며 양의 전원 VCC와 음의 전원 VEE가 DC 바이어스를 제공한다. 차동 전압이득과 공통모드 이득을 계산할 수 있으며, 실험에서 두 트랜지스터의 re값이 같다고 가정한다. 2. FET 차동 증폭기 FET 차동 증폭기는 JFET를 사용하는 차동 증폭기로, 차동 전압이득을 계산할 수 있다. IDSS와 VP(핀치 오프 전압)...2025.11.17
-
전자공학실험 23장 연산 증폭기 응용 회로 1 A+ 결과보고서2025.01.151. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용 회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전원 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 반전 증폭기 실험회로 1에서 R1=10kΩ, R2=20kΩ일 때 입력 파형과 출력 파형을 측정하고, 전압 이득을 계산하였다. 전압 이득은 약 2[V/V]로 이상적인 반전 증폭기의 전압 이득과 동일함을 확인하였다. 또한 R1=10kΩ, R2=...2025.01.15
-
계측실험[OP-Amp의 작동원리 이해]2025.01.121. 오피앰프(연산증폭기)의 동작원리 이 실험의 목적은 오피앰프(또는 연산증폭기)의 동작원리를 이해하는 것입니다. 실험에 사용되는 도구는 직류전원, 멀티미터, 함수 발생기, 다양한 저항 등입니다. 실험 방법은 반전 증폭기 회로를 구성하고, 입력 전압과 출력 전압을 측정하여 증폭기의 이득과 위상차를 계산하는 것입니다. 이를 통해 오피앰프의 동작 원리를 이해할 수 있습니다. 1. 오피앰프(연산증폭기)의 동작원리 오피앰프(연산증폭기)는 전자회로에서 매우 중요한 역할을 하는 핵심 부품입니다. 오피앰프는 입력 신호를 증폭하여 출력 신호를 생...2025.01.12
