총 2,213개
-
디지털논리회로 4장 연습문제 풀이2025.11.131. 디지털논리회로 디지털 시스템의 기본을 이루는 논리회로는 이진 신호(0과 1)를 처리하는 전자회로입니다. 논리게이트(AND, OR, NOT 등)를 조합하여 복잡한 디지털 기능을 구현하며, 컴퓨터와 모든 디지털 장치의 핵심 구성 요소입니다. 디지털논리회로 학습은 전자공학, 컴퓨터공학 전공자들의 필수 기초 과목입니다. 2. 논리게이트 및 부울대수 논리게이트는 AND, OR, NOT, NAND, NOR, XOR 등의 기본 게이트로 구성되며, 이들의 조합으로 복잡한 논리 회로를 설계합니다. 부울대수는 논리 회로를 수학적으로 표현하고 최...2025.11.13
-
[A+]전자회로설계실습 실습 10 결과보고서2025.01.041. OP-Amp를 이용한 Oscillator 설계 OP-Amp를 이용한 Oscillator를 설계하고 측정하여 postive feedback의 개념을 파악하고, 피드백 회로의 parameter 변화에 따른 신호 파형을 학습하는 실습을 진행하였다. 초기 설정의 회로도에서 Simulation 값과 실제 측정 값을 비교하였으며, 대부분의 실험에서 10% 미만의 오차를 보였다. 다만 Vout의 오차가 20%를 넘는 등 일부 측정값에서 큰 오차가 발생하였다. 이는 오실로스코프의 측정 오류로 인한 것으로 추정된다. 피드백 회로의 parame...2025.01.04
-
BJT와 MOSFET을 사용한 구동(switch) 회로2025.01.111. BJT 구동 회로 설계 BJT 2N3904를 사용하여 BL-B4531 LED를 구동하는 회로를 설계하려 한다. BJT가 완벽하게 saturation 영역에서 동작하게 하기 위해서는 적절한 저항 값 R1, R2, RC를 설정해야 한다. 부하가 emitter에 연결된 LED 구동회로 설계 시 LED에 2V가 걸리고 20mA가 흐르도록 R1, R2, RC를 구한다. LED가 ON될 때 회로의 총 소비전력도 계산한다. 부하가 inverter에 연결된 LED 구동회로 설계 시 LED에 2V가 걸리고 20mA가 흐르도록 R3를 구하고, ...2025.01.11
-
중앙대 전기회로설계실습 결과보고서4_Thevenin 등가회로 설계(보고서 1등)2025.05.101. Thevenin 등가회로 설계 Thevenin의 정리를 이해하고 이를 이용하여 등가회로(equivalent circut)을 설계하고, 실습을 통해 이론적으로 구성한 회로와 비교했다. 본 실습에서는 총 세 가지 비교를 한다. (1)첫째는 책에 나온 브리지회로와 실제 실습에서 구성한 브리지 회로의 비교, (2)둘째는 실제 구성한 브리지 회로와 실제 구성한 Thevenin 등가회로의 비교이다. 일단 전자의 경우 같은 회로를 구성하였기 때문에 실제로 구성한 회로와 이론적인 회로의 차이를 알기 위해 비교실습을 진행해야 하고, 이는 2....2025.05.10
-
전자회로 설계 및 실습 결과보고서: MOSFET Current Mirror 설계2025.05.141. Current Mirror Current Mirror는 트랜지스터를 전류원으로 이용하여 같은 크기의 전류를 계속해서 만들어내는 회로입니다. 이번 실험에서는 단일 Current Mirror와 Cascode Current Mirror를 설계하고 측정하여 그 특성을 확인하였습니다. 2. 단일 Current Mirror 첫 번째 실험에서는 단일 Current Mirror 회로를 구현하고 측정하였습니다. 실험 결과 MOSFET을 이용해 회로를 설계하면 동일한 전류(Io)가 흐르는 것을 확인할 수 있었습니다. 또한 ΔVo ≡ Io·ΔRo...2025.05.14
-
RL회로의 과도응답 특성 측정 및 설계2025.11.141. RL회로 시정수 설계 RL직렬회로에서 시정수(Time constant)는 τ = L/R 공식으로 계산된다. 주어진 조건에서 시정수 10㎲를 만족하기 위해 저항 1kΩ, 인덕터 10mH를 사용하여 회로를 설계한다. 이는 전자기 에너지의 저장과 방출 특성을 나타내는 기본 매개변수로, 회로의 동적 응답 특성을 결정하는 중요한 요소이다. 2. 과도응답 측정 및 파형 분석 Function generator에서 1V 사각파(duty cycle 50%)를 인가할 때, 시정수 측정을 위해 주파수는 약 5kHz로 설정하여 반주기가 최소 5τ ...2025.11.14
-
신호 발생기 설계 실습2025.04.251. Wien bridge 회로 Wien bridge 회로에서 V+와 V-의 관계식을 구하고, 이를 이용하여 1.63kHz에서 발진하는 Wien bridge 회로를 설계하였습니다. 이를 통해 Wien bridge 회로의 Op-amp에 대한 두 입력이 virtual short 되어 있음을 확인할 수 있었습니다. 2. 발진 조건 만족 발진 조건을 만족하는 R1, R2 값을 구하고, Wien bridge oscillator를 설계하였습니다. Pspice 시뮬레이션을 통해 1.48kHz의 발진 주파수를 확인하였고, 이는 목표 주파수 1.6...2025.04.25
-
RF 리모컨 송수신 회로 설계 및 시뮬레이션2025.11.131. BJT(양방향 접합 트랜지스터) 동작원리 BJT는 2개의 PN접합으로 이루어진 트랜지스터로 NPN과 PNP 형태가 있습니다. Base, Emitter, Collector 3개 단자로 구성되며, 두 단자 사이의 전압(VBE)을 이용하여 제3의 단자인 IC를 제어합니다. 동작모드는 활성모드, 차단모드, 포화모드, 역방향 활성모드로 나뉘며, 순방향/역방향 바이어스 상태에 따라 증폭 작용 또는 스위치 작용을 수행합니다. 2. 발진 원리 및 공진 발진은 입력신호 없이 출력신호가 검출되는 현상으로, DC전원이 존재하는 능동회로에서만 발생...2025.11.13
-
홍익대 디지털논리실험및설계 2주차 예비보고서 A+2025.05.161. NAND 게이트 NAND 게이트는 AND 게이트에 NOT 게이트(인덕터)를 연결한 것과 같은 출력값을 가지므로 (1, 1)을 입력받았을 때에만 1에서 뒤집힌 0이 출력되고 나머지 경우는 모두 1이 출력된다. 2. NOR 게이트 NOR 게이트는 OR 게이트에 NOT 게이트(인덕터)를 연결한 것과 같은 출력값을 가지므로 (0, 0)을 입력받았을 때에만 0에서 뒤집힌 1이 출력되고 나머지 경우는 모두 0이 출력된다. 3. XOR 게이트 XOR 게이트는 AB'+A'B 즉, A,B 둘 중 하나의 입력값만 1일때만 1을 출력한다. 4. ...2025.05.16
-
홍익대 디지털논리실험및설계 1주차 예비보고서 A+2025.05.161. AND 게이트 AND 게이트의 형태(QUAD 2-INPUT AND GATE)와 배치도, 이름(SN54/74S08)이 나와있다. GUARANTEED OPERATING RANGES에는 사용되는 소자들의 최소, 최대 범위와 이의 단위를 나타내며, DC CHARACTERISTICS OVER OPERATING TEMPERATURE RANGE에는 직류(DC)를 연결했을 때의 특징이 나와있다. AC CHARACTERISTICS에는 교류(AC)를 연결했을 때의 특성이 나와있다. 기본 실험(1)은 2개의 값을 입력받아 1개의 값을 출력하는 A...2025.05.16
