총 288개
-
증폭기의 주파수 특성2025.04.261. 이미터 접지 증폭 회로 이미터 접지 증폭 회로 실험을 통해 주파수 특성에 대해 알게 되었다. 실험 결과, 이론과 달리 실제 증폭기의 이득은 회로를 구성하는 결합 커패시터와 부하 커패시터, 그리고 트랜지스터 내부의 기생 정전용량 성분에 영향을 받는다. 또한 이득은 신호의 주파수에 따라 출력이 달라지며, 그 범위는 저주파, 중간주파, 고주파의 세 영역으로 주파수 범위에 따라 구분할 수 있다. 2. 주파수 특성 실험 이미터 접지 증폭기의 주파수 특성 실험을 통해 주파수 응답에 대해 알게 되었다. 주파수 응답은 진폭이 일정한 다양한 ...2025.04.26
-
[A+]전자회로설계실습 예비보고서 72025.01.041. Common Emitter Amplifier의 주파수특성 이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가합니다. 100 kHz, 20 mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 시뮬레이션하여 모든 노드의 전압과 브랜치의 전류가 나타난 회로도와 출력파형을 제출합니다. 출력전압의 최대값, 최소값, 피크-피크 값을 확인하고 주파수 특성을 분석합니다. 1. Common Emitter Amplifier의 주파수특성 Comm...2025.01.04
-
전자공학실험 5장 BJT 바이어스 회로 A+ 결과보고서2025.01.151. BJT 바이어스 회로 BJT를 증폭기로 동작시키기 위해서는 적절한 DC바이어스가 인가되어야 하며, 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 BJT를 이용한 증폭기의 DC동작점을 잡아주기 위한 바이어스 회로에 대해 알아보고, 실험을 통하여 동작을 확인하고자 한다. 2. 실험 절차 및 결과 실험회로 1에서 VBB 값이 1.5V, RBB 저항값이 4kΩ, RC는 vo의 DC 값이 6V가 되도록 하는 저항값으로 둔다. 컬렉터 전압이 ...2025.01.15
-
[전자회로실험] 베이스 접지 증폭기 및 이미터 폴로워 회로 결과보고서2025.04.261. 베이스 접지 증폭기 베이스 접지 증폭기 실험을 통해 입력 저항이 낮고 출력 저항이 큰 회로 특성을 확인했습니다. 실험 결과, 전압 이득과 입력 저항 값은 이론값, 시뮬레이션값, 실험값이 모두 근사한 값을 나타냈지만 출력 저항의 경우 차이가 발생했습니다. 하지만 입력 저항보다 훨씬 작은 값을 가진다는 점은 공통적이었습니다. 2. 이미터 폴로워 회로 이미터 폴로워 회로 실험을 통해 입력 저항이 높고 출력 저항이 낮은 회로 특성을 확인했습니다. 실험 결과, 전압 이득과 입력 저항 값은 이론값, 시뮬레이션값, 실험값이 모두 근사한 값...2025.04.26
-
Push-Pull Amplifier 설계 예비보고서2025.04.271. Push-Pull 증폭기 동작 이해 이 실험의 목적은 Ω Ω인 경우, Push-pull 증폭기의 동작을 이해하고 Deadzone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해서 실험하는 것입니다. 실험에 사용되는 장비와 부품은 Function Generator, Oscilloscope, DC Power Supply, DMM, NPN Transistor 2N3904, PNP Transistor 2N3906, 1kΩ 저항, 100Ω 저항, UA741cp op-amp 등입니다. 2. Classic...2025.04.27
-
실험 18_증폭기의 주파수 응답 특성 결과보고서2025.04.281. 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악하였습니다. 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 전압 이득이 유지되는 주파수 범위를 나타냅니다. 실험을 통해 이득 대역폭의 곱이 일정한 관계가 성립함을 확인하였습니다. 2. 공통 소스 증폭기 설계 실험에서는 [실험 16]과 [실험 17]에서 구현한 공통 소스 증폭기 회로를 사용하였습니다. DC 전압 및 전압 이득이...2025.04.28
-
전류원 및 전류 미러 회로 예비결과보고서2025.01.021. 전류원 전류원(current source)는 상황에 관계없이 항상 일정한 전류를 보내려고 하는 회로를 의미한다. 이상적인 전류원의 경우 상황에 영향을 받지 않겠지만 현실에서는 상황에 따라 전류에 영향을 주기도 한다. 대표적인 전류원으로 BJT, FET가 있다. 전류원의 내부 임피던스(Zin)가 작을수록 좋으며, 내부 임피던스는 최대한 크게 해줄수록 좋다. JFET 전류원은 드레인-소스 포화전류에서 동작하도록 바이어스된 JFET를 사용하며, BJT 전류원은 트랜지스터의 특성을 이용하여 구현한다. 2. 전류 미러 전류 미러는 한쪽...2025.01.02
-
실험 10_MOSFET 바이어스 회로 결과 보고서2025.04.281. MOSFET 바이어스 회로 MOSFET을 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 MOSFET을 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서 공부하고, 실험을 통하여 그 동작을 확인하고자 한다. 2. MOSFET 바이어스 회로 구성 실험회로 1에서 드레인 전압이 8V, 드레인 전류가 1mA가 되도록 R_S, R_1, R_2를 구하였다...2025.04.28
-
전자회로실험 과탑 A+ 예비 보고서 (실험 15 다단 증폭기)2025.01.291. 다단 증폭기 다단 증폭기는 여러 증폭 단을 직렬로 연결하여 신호를 순차적으로 증폭하는 방식으로, 각 증폭 단이 가진 장점을 결합해 더 높은 전압 이득과 신호 증폭을 달성할 수 있다. 다단 증폭기의 주요 이론적 해석에는 전압 이득, 입출력 임피던스, 주파수 응답, 바이어스 설정, 잡음 및 왜곡 등이 포함된다. 다단 증폭기는 높은 전압 이득을 얻을 수 있지만, 주파수 응답 저하, 잡음 증폭, 왜곡 등의 문제가 발생할 수 있으므로 이러한 요소들을 고려하여 설계해야 한다. 2. 공통 소스 증폭기 실험에서는 MOSFET을 이용한 공통 ...2025.01.29
-
반도체 용어집2025.04.291. 반도체 반도체는 전기전도성이 도체와 절연체의 중간 정도인 물질로, 불순물 포함 여부에 따라 진성 반도체와 불순물 반도체로 나뉩니다. 진성 반도체는 불순물이 없거나 매우 적은 상태이며, 불순물 반도체는 불순물을 첨가하여 전기적 특성을 변화시킨 것입니다. n형 반도체는 전자가 주된 전류 운반체이고, p형 반도체는 정공이 주된 전류 운반체입니다. 이들을 결합하여 다이오드, 트랜지스터, 사이리스터 등의 반도체 소자를 만들 수 있습니다. 2. 게르마늄 게르마늄은 청색이 감도는 회백색의 단단한 금속으로, 전형적인 반도체 물질입니다. 3가...2025.04.29
