총 2,915개
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 6 Common Emitter Amplifier 설계2025.05.011. Common Emitter Amplifier 설계 이 보고서는 Emitter 저항을 사용한 Common Emitter Amplifier 회로를 설계하는 내용을 다루고 있습니다. 주요 내용으로는 Early effect를 무시한 상태에서 overall voltage gain 식을 이용하여 부하 저항 RL에 최대 전력이 전달되도록 RC를 결정하는 방법, gm을 구하는 방법, 바이어스 전압 및 전류를 계산하는 방법, 입력 저항 Rin을 구하는 방법, PSPICE 시뮬레이션을 통한 출력 파형 분석, 그리고 입력 저항 추가를 통한 선형성...2025.05.01
-
TTL 논리 회로 설계 및 구현 실험2025.11.161. TTL 및 CMOS 디지털 로직 TTL(Transistor-Transistor Logic)과 CMOS(Complementary Metal-Oxide-Semiconductor)의 입출력 전압 및 전류 특성을 비교 분석했다. TTL은 Low Level 0~0.8V, High Level 2V~전원전압으로 인식하며, CMOS는 전원전압에 따라 달라진다. TTL의 입출력 전류는 μA~mA 범위이고, CMOS는 입력핀에 거의 전류가 흐르지 않는 특징이 있다. 팬아웃(Fan-out)은 출력단에서 구동할 수 있는 최대 입력 수를 나타내며, ...2025.11.16
-
중앙대 전기회로설계실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계 결과보고서2025.01.171. 건전지의 출력저항 측정 이 실습에서는 건전지의 출력저항과 DMM의 입력저항을 측정하는 회로를 설계, 제작, 측정하고 DC Power Supply의 사용법을 익혔다. 실습 결과, 건전지의 내부저항은 약 1.58Ω으로 매우 작은 값이었다. 이는 실습 전에 예상했던 것과 비슷한 결과였으며, DMM으로 측정한 실제값을 대입하여 보다 정확한 결과를 얻었다고 생각된다. 2. DMM의 입력저항 측정 이 실습에서는 건전지의 출력저항과 DMM의 입력저항을 측정하는 회로를 설계, 제작, 측정하고 DC Power Supply의 사용법을 익혔다. ...2025.01.17
-
중앙대 전전 전자회로설계실습 예비보고서- BJT MOSFET Switch 구동회로2025.05.021. BJT와 MOSFET을 이용한 RTL switch 회로 설계 및 구현 이 보고서의 목적은 BJT와 MOSFET을 사용하여 TTL 레벨의 전압(5V)으로 동작하는 RTL switch 회로를 설계하고 구현하는 것입니다. 이를 통해 relay 또는 LED를 구동하고 그 동작을 측정 및 평가하는 것입니다. 준비물로는 Function Generator, Oscilloscope, DC Power Supply, BJT, LED, MOSFET, 저항 등이 필요합니다. 구동회로 측정 시 함수발생기의 전압(Vpp)과 OFFSET을 어떻게 조정해...2025.05.02
-
A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 9. LPF와 HPF 설계 측정회로 및 방법설계 예비보고서2025.05.121. RC 및 RL filter 설계 전기회로설계실습(9번 실습- 예비보고서)에서는 RC 및 RL filter를 설계하고 주파수응답을 실험으로 확인한다. 구체적으로 C = 10 ㎋인 커패시터와 R을 직렬 연결하여 cutoff frequency가 15.92 ㎑인 LPF를 설계하고, L = 10 mH인 인덕터와 R을 직렬 연결하여 cutoff frequency가 15.92 ㎑인 HPF를 설계한다. 이를 통해 전달함수의 크기와 위상을 0 ~100 ㎑까지 linear(H)-log(주파수) 그래프로 그리고, 10 ㎑ 정현파 입력에 대한 출력...2025.05.12
-
[A+] 중앙대학교 전기회로 설계실습 결과보고서 4. Thevenin등가회로 설계2025.04.291. 전기회로 설계 실습 전기회로 설계 실습결과보고서 4- 1 -설계실습 4. Thevenin등가회로 설계요약: 주어진 브리지 회로에서 에 걸리는 전압과 흐르는 전류는 0.325 [V], 1.01 [mA]이고, 이론값인 0.324 [V], 0.982 [mA]과 비교했을 때 전압의 오차율은 0.309%이고, 전류의 오차율은 2.85%이다. 주어진 브리지 회로의 는 이론적으로 1.4 [V]이며 측정값은 1.403 [V]로 0.214%의 오차 율을 보였고, 는 이론적으로 1.093 [㏀]이며 측정값은 1.083 [㏀]으로 0.915...2025.04.29
-
아날로그 및 디지털 회로 설계실습 결과보고서22025.01.171. PWM 제어회로 PWM 제어회로를 구성하고 톱니파형과 출력 파형을 확인하였다. PWM 제어회로는 출력 전압과 기준 전압을 비교하여 생긴 오차를 오차 증폭기로 증폭하고, 이 증폭된 전압은 비교기에서 톱니파와 비교되어 오차에 상응한 구형파 펄스를 생성한다. 오실로스코프를 통해 톱니파형과 이에 대한 구형파를 관찰할 수 있었다. 2. Buck Converter Buck Converter 회로를 구성하고 입력 전압을 변경하며 출력 전압을 확인하였다. 하지만 이상적인 출력 전압이 나오지 않았는데, 그 이유로는 가변저항 값의 부정확성, 소...2025.01.17
-
중앙대 전기회로설계실습 예비보고서3 (보고서 1등)2025.05.101. 분압기 설계 설계실습 3. 분압기(Voltage Divider) 설계의 목표는 출력전압이 12V로 고정되어 있는 한 대의 DC Power Supply를 이용하여 정격전압이 3V ±10%, 정격전류가 3mA ±10%인 IC chip에 전력을 공급할 수 있는 분압기를 설계하는 것이다. 단, IC chip이 동작하지 않을 때, 즉 전력을 소비하지 않을 때 IC chip에 9V이상 걸리지 말아야 한다. 분압기 설계 시 부하 효과를 고려하지 않은 잘못된 설계와 부하 효과를 고려한 현실적 설계를 다루고 있다. 2. 분압기 회로 설계 분압...2025.05.10
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 11차 예비보고서2025.01.041. 비동기식 4진 카운터 비동기식 4진 카운터에 1MHz의 구형파를 인가했을 때, Q1 신호의 주파수는 0.5MHz, Q2 신호의 주파수는 0.25MHz로 나타났습니다. 이를 통해 Q1은 2분주 회로, Q2는 4분주 회로로 사용할 수 있음을 확인했습니다. 2. 8진 비동기 카운터 설계 74HC73 칩 3개를 연결하여 8진 비동기 카운터를 설계했습니다. 버튼 입력에 따라 (Q3, Q2, Q1)의 상태가 000 -> 001 -> ... -> 111로 반복되는 것을 확인했습니다. 3. 10진 비동기 카운터 설계 16진 비동기 카운터와 ...2025.01.04
-
중앙대 전기회로설계실습 4. Thevenin 등가회로 설계 예비보고서2025.01.171. Thevenin 등가회로 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 것이 이 실습의 목적입니다. 이를 위해 Function generator, DC Power Supply, Digital Oscilloscope, Digital Multimeter 등의 기본 장비와 다양한 저항 부품을 준비합니다. 1. Thevenin 등가회로 Thevenin 등가회로는 전기 회로 분석에 매우 유용한 개념입니다. 이 등가회로는 복잡한 회로를 간단한 전압원과 저항으로 대체할 수 있게 해줍니다. 이를 통해 회로...2025.01.17
