총 116개
-
전기회로설계실습 예비보고서62025.05.151. DMM을 이용한 접지 전압 측정 DMM을 저항 측정 모드로 설정하고 DMM의 한 단자를 110V 교류전원 접지에, 다른 단자를 220V 교류전원 접지에 연결하여 두 콘센트 사이의 저항을 측정할 수 있다. 2. 계측기의 입력 저항 및 주파수 특성 Function Generator의 출력 저항은 50Ω이며, DMM의 입력 저항은 수백Ω~수백kΩ, 오실로스코프의 입력 저항은 1MΩ이다. DMM은 교류전압의 실효치를 표시하고, 오실로스코프는 전압의 피크값을 표시하므로 Vs=1/Vm의 관계가 있다. 3. 직렬 저항 회로 분석 Funct...2025.05.15
-
[A+] 중앙대학교 전기회로 설계실습 예비보고서 6. 계측장비 및 교류전원의 접지상태의 측정방법설계2025.04.291. 전기회로 설계 실습 전기회로 설계 실습 예비보고서 6에서는 DMM을 사용하여 실험실 교류전원(220 V) power outlet(소켓) 두 개의 접지 사이의 전압을 측정하는 방법을 설계하였습니다. 또한 Function Generator의 출력저항과 DMM, 오실로스코프의 입력 저항을 확인하고, Function Generator 출력이 5 Vpp의 사인파(DC offset=0 V)일 때 주파수에 따른 DMM과 오실로스코프의 측정값 관계를 예상하였습니다. 마지막으로 Function Generator와 오실로스코프의 접지 간 전압을...2025.04.29
-
연산증폭기의 특성 예비보고서2025.01.061. 슬루율 슬루율은 계단 파형 전압이 인가되었을 때 출력전압의 시간에 따른 최대변화율을 나타내는 지표입니다. 슬루율이 높을수록 증폭기의 주파수 응답이 좋습니다. 실험에서는 PSPICE 시뮬레이션과 실험을 통해 uA741 연산증폭기의 슬루율을 측정하고, 데이터시트 값과 비교하였습니다. 2. 공통모드 제거비 공통모드 제거비(CMRR)는 연산증폭기 회로 설계에서 중요한 지표입니다. 입력단자에 같은 신호가 인가되는 공통모드 상황에서 증폭기의 출력전압이 0이 되어야 하지만, 실제로는 완벽하지 않기 때문에 공통모드 이득이 발생합니다. CMR...2025.01.06
-
아주대학교 A+전자회로실험 실험7 예비보고서2025.05.091. Class Amplifier Class A 증폭기는 입력 신호의 전체 위상(0~360DEG)을 모두 증폭할 수 있으며, 왜곡 없이 증폭되므로 선형성이 매우 잘 유지된다. 하지만 DC 전력소모가 커서 전력 효율이 낮다. Class B 증폭기는 각 트랜지스터가 입력의 50% 위상(180DEG)만 증폭하며, DC current path가 없으므로 전력 효율이 좋다. 하지만 출력 파형의 왜곡이 심하다. Class AB 증폭기는 Class B 증폭기의 crossover distortion을 막기 위해 무신호 시에도 약간의 bias를 걸...2025.05.09
-
[중앙대학교 2학년 2학기 전기회로설계실습] 예비보고서9 구매 시 절대 후회 없음(A+자료)2025.04.281. LPF 설계 RC 필터를 사용하여 cutoff frequency가 15.92kHz인 LPF를 설계하였다. 커패시터 값은 10nF이고, 저항 값은 1kΩ으로 계산되었다. 이 LPF의 전달함수 크기와 위상을 0~100kHz 주파수 범위에서 그래프로 나타내었다. 또한 10kHz 정현파 입력에 대한 출력 크기와 위상을 계산하고 실험으로 확인하였다. 2. HPF 설계 인덕터 10mH와 저항을 직렬로 연결하여 cutoff frequency가 15.92kHz인 HPF를 설계하였다. 저항 값은 1kΩ으로 계산되었다. 이 HPF의 전달함수 크...2025.04.28
-
[전자공학실험2] 연산 증폭기2025.04.271. 연산 증폭기의 사용법 및 특성 측정 이 실험에서는 연산 증폭기의 사용법을 익히고, 연산 증폭기의 특성 측정과 응용 회로 실험을 통해 연산 증폭기의 성능 및 동작 원리를 이해하였습니다. 실험을 통해 연산 증폭기의 DC 오프셋 전압과 오프셋 전류, 반전 증폭기와 비반전 증폭기의 특성, 슬루율 측정, 최대 증폭도 측정, 적분기 회로 등을 확인하였습니다. 2. 연산 증폭기의 DC 오프셋 특성 실험 1에서는 연산 증폭기의 DC 오프셋 전압과 오프셋 전류를 측정하였습니다. 연산 증폭기 내부의 소자 불일치로 인해 발생하는 DC 오프셋 특성...2025.04.27
-
실험 07_이미터 팔로워 예비보고서2025.04.271. 이미터 팔로워 회로 이미터 팔로워는 출력 임피던스가 작기 때문에 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 이미터 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. 이미터 팔로워의 소신호 등가회로 이미터 팔로워의 전압 이득은 양의 값이며, 그 값이 1에 가깝다. 이미터 팔로워의 입력 임피던스와 출력 임피던스를 구하기 위한 회로와 계산식을 제시하였다. 3. 이미터 팔로워의 특성 이미터 팔로워는 작은 출력 임피던스의 특성이 있기 때문에 작은 부하 저항을 구동하는 ...2025.04.27
-
전자회로설계 및 실습7_설계 실습7. Common Emitter Amplifier의 주파수 특성_예비보고서2025.01.221. Common Emitter Amplifier의 주파수 특성 이전 실험에서 설계한 emitter 저항을 이용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가합니다. PSPICE 시뮬레이션을 통해 출력파형, 전압, 전류, 이득 등을 분석하고 주파수 특성 그래프를 작성합니다. RE와 커패시터 변경에 따른 주파수 특성 변화도 확인합니다. 2. RE 변화에 따른 주파수 특성 RE를 ±10% 변경했을 때 overall voltage gain의 최대값, 3dB bandwidth, unity...2025.01.22
-
전자회로실험 과탑 A+ 결과 보고서 (실험 22 연산 증폭기 특성)2025.01.291. 연산 증폭기 특성 연산 증폭기(op-amp)는 두 입력 단자 간의 전압 차이를 증폭하여 출력으로 전달하는 고이득 전압 증폭기이다. 이 연산 증폭기는 다양한 회로 구성에 따라 반전 증폭기, 비반전 증폭기, 차동 증폭기 등으로 활용될 수 있으며, 각 회로는 저항 및 피드백 요소를 추가하여 원하는 특성에 맞게 출력 전압을 조정할 수 있다. 2. 공통 모드 전압 범위 연산 증폭기의 입력 공통 모드 전압 범위를 측정하여 표 22-1에 기록하였다. 입력의 공통 모드 전압을 변화시키면서, 연산 증폭기의 DC 전류가 일정하게 흐르고 출력의 ...2025.01.29
-
중앙대학교 전자회로설계실습 Op Amp의 특성측정 방법 및 Integrator 설계2025.05.101. Offset Voltage OP-Amp 내부에 Offset voltage가 존재하므로 출력전압은 0 V가 아니며 그 출력전압을 Open loop gain으로 나누면 Offset voltage를 구할 수 있다. 그러나 실제로는 이런 방법을 사용할 수 없는데, 그 이유는 1번 단자와 2번 단자에 같은 입력전압을 넣으면 Differential 성분이 0이라고 추측하기 쉽지만 실제로는 Op-Amp안의 설계를 보면 Offset-free op amp의 +단자에 가 연결되어있어 정확히 Matching이 되어 있지 않기 때문에 Differe...2025.05.10
