
총 244개
-
Semiconductor Device and Design - 9-102025.05.101. 1비트 가산기 및 감산기의 레이아웃 1비트 가산기 및 감산기의 레이아웃을 설명합니다. 캐리, 합, XOR 신호를 사용하여 1비트 가산기와 감산기의 회로를 구현합니다. 스위치를 0으로 설정하면 가산기, 1로 설정하면 감산기로 동작합니다. 2. 1비트 가산기 및 감산기의 기능 1비트 가산기와 1비트 감산기의 기능을 설명합니다. 1비트 가산기는 두 입력 비트와 캐리 비트를 더하여 합과 새로운 캐리 비트를 출력합니다. 1비트 감산기는 두 입력 비트와 캐리 비트를 빼서 차와 새로운 캐리 비트를 출력합니다. 3. 병렬 가산기 회로의 기능...2025.05.10
-
전자회로설계실습 9번 결과보고서2025.01.201. 피드백 증폭기 피드백 증폭기란 출력의 일부를 입력 측으로 피드백하여 그 특성을 개선하는 증폭기이다. 일반적으로 Negative 피드백이 널리 쓰이고, Negative 피드백을 걸어줌으로써 증폭도는 다소 작아지지만 주파수 특성을 개선하고 파형의 일그러짐이나 잡음을 감소시키고, 안정한 동작을 시킬 수 있다는 장점이 있다. 따라서 피드백 증폭기는 전자공학에서 중요하게 쓰이고 이에 대한 특성을 아는 것이 중요하다. 2. Series-Shunt 피드백 증폭기 Series-Shunt 피드백 증폭기에서 부하저항에만 변화를 주었을 때와 전원...2025.01.20
-
서강대학교 디지털논리회로실험 3주차 - Decoders and Encoders2025.01.201. Karnaugh Map Karnaugh map은 변수들의 조합을 표시하기 위해 변수들을 table에 배치하고 가질 수 있는 값들을 주어 모든 경우의 수를 표현하되, 변수의 상태는 1비트씩 차이가 나도록 나열 해 변수들과 함수값 사이의 관계를 표현해놓은 표다. 설계한 수식을 그대로 회로로 만들기 엔 같은 계산을 반복하게 될 수도 있어 비효율적일 수 있으므로 minimize하는 과정이 필요 한데, 이때 이 카르노맵을 통해 minimize가 가능하다. 표에서 1의 값을 가지는 요소들을 짝수 개만큼 묶어서 최소한의 sum of pro...2025.01.20
-
전류원 및 전류거울 실험2025.01.021. 전류원 및 전류거울 이 실험에서는 트랜지스터의 특성을 이용하여 전류원과 전류거울 회로를 구현하고 그 특성을 분석합니다. 전류원 회로에서는 트랜지스터의 베이스-이미터 전압을 조정하여 원하는 DC 전류를 생성하고, 전류거울 회로에서는 두 개의 트랜지스터를 이용하여 기준 전류를 복사하는 방식으로 동일한 전류를 생성합니다. 이를 통해 전류원과 전류거울의 동작 원리와 특성을 이해할 수 있습니다. 1. 전류원 및 전류거울 전류원과 전류거울은 전자회로 설계에서 매우 중요한 역할을 합니다. 전류원은 일정한 전류를 공급하는 회로 소자로, 전압...2025.01.02
-
부산대 응용전기전자실험1 - 3장 필터회로 설계 및 특성 실험 결과보고서2025.01.121. OP-amp를 이용한 필터회로 이 실험의 목적은 OP-amp를 이용한 필터회로의 동작원리를 이해하고 설계 능력을 배양하는 것입니다. 필터회로 설계 시 고려해야 할 요소에 대해 알아보고 이를 고려한 설계법을 배웁니다. 또한 다양한 필터회로를 비교 분석하여 적용 분야에 적합한 회로를 선택하는 방법을 익힙니다. 2. 저역통과 필터(LPF) 회로 설계 실험에서는 그림 3-22의 저역통과 필터(LPF) 회로를 설계합니다. 이를 통해 필터 회로의 설계 방법과 특성을 실험적으로 확인할 수 있습니다. 1. OP-amp를 이용한 필터회로 OP...2025.01.12
-
BJT의 에미터 바이어스 및 콜렉터 궤환 바이어스 회로2025.01.121. 에미터 바이어스 회로 에미터 바이어스 회로는 고정 바이어스 회로에 저항을 하나 추가한 형태로 만들 수 있으며, 고정 바이어스 회로보다 안정된 동작을 보여준다. 에미터 바이어스 회로에서는 β값이 안정적이라는 것을 관찰할 수 있었다. 2. 콜렉터 궤환 바이어스 회로 콜렉터 궤환 바이어스 회로는 고정 바이어스 회로에서 베이스 저항을 콜렉터로 궤환시킨 구조로, 적은 부품을 사용할 수 있으며 안정된 동작을 보여준다. 콜렉터 궤환 바이어스에서는 I_C값이 안정적이라는 것을 관찰할 수 있었다. 3. 바이어스 회로 비교 7장과 8장에서 실험...2025.01.12
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 예비 보고서2025.01.041. 디지털 회로 구성 요소 이 실습에서는 Stopwatch 설계를 통해 카운터, 분주 회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성 요소에 대한 이해를 높이고, Datasheet 를 읽고 분석하는 능력과 원하는 회로를 설계할 수 있는 능력을 배양하는 것이 목적입니다. 2. 기본 클럭 생성 및 카운터 회로 1Hz의 Clock 신호를 만들기 위해 주기가 1초인 pulse 입력을 인가하였고, BCD counter 74HC192가 UP 카운터로 동작하도록 설계하였습니다. 또한 QA, QB, QC, QD 신호가 모두 0으로 res...2025.01.04
-
SRAM 설계 프로젝트2025.01.051. SRAM 설계 SRAM(Static Random Access Memory)은 메모리 소자 중 하나로, 전력이 공급되는 동안 데이터를 유지할 수 있는 메모리입니다. 이 프레젠테이션에서는 SRAM 설계에 대한 내용을 다루고 있습니다. SRAM 셀, 프리차지 회로, 디코더, 센스 앰프, 라이트 드라이버 등 SRAM 설계의 주요 구성 요소들을 설명하고 있습니다. 또한 SRAM 셀의 특성과 동작 원리, 그리고 시뮬레이션 결과를 보여주고 있습니다. 1. SRAM 설계 SRAM(Static Random Access Memory)은 메모리 ...2025.01.05
-
전기회로설계실습 예비보고서22025.05.151. 건전지의 내부저항 측정 건전지의 내부저항을 측정하기 위해 10Ω 저항과 Pushbutton을 사용하여 회로를 설계하였다. DMM을 병렬로 연결하여 Pushbutton을 누르면 건전지의 내부저항을 측정할 수 있다. 이론적으로는 0Ω에 가까운 매우 작은 값이 측정될 것으로 예상된다. 2. DC Power Supply의 출력 특성 DC Power Supply의 출력 전압과 전류를 조절하여 부하 저항에 인가하는 실험을 수행하였다. 출력 전압을 1V, 최대 출력 전류를 10mA로 조정하고 10Ω 저항을 연결하면 100mA의 전류가 흐르...2025.05.15
-
논리회로설계실험 3주차 Adder 설계2025.05.151. 1-bit Full Adder 이번 실습에서는 1-bit full adder를 dataflow modeling과 gate-level modeling 두 가지 방법으로 직접 구현해 보았습니다. truth table과 Karnaugh map을 이용해 구한 Boolean expression을 바탕으로 구현하였으며, 이를 통해 adder의 작동 방식을 더 깊이 이해할 수 있었습니다. 2. 4-bit Full Adder 1-bit full adder를 이용하여 4-bit full adder를 구현하였습니다. 4개의 1-bit full ...2025.05.15