
총 244개
-
RC 정현파 발진 회로2025.01.041. 발진기 발진기는 전원이 인가된 상태에서 외부의 입력신호 없이 회로 자체의 동작에 의해 특정 주파수의 신호(정현파, 구형파, 삼각파, 톱니파)를 생성하는 회로입니다. 발진기에는 귀환 발진기(Feedback oscillator)와 이완 발진기(Relaxation oscillator)가 있습니다. 귀환 발진기는 출력 신호의 일부분이 위상변이 없이 입력으로 인가되어 출력을 강화하는 정귀환 회로를 이용하며, 이완 발진기는 RC 회로를 사용하여 구형파 등과 같은 정현파 이외의 파형을 발생시킵니다. 2. 윈 브리지 발진기 윈 브리지 발진기...2025.01.04
-
OP-AMP 반전, 비반전 증폭기 예비보고서2025.04.271. OP-AMP 증폭기의 기본 동작 원리 OP-AMP 증폭기의 기본 동작 원리를 이론적으로 해석하고, 기본 회로의 동작을 이해한다. 이를 바탕으로 실험 회로를 꾸미고 실험 결과를 통해 이론에서 해석했던 내용을 확인한다. 2. 실험 장비 사용법 멀티미터, 직류 전원 장치, Breadboard, 오실로스코프, Passive Probe 등 실험에 사용되는 장비의 사용법을 설명한다. 3. 연산 증폭기의 이상적인 특성 연산 증폭기의 이상적인 특성으로 전압이득 무한대, 대역폭 무한대, 입력 임피던스 무한대, 입력 전류 0, 출력 임피던스 0...2025.04.27
-
실험 22_연산 증폭기 특성 예비보고서2025.04.281. 연산 증폭기의 특성 이 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 연산 증폭기의 이득과 대역폭 연산 증폭기를 이용해서 피드백 회로를 구성하면 이득과 대역폭 사이에는 상충 관계가 성립한다. 연산 증폭기 자체의 3dB주파수를 f_1 이라고 할 때, 피드백 회로를 구성하면 (1+R_2/(R_1+R_2)A_0)f_1으로 3dB 주파...2025.04.28
-
아주대 A+기전실 3주차 결과보고서2025.01.121. 직렬-병렬 직류 회로 실험에서는 12V의 전압을 가하여 저항마다 흐르는 전류, 전압값을 측정하며, 키르히호프의 전압법칙과 전류 전압 분배 법칙을 확인하였다. 실험결과, R2에 흐르는 전류인 I2와 R3에 흐르는 전류 I3가 같았다. 이는 KCL을 사용하여 볼 수 있었는데 0.0046%의 작은 오차가 나왔으며 실험이 성공적으로 진행되었음을 알 수 있다. 실험을 통해 통해 IS = I1 + I2 가 성립함을 확인할 수 있었다. 따라서 병렬로 연결된 회로 내에서 직렬로 연결된 두 소자의 전류는 변하지 않기에 전류 분배 법칙이 성립함...2025.01.12
-
중앙대 전기회로설계실습 예비보고서3 (보고서 1등)2025.05.101. 분압기 설계 설계실습 3. 분압기(Voltage Divider) 설계의 목표는 출력전압이 12V로 고정되어 있는 한 대의 DC Power Supply를 이용하여 정격전압이 3V ±10%, 정격전류가 3mA ±10%인 IC chip에 전력을 공급할 수 있는 분압기를 설계하는 것이다. 단, IC chip이 동작하지 않을 때, 즉 전력을 소비하지 않을 때 IC chip에 9V이상 걸리지 말아야 한다. 분압기 설계 시 부하 효과를 고려하지 않은 잘못된 설계와 부하 효과를 고려한 현실적 설계를 다루고 있다. 2. 분압기 회로 설계 분압...2025.05.10
-
아날로그 및 디지털 회로 설계실습 결과보고서82025.01.171. PSPICE를 활용한 RS 래치 구현 및 동작 PSPICE를 사용하여 그림 9-1의 회로를 구현 및 동작시키고, 결과값이 아래 실험의 결과값과 같은지 비교하였습니다. V1이 연결된 쪽이 S, V2가 연결된 쪽이 R이고 입력으로 사각파를 주었습니다. S는 연두색 파형으로 0과 1이 10us 주기로 반복되고 R은 파란색 파형으로 1과 0이 10us 주기로 반복됩니다. clk으로 40us까지는 1을 유지하다가 이후에는 0이 되도록 입력하였습니다. 출력파형은 40us까지 S를 따라가다가 40us 시점의 값인 1을 유지하는 파형이 나왔...2025.01.17
-
OP-amp 아날로그회로 설계 프로젝트2025.01.051. Folded-Cascode OP-Amp 설계 Folded-Cascode OP-Amp 설계에 대한 내용이 포함되어 있습니다. 회로 구조, 설계 과정, 사양 및 시뮬레이션 결과 등이 자세히 설명되어 있습니다. 이를 통해 Folded-Cascode OP-Amp의 특성과 설계 방법을 이해할 수 있습니다. 2. Charge Scaling DAC 설계 Charge Scaling DAC 설계에 대한 내용이 포함되어 있습니다. 회로 구조, 레이아웃, 시뮬레이션 결과 등이 자세히 설명되어 있습니다. 이를 통해 Charge Scaling DAC...2025.01.05
-
아날로그 및 디지털 회로 설계실습 결과보고서122025.01.171. 클럭 생성 회로 Function generator를 이용하여 1Hz의 Clock 신호를 생성하고, BCD 카운터에 연결하여 7-segment에 출력하는 회로를 구현했습니다. 클럭 신호에 따라 0부터 9까지 카운팅되는 것을 확인했습니다. 2. 2자리 숫자 표시 회로 1자리 숫자 카운터 회로를 두 개 연결하여 00부터 99까지 증가하는 2자리 숫자 표시 회로를 구현했습니다. 중간 신호를 조작하여 카운터 증가의 최대치를 99로 설정했습니다. 3. 디지털 회로 설계 이번 실습을 통해 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 ...2025.01.17
-
마이크로프로세서 응용회로설계실습 결과보고서52025.01.171. 마이크로프로세서 응용회로설계실습 이 보고서는 마이크로프로세서 응용회로설계실습 결과를 다루고 있습니다. 주요 내용으로는 main.c 함수의 역할 설명, 프로그램 실행 시 입력에 따른 결과 예상, Shift 연산을 사용할 수 없을 때의 대안 방법, dot.c 코드에 대한 설명 등이 포함되어 있습니다. 1. 마이크로프로세서 응용회로설계실습 마이크로프로세서 응용회로설계실습은 마이크로프로세서의 기본 구조와 동작 원리를 이해하고, 이를 바탕으로 실제 응용 회로를 설계하고 구현하는 과정입니다. 이 실습을 통해 학생들은 마이크로프로세서의 활...2025.01.17
-
아날로그 및 디지털 회로 설계실습 예비보고서 3주차2025.01.171. Wien bridge RC 발진기 Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인하는 것이 실습의 목적입니다. 실습에 사용된 부품은 Op amp, 다이오드, 가변저항, 커패시터 등이며, 신호 발생기 설계를 위해 Wien bridge 회로의 관계식을 도출하고 1.63 kHz에서 발진하도록 회로를 설계하였습니다. 시뮬레이션 결과 왜곡된 사인파가 출력되었으며, 다이오드를 사용하여 출력을 안정화하는 회로를 설계하였으나 만족스러운 결과를 얻지 못했습니다. 다이오드는 Op amp의 gai...2025.01.17